# Digitaltechnik Wintersemester 2021/2022 7. Übung



Prof. Dr.-Ing. Thomas Schneider, M.Sc. Daniel Günther, M.Sc. Amos Treiber LÖSUNGSVORSCHLAG

**KW49** 

Bitte bearbeiten Sie die Übungsblätter bereits im Voraus, sodass Sie Ihre Lösungen zusammen mit Ihren Kommilitonen und Tutoren während der wöchentlichen Übungsstunde diskutieren können.

Mit der angegebenen Bearbeitungszeit für die einzelnen Aufgaben können Sie Ihren Leistungsstand besser einschätzen.

## Übung 7.1 Störimpulse – Wiederholung

[20 min]

Gegeben sei die folgende Schaltung



Gehen Sie davon aus, dass jedes Gatter eine Verzögerungszeit von 5 ns hat.

## Übung 7.1.1 Störimpulse erkennen

Identifizieren Sie die kritischen Eingangstransitionen (mit nur einer geänderten Variable) im Karnaugh Diagramm bei denen Störimpulse auftreten können.

Verifizieren Sie anhand von Timing-Diagrammen, ob bei diesen Transitionen tatsächlich Störimpulse auftreten.



$$Y = \overline{C} \overline{D} + \overline{B} C D + \overline{A} \overline{B} C$$



Übung 7.1.2 Störimpulse beheben

Geben Sie eine funktional äquivalente Schaltung ohne Störimpulse an. Versuchen Sie dies mit möglichst wenigen Modifikationen der bestehenden Schaltung zu erreichen.



## Übung 7.2.1 Ripple-Carry Addierer / Subtrahierer

Entwerfen Sie die Schaltung eines Ripple-Carry Addierers / Subtrahierers. Die beiden 4-bit breiten Zahlen A und B werden addiert, wenn am Eingang V eine 0 anliegt und subtrahiert, wenn am Eingang V eine 1 anliegt. Verwenden Sie dafür Volladdierer und die in der Vorlesung vorgestellten Gatter.

Bei geseztem V wird der Eingang B invertiert und auf das Ergebnis 1 addiert. Die bedingte Invertierung kann bitweise mittels XOR Gattern realisiert werden und das erste Carrybit zur Addition von 1 verwendet werden.



## Übung 7.2.2 Überlauf- und Unterlauferkennung

Erweitern Sie Ihre Schaltung um ein Ausgangsbit F, welches angibt, ob bei der Addition / Subtraktion ein Überlauf / Unterlauf aufgetreten ist.

Ein Überlauf bzw. Unterlauf tritt genau dann auf, wenn das Vorzeichenbit von A und B identisch sind und das Vorzeichen des Ergebnis S dazu invers ist. Es gilt also  $F = A_3$   $B_3$   $\overline{S_3} + \overline{A_3}$   $\overline{B_3}$   $S_3$ .



#### Übung 7.2.3 Analyse des Zeitverhaltens

Berechnen Sie die Ausbreitsungsverzögerung  $t_{\rm pd}$  und Kontaminationsverzögerung  $t_{\rm cd}$  Ihres 4 Bit breiten Addierers / Subtrahierers mit Überlauf- und Unterlauferkennung. Gehen Sie dabei davon aus, dass die verwendeten Volladdierer wie in der Vorlesung vorgestellt umgesetzt wurden. Benutzen Sie dafür die folgenden Zeitcharakteristiken:

a) 
$$t_{cd,NOT} = 10 \, ps$$

c) 
$$t_{cd,AND} = 20 \, ps$$

e) 
$$t_{cd,OR} = 20 \, ps$$

g) 
$$t_{cd,XOR} = 30 \, ps$$

b) 
$$t_{pd,NOT} = 20 \, ps$$

d) 
$$t_{pd,AND} = 40 \, ps$$

f) 
$$t_{pd,OR} = 40 \, ps$$

h) 
$$t_{pd,XOR} = 50 \, ps$$

Der kritische Pfad des Volladdieres verläuft vom Eingang  $A_i$  bzw.  $B_i$  über 1 XOR, 1 AND und 1 OR Gate zum Ausgang  $C_i$ . Somit ergibt sich eine Ausbreitungsverzögerung von  $t_{\rm pd,VA}=t_{\rm pd,XOR}+t_{\rm pd,AND}+t_{\rm pd,OR}=50~{\rm ps}+40~{\rm ps}+40~{\rm ps}=130~{\rm ps}$ . Für den kritischen Pfad ist inbesondere noch der Pfad zwischen  $C_{i-1}$  nach  $C_i$  relevant, welcher eine Ausbreitungsverzögerung von  $t_{\rm pd,VA,C}=t_{\rm pd,and}+t_{\rm pd,or}=40~{\rm ps}+40~{\rm ps}=80~{\rm ps}$  hat, sowie der Pfad zwischen  $C_{i-1}$  nach S mit einer Ausbreitungsverzögerung von  $t_{\rm pd,VA,S}=t_{\rm pd,XOR}=50~{\rm ps}$ .

Der kürzeste Pfad des Volladdiers verläuft vom Carrybit  $C_{i-1}$  über ein XOR Gatter zum Ausgang  $S_i$ . Damit ergibt sich eine Kontaminationsverzögerung von  $t_{\text{cd,VA}} = t_{\text{cd,XOR}} = 30 \, \text{ps}$ .

Offensichtlich verläuft der kritische Pfad des Addierers/Subtrahierers vom Eingang  $B_0$  über 1 XOR Gatter, 4 Volladdierer, 1 Inverter, 1 AND Gatter und 1 OR Gatter zum Ausgang F. Damit ergibt sich die eine Ausbreitungsverzögerung von  $t_{\rm pd}=t_{\rm pd,XOR}+t_{\rm pd,VA}+2t_{\rm pd,VA,C}+t_{\rm pd,VA,S}+t_{\rm pd,NOT}+t_{\rm pd,AND}+t_{\rm pd,OR}=50\,{\rm ps}+130\,{\rm ps}'+2\cdot80\,{\rm ps}+50\,{\rm ps}+20\,{\rm ps}+40\,{\rm ps}=490\,{\rm ps}.$  Der kürzeste Pfad des Addierers/Subtrahierers verläuft vom Eingang V über einen Volladdierer zum Ausgang  $S_0$ . Damit ergibt sich eine Kontaminationsverzögerung von  $t_{\rm cd}=t_{\rm cd,VA}=30\,{\rm ps}.$ 

Übung 7.3 Timing-Diagramm: Flip-Flops vs Latches EX8-2-1 EX8-2-2 EX8-2-3 EX8-2-4 EX8-2-5 EX8-2-6 [15 min]

## Übung 7.3.1 Am Schaltverhalten erkennen

Das folgende Timing-Diagramm beschreibt das Schaltverhalten von fünf Speicherelementen. Gegeben ist der Takteingang CLK, der Dateneingang  $D_i$  und der Datenausgang  $Q_i$ . Geben Sie an, welche Speicherelemente Flip-Flops und welche Latches sind. Markieren Sie Ihre Antwort im Diagramm und begründen Sie diese.



Ein D-Latch ist Takt-phasengesteuert, ein Flip-Flop hingegen Takt-flankengesteuert. Das bedeutet, dass D-Flip-Flops nur zu steigender Taktflanke den Wert des Eingangs auf den Ausgang übernehmen. Ein D-Latch hingegen kann den Ausgang immer ändern – solange der anliegende Takt 1 ist; zu einer fallenden Taktflanke sieht ein Latch noch den alten Wert. Im Timing-Diagramm ist für jedes Speicherelement eine Stelle markiert, an der die Zuordnung festgemacht werden kann:

- $D_1$  we chselt mitten in 1-Phase der CLK, was von  $Q_1$  übernommen wird  $\Rightarrow$  D-Latch
- $D_2/D_3$  wechselt mitten in 1-Phase der CLK, ohne dass dies von  $Q_2/Q_3$  übernommen wird  $\Rightarrow$  D-Flip-Flop
- $D_4$ : Zu steigender Taktflanke wird der alte Wert von  $D_4$  übernommen  $\Rightarrow$  D-Flip-Flop
- $D_5$  we chselt mitten in 1-Phase der CLK, was von  $Q_5$  übernommen wird  $\Rightarrow$  D-Latch

## Übung 7.3.2 Schaltverhalten reproduzieren

Ergänzen Sie im folgenden Timing-Diagramm das Schaltverhalten eines D-Latches mit Ausgang  $Q_L$  und eines D-Flip-Flops mit Ausgang  $Q_{FF}$ . Beide Speicherelemente werden vom gleichen Takt- (CLK) und Datensignal (D) gesteuert.



## Übung 7.4.1 An Logikgatterschaltung erkennen

Folgende Logikgatterschaltung beschreibt eines der in der Vorlesung vorgestellten Speicherelemente. Um welches Speicherelement handelt es sich und wie funktioniert dieses?



Für CLK = 0 wird der Zustand Q gehalten. Für CLK = 1 wird der Zustand Q auf INPUT gesetzt. Dies entspricht der Funktionalität von einem D-Latch.

## Übung 7.4.2 Toggle-Flip-Flops

Entwerfen Sie ein T-Flip-Flop. Der Zustand Q wechselt bei jeder steigenden Taktflanke genau dann, wenn am Eingang T eine 1 anliegt und behält ansonsten seinen Wert – es gibt kein Datensignal D. Verwenden Sie zur Realisierung ein D-Flip-Flop und primitive Gatter (AND, OR, Inverter).

Die Übergangsgleichung eines T-Flip-Flops ist  $Q' = Q \overline{T} + \overline{Q} T$ . Somit muss diese Funktion vor den Eingang des verwendeten D-Flip-Flops geschaltet werden.



Ein T-Flip-Flop wird mit folgendem Symbol dargestellt:



#### Übung 7.4.3 JK-Flip-Flops

Entwerfen Sie ein JK-Flip-Flop. Am Ausgang Q liegt nach steigender Taktflanke eine 1 an, wenn am Eingang J eine 1 und am Eingang K eine 0 anliegt. Sind die Eingänge J=0 und K=1, so liegt nach der steigenden Taktflanke eine 0 an Q an. Für J=K=0 hält das JK-Flip-Flop seinen vorherigen Zustand. Im Fall J=K=1 wechselt der Zustand von Q zu  $\overline{Q}$ . Verwenden Sie zur Realisierung ein D-Flip-Flop und primitive Gatter (AND, OR, Inverter).

Die Übergangsgleichung eines JK-Flip-Flops ist  $Q' = Q \overline{K} + \overline{Q} J$ . Somit muss diese Funktion vor den Eingang des verwendeten D-Flip-Flops geschaltet werden.



Ein JK-Flip-Flop wird mit folgendem Symbol dargestellt:



## Übung 7.4.4 Schaltverhalten reproduzieren

Ergänzen Sie im folgenden Timing-Diagramm das Schaltverhalten eines D-Latches mit Ausgang  $Q_{D_L}$ , eines D-Flip-Flops mit Ausgang  $Q_{D_{FF}}$ , eines T-Flip-Flops mit Ausgang  $Q_{J_{K_{FF}}}$  und eines JK-Flip-Flops mit Ausgang  $Q_{J_{K_{FF}}}$ .



## Übung 7.5 2-Bit Zähler EX9-4-1 EX9-4-2 [15 min]

Entwerfen Sie einen Zähler, der eine 2-Bit Zahl  $B_1B_0$  mit jedem Takt um 1 erhöht. Wird die höchste darstellbare Zahl erreicht, fängt der Zähler erneut bei 0 an. Verwenden Sie dafür 2 D-Flip-Flops und primitive Logikgatter. Beachten Sie, dass CLK ausschließlich mit den dafür vorgesehenen Inputs der Flip-Flops verbunden werden soll. *Hinweis:* Für die minimalste Lösung wird neben den Flip-Flops nur 1 weiteres Gatter benötigt.

