## Digitaltechnik Wintersemester 2021/2022 9. Vorlesung







## Umfrage zur letzten Woche

#### Inhalt



1. FSM: Konzept, Notationen und Anwendungsbeispiele

2. Moore vs. Mealy Automaten

3. Zerlegen von Zustandsautomaten

4. Zusammenfassung



## Überblick der heutigen Vorlesung



- ► Endliche Zustandsautomaten (Finite State Machines)
  - ► Konzept, Notationen und Anwendungsbeispiele
  - Moore vs. Mealy Automaten
  - Zerlegen von Zustandsautomaten



Harris 2013/2016 Kap. 3.4

## **Agenda**



- 1. FSM: Konzept, Notationen und Anwendungsbeispiele
- 2. Moore vs. Mealy Automaten
- 3. Zerlegen von Zustandsautomaten
- 4. Zusammenfassung



# Endliche Zustandsautomaten Finite State Machines (FSM) LQ10-1 RQ10-1



- synchrone sequentielle Schaltungen mit
  - n Eingabebits
  - k Ausgabebits
  - ein interner Zustand (besteht aus  $m \ge 1$  Bits)
  - Takt und Reset
- in jedem Takt (zur steigenden Flanke)
  - Reset aktiv → Zustand = Startzustand
  - $\blacktriangleright$  Reset inaktiv  $\rightarrow$  neuen Zustand und Ausgaben aus aktuellem Zustand und Eingaben berechnen



## FSM Anwendungsbeispiele



- Zahlenschloss (bspw. an Tresor)
  - Eingaben: Taste i gedrückt
  - Ausgaben: Schloss öffnen, Fehlermeldung anzeigen
  - Zusammenhang zwischen Zuständen: nur Öffnen, wenn letzte (4) Eingaben korrekt und in richtiger Reihenfolge



- Steuerwerk von Rechnern (Mikroarchitektur)
  - Eingaben: Bits des aktuellen Instruktionswortes
  - Ausgaben: Steuersignale für
    - Arithmetik (welche Operation)
    - Speicher (welche Operanden)
  - Zusammenhang zwischen Zuständen: in Pipeline-Stufen hängen Steuersignale von anderen Instruktionen ab
- vieles mehr (sehr häufig verwendetes Konzept)



## **FSM Diagramme als gerichtete Graphen**



*y*<sub>0</sub> *y*<sub>2</sub>

- Zustände (States) als Knoten
  - symbolische Namen (typ.  $S_0, S_1, ...$ )
  - binäre Zustandskodierung ist unabhängiges Problem
- Zustandsübergänge (Transitions) als Kanten
  - als boole'scher Ausdruck (leere Bedingung entspricht 1)
  - Keine zwei Kantenbedingungen gleichzeitig erfüllbar
  - Vereinfachte Notation (keine Selbstschleifen): Zustand bleibt unverändert, wenn keine Bedingung erfüllt
- genau eine Kante ohne Startpunkt für Reset
- Ausgaben
  - an Kanten (Mealy-Automat)
  - oder in Zuständen (Moore-Automat)
  - als vollständiger boole'scher Ausdruck (Minterm)
  - oder nur gesetzte Ausgaben



## FSM Beispiel für Ampelsteuerung



- ► Eingänge:
  - ▶  $a_k = 1 \Leftarrow \text{Induktionsschleife } k \text{ erkennt Fahrzeug für } k \in \{A, B\}$
- Ausgänge
  - ▶  $y_k \in \{\text{rot,grün,gelb}\} \Rightarrow \text{Ampelphase für } k \in \{A, B\}$
- ⇒ FSM für Bedarfssteuerung
  - halte Spur grün, solange auf dieser
     Fahrzeuge erkannt werden
  - ansonsten schalte aktuelle Fahrbahn über gelb nach rot und andere Fahrbahn auf grün



## Moore-Automat für Ampelsteuerung





## Mealy-Automat für Ampelsteuerung





## Verhalten: Zustandsübergang und Ausgabe



- Ziel: Realisieren in HW
- lacktriangle Vorgehen: Beschreibung ightarrow Gleichung ightarrow Schaltung
  - Beschreibung: textuell, FSM, Wahrheitstabelle, Karnaugh Diagramm
  - Gleichung: abgeleitet von der Beschreibung
  - Schaltung: kombinatorisch, sequentiell, oder synchron

## Zustandsübergangs- und Ausgabetabelle

LQ10-3 RQ10-3



- maschinenlesbare Darstellung
- kann noch mit abstrakten Zuständen und Ausgaben arbeiten
- kann Don't Cares verwenden
- Kurzschreibweise
  - aktueller Zustand S
  - nächster Zustand S'
- Achtung: implizite Bedingungen (bspw. Selbstschleifen) beim Ableiten aus Diagrammen beachten

# Zustandsübergangs- und Ausgabetabelle für Moore-Automat der Ampelsteuerung



| S  | $a_A$ | $a_B$ | S' |
|----|-------|-------|----|
| Α  | 1     | *     | Α  |
| Α  | 0     | *     | AB |
| AB | *     | *     | В  |
| В  | *     | 1     | В  |
| В  | *     | 0     | BA |
| BA | *     | *     | Α  |

| S  | УA   | УB   |
|----|------|------|
| Α  | grün | rot  |
| AB | gelb | rot  |
| В  | rot  | grün |
| BA | rot  | gelb |



# Zustandsübergangs- und Ausgabetabelle für Mealy-Automat der Ampelsteuerung



| S  | $a_A$ | $a_B$ | S' |
|----|-------|-------|----|
| A  | 1     | *     | Α  |
| Α  | 0     | *     | AB |
| AB | *     | *     | В  |
| В  | *     | 1     | В  |
| В  | *     | 0     | BA |
| BA | *     | *     | A  |

| S  | $a_A$ | $a_B$ | Y <sub>A</sub> | $y_B$ |
|----|-------|-------|----------------|-------|
| A  | 1     | *     | grün           | rot   |
| Α  | 0     | *     | gelb           | rot   |
| AB | *     | *     | rot            | grün  |
| В  | *     | 1     | rot            | grün  |
| В  | *     | 0     | rot            | gelb  |
| BA | *     | *     | grün           | rot   |



## FSM als synchrone sequentielle Schaltung



- Zustandsregister
  - speichert aktuellen Zustand S
  - ▶ übernimmt nächsten Zustand S' bei steigender Taktflanke
- kombinatorische Logik realisiert
  - Zustandsübergangstabelle ("next state logic")
  - Ausgabetabelle ("output logic")
- ⇒ binäre Kodierung der Zustände und Ein-/Ausgaben notwendig Moore Mealy



## **Zustandskodierung** cs : $S \to \mathbb{B}^m$



- weist jedem Zustand einen m Bit breiten Wert zu
- kann i.d.R. frei gewählt werden (da nach außen nicht sichtbar)
- ▶ bspw. "Durchnummerieren":  $cs(S_k) = (s_{m-1}...s_0)$  mit  $u_{2,m}(s_{m-1}...s_0) = k$
- manchmal führen aber andere Kodierungen zu effizienterer kombinatorischer Logik, auch wenn mehr Zustandsbits benötigt werden
  - One-Hot-Kodierung
  - bestehende Ausgabekodierung (wenn jeder Zustand eine spezifische Ausgabe verursacht)
- Kodierung der Ein-/Ausgänge ist i.d.R. von der Anwendung vorgegeben
  - kann ansonsten für jede Ein/Ausgabe spezifisch gewählt werden

# Kodierte Tabellen für Moore-Automat der Ampelsteuerung



| S       | <i>s</i> <sub>1</sub> | $s_0$ | УA           |   | <b>y</b> 2 |
|---------|-----------------------|-------|--------------|---|------------|
| A<br>AB | 0                     | 0     | grün         | 0 | 0          |
|         | 0                     | 1     | grün<br>gelb | 0 | 1          |
| В       | 1                     | 0     | rot          | 1 | 0          |
| D 4     |                       | -     |              |   |            |

| <b>У</b> В | <i>y</i> <sub>1</sub> | <b>y</b> 0 |
|------------|-----------------------|------------|
| grün       | 0                     | 0          |
| gelb       | 0                     | 1          |
| rot        | 1                     | 0          |

| S  | <i>S</i> <sub>1</sub> | $s_0$ | $a_A$ | $a_B$ | $s_1'$ | $s_0'$ |
|----|-----------------------|-------|-------|-------|--------|--------|
| Α  | 0                     | 0     | 1     | *     | 0      | 0      |
| Α  | 0                     | 0     | 0     | *     | 0      | 1      |
| AB | 0                     | 1     | *     | *     | 1      | 0      |
| В  | 1                     | 0     | *     | 1     | 1      | 0      |
| В  | 1                     | 0     | *     | 0     | 1      | 1      |
| BA | 1                     | 1     | *     | *     | 0      | 0      |

| S<br>A<br>AB<br>B<br>BA | S <sub>1</sub> | $s_0$ | <i>y</i> <sub>3</sub> | <b>y</b> 2 | <i>y</i> <sub>1</sub> | <b>y</b> 0 |
|-------------------------|----------------|-------|-----------------------|------------|-----------------------|------------|
| Α                       | 0              | 0     | 0                     | 0          | 1                     | 0          |
| AB                      | 0              | 1     | 0                     | 1          | 1                     | 0          |
| В                       | 1              | 0     | 1                     | 0          | 0                     | 0          |
| BA                      | 1              | 1     | 1                     | 0          | 0                     | 1          |
|                         |                |       | '                     |            |                       |            |

- ▶ n = 2 Eingangssignale  $a_i$ ; m = 2 Zustandsbits  $s_i$ ; k = 4 Ausgabesignale  $y_i$
- $\Rightarrow$  sechs boole'sche Funktionen (für  $s'_i$ ,  $y_i$ ) aus Wahrheitswertetabellen ableiten

# Minimierte kombinatorische Logik für Moore-Automat der Ampelsteuerung



ampel/state.esp

espresso ampel/state.esp

ampel/output.esp

espresso ampel/output.esp

. е

$$S'_1 = S_1 \oplus S_0$$

$$S'_0 = S_1 \overline{S_0} \overline{a_B}$$

$$+ \overline{S_1} \overline{S_0} \overline{a_A}$$

$$y_3 = S_1$$

$$y_2 = \overline{S_1} S_0$$

$$y_1 = \overline{S_1}$$

$$y_0 = S_1 S_0$$

# Schaltplan für Moore-Automaten der Ampelsteuerung





## Zusammenfassung FSM Entwurfsverfahren



- definiere Ein- und Ausgänge
- wähle zwischen Moore- und Mealy-Automat
- zeichne Zustandsdiagramm
- kodiere Zustände (und ggf. Ein-/Ausgänge)
- stelle Zustandsübergangstabelle und Ausgabetabelle auf
- stelle boole'sche Gleichungen für Zustandsübergangs- und Ausgangslogik unter Ausnutzung von Don't Cares auf
- entwerfe Schaltplan: Gatter + Register



## Pause & Umfrage bis hier

## **Agenda**



1. FSM: Konzept, Notationen und Anwendungsbeispiele

2. Moore vs. Mealy Automaten

3. Zerlegen von Zustandsautomaten

4. Zusammenfassung



## Mealy vs. Moore LQ10-5



- für Ampelsteuerung war Moore-Automat effizienter
- das ist aber nicht immer so
- muss von Fall zu Fall neu bewertet werden
- in der Regel
  - Moore besser, wenn Ausgaben statisch
  - Mealy besser, wenn Ausgaben kurzfristige Aktionen auslösen
  - Mealy reagiert schneller auf Änderungen der Eingabe
- Verdeutlichung durch weitere Beispiele

## FSM Beispiel für Zahlenschloss



- ► Eingänge:
  - ▶  $a_k = 1 \Leftarrow \text{Taste } k \text{ gedrückt für } 0 \le k \le 9$
  - ► a<sub>C</sub> = 1 ← Taste "Cancel" gedrückt
  - ▶ a<sub>E</sub> = 1 ← Taste "Enter" gedrückt
- Ausgänge
  - $y_S = 1 \Rightarrow$  Schloss entriegeln
  - ▶  $y_F = 1 \Rightarrow$  Fehlermeldung anzeigen
- Vereinfachungen
  - Zustandsübergang nur dann, wenn überhaupt eine Taste gedrückt
  - immer nur eine Taste gleichzeitig aktivierbar
- Passwort: 2019
- Achtung: Fehlermeldung nicht direkt bei erster falscher Ziffer zeigen



## Mealy-Automat für Zahlenschloss





#### Moore-Automat für Zahlenschloss





## Mealy vs. Moore für Zahlenschloss



- Moore-Automat braucht zwei zusätzliche Zustände (U,L), um die beiden unterschiedlichen Übergänge zurück in den Ausgangszustand (nach richtiger oder falscher Eingabe) voneinander zu unterscheiden
- Ausgaben beschreiben eher
  - Aktionen (Schloss öffnen, Fehler anzeigen) als
  - Zustände (Schloss ist geöffnet, Fehler wird angezeigt)
- ⇒ Mealy-Automat hier besser geeignet

# Weiteres Beispiel: Mustererkennung LQ10-4 RQ10-4



- typisch in Bild- und Textanalyse (bspw. Suche nach regulären Ausdrücken)
- bspw.: Erkenne Bitfolge "1101" in Bitsequenz
- ► Eingänge: das nächste Bit  $a \in \mathbb{B}$
- Ausgabe:  $y = 1 \Rightarrow$  gesuchte Bitfolge erkannt

# Moore- und Mealy-Automat für 1101 Mustererkennung







## Moore-Automat für 1101 Mustererkennung: Zustandübergangs- und Ausgabetabellen



| S                                                                    | а                | S'                      |
|----------------------------------------------------------------------|------------------|-------------------------|
| $S_0$                                                                | 0                | $S_0$                   |
| $S_0$                                                                | 1                | $S_1$                   |
| $S_1$                                                                | 0                | $S_0$                   |
| $S_1$                                                                | 1                | $S_2$                   |
| $S_2$                                                                | 0                | $S_3$                   |
| $S_2$                                                                | 1                | $S_2$                   |
| $S_3$                                                                | 0                | $S_0$                   |
| $S_3$                                                                | 1                | $S_4$                   |
| $S_4$                                                                | 0                | $S_0$                   |
| $S_4$                                                                | 1                | $S_2$                   |
| S <sub>2</sub><br>S <sub>3</sub><br>S <sub>3</sub><br>S <sub>4</sub> | 1<br>0<br>1<br>0 | $S_2$ $S_0$ $S_4$ $S_0$ |

| S     | \$2<br>0<br>0<br>0<br>0<br>0 | $s_1$ | $s_0$ | S                                                                          | у |
|-------|------------------------------|-------|-------|----------------------------------------------------------------------------|---|
| $S_0$ | 0                            | 0     | 0     | $S_0$                                                                      | 0 |
| $S_1$ | 0                            | 0     | 1     | $S_1$                                                                      | 0 |
| $S_2$ | 0                            | 1     | 0     | $S_2$                                                                      | 0 |
| $S_3$ | 0                            | 1     | 1     | $S_3$                                                                      | 0 |
| $S_4$ | 1                            | 0     | 0     | S <sub>0</sub> S <sub>1</sub> S <sub>2</sub> S <sub>3</sub> S <sub>4</sub> | 1 |
|       |                              |       |       |                                                                            |   |



## Moore-Automat für 1101 Mustererkennung: Logikgenerierung mit vielen Don't Cares



```
pattern/moore/state.esp
    . 0
       .3
2
    0000
           000
           001
    0001
    0010
           000
    0011
           010
6
    0100
           011
7
    0101
           010
    0110
           000
    0111 100
10
    1000
           000
11
    1001
           010
12
    1010
13
    1011
14
    1100
15
    1101
16
    1110
17
18
    1111
```

```
espresso pattern/moore/state.esp
        4
    . 0 3
    .p 6
    0001
          001
    -100
           001
5
    -111
          100
    -011 010
7
    1--1 010
    -10 - 010
10
    . е
```

$$S'_{2} = S_{1} S_{0} a$$

$$S'_{1} = \overline{S_{1}} S_{0} a$$

$$+ S_{2} a + S_{1} \overline{S_{0}}$$

$$S'_{0} = \overline{S_{2}} \overline{S_{1}} \overline{S_{0}} a$$

$$+ S_{1} \overline{S_{0}} \overline{a}$$

## Moore-Automat für 1101 Mustererkennung: Schaltwerk





## Mealy-Automat für 1101 Mustererkennung: Zustandübergangs- und Ausgabetabellen RQ10-5



| S     | а | $\mathcal{S}'$ |
|-------|---|----------------|
| $S_0$ | 0 | $S_0$          |
| $S_0$ | 1 | $S_1$          |
| $S_1$ | 0 | $S_0$          |
| $S_1$ | 1 | $S_2$          |
| $S_2$ | 0 | $S_3$          |
| $S_2$ | 1 | $S_2$          |
| $S_3$ | 0 | $S_0$          |
| $S_3$ | 1 | $S_1$          |

| S                                | ري ا | $s_0$    | S     | а | l v      |
|----------------------------------|------|----------|-------|---|----------|
|                                  | 91   | <u>_</u> |       |   | <i>y</i> |
| $S_0$                            | 0    | 0        | $S_0$ | 0 | 0        |
| $S_0$<br>$S_1$<br>$S_2$<br>$S_3$ | 0    | 1        | $S_0$ | 1 | 0        |
| $S_2$                            | 1    | 0        | $S_1$ | 0 | 0        |
| $S_3$                            | 1    | 1        | $S_1$ | 1 | 0        |
|                                  |      |          | $S_2$ | 0 | 0        |
|                                  |      |          | $S_2$ | 1 | 0        |
|                                  |      |          | $S_3$ | 0 | 0        |
|                                  |      |          | $S_3$ | 1 | 1        |
|                                  |      |          |       |   |          |



## Mealy-Automat für 1101 Mustererkennung: Logikgenerierung ohne Don't Cares



$$s'_{1} = \overline{s_{1}} s_{0} a$$

$$+ s_{1} \overline{s_{0}}$$

$$s'_{0} = s_{1} \overline{s_{0}} \overline{a}$$

$$+ \overline{s_{1}} \overline{s_{0}} a$$

$$+ s_{1} s_{0} a$$

$$y = s_1 s_0 a$$

## Mealy-Automat für 1101 Mustererkennung: Schaltwerk





## Moore- und Mealy-Automaten: Zeitverhalten





Mealy-Automat erkennt Muster einen Takt früher

## **Agenda**



1. FSM: Konzept, Notationen und Anwendungsbeispiele

Anwendungssoftware world! Betriebs-

Programme

systeme

Gerätetreiher

Architektur

Loaik



Befehle Register

Mikro- $\leftrightarrow$ architektur

Datenpfade Steuerung

Digitalschaltungen Addierer Speicher

LIND Gatter Inverter

Analogschaltungen Verstärker

Filter

Bauteile

Transistoren

Physik

Dioden

Flektronen

3. Zerlegen von Zustandsautomaten

4. Zusammenfassung

# Zerlegen von Zustandsautomaten (FSM Dekomposition)



- ► Aufteilen komplexer FSMs in einfachere interagierende FSMs
- Beispiel: Ampelsteuerung mit Modus für Festumzüge (Ampel B bleibt permanent grün)
  - FSM bekommt zwei weitere Eingänge: a<sub>F</sub>, a<sub>R</sub>
  - $ightharpoonup a_F = 1 \Rightarrow$  aktiviert Festumzugsmodus
  - ►  $a_R = 1 \Rightarrow$  deaktiviert Festumzugsmodus



## **Unzerlegte FSM**





## Zerlegung in kommunizierende FSMs





## **Agenda**



- 1. FSM: Konzept, Notationen und Anwendungsbeispiele
- 2. Moore vs. Mealy Automaten
- 3. Zerlegen von Zustandsautomaten
- 4. Zusammenfassung



## Zusammenfassung und Ausblick LQ10-7



- Endliche Zustandsautomaten (FSMs)
  - Konzept, Notationen und Anwendungen
  - Moore vs. Mealy
  - Zerlegen von Zustandsautomaten
- Nächste Vorlesung behandelt
  - Hardwarebeschreibung mit SystemVerilog