GBC046-Arq. e Org. de Computadores II

# ISA – Instruction Set Architecture (Revisão)

Universidade Federal de Uberlândia Faculdade de Computação Prof. Dr. rer. nat. Daniel D. Abdala

### Na Aula Anterior ...

- Anatomia de um Sistema Computacional;
- · Placa Mãe;
- North Bridge e South Bridge;
- SIO
- Barramentos:
  - PCI:
- PCI-E:
- Inicialização do Sistema:
- BIOS;
- POST;
- Carregamento do SO.

### Nesta Aula

- · Conceitos Gerais;
- · Tipos de Dados;
- Formatos de Instruções;
- Instruções suportadas;
- · Registradores;
- Modos de Endereçamento;
- · Arquitetura de Memória;
- Interrupções, Traps e Exceções.

### Conceitos

- ISA Instruction Set Architecture
  - Idealização de como o μprocessador deve funcionar;
  - Visão funcional do μprocessador;
- μprocessador do ponto de vista do programador;
- ISA passa a impressão de tratar apenas do conjunto de instruções, mas na verdade é mais que isso:
  - Tipos de Dados;
  - Formatos de Instruções;
  - Instruções suportadas;
  - Registradores;
  - Modos de Endereçamento;
  - Arquitetura de Memória;
  - Interrupções, Traps e Exceções;
  - Modos de Operação.

### Tipos de Dados

- μProcessadores são máquinas lógicas e aritméticas;
- Atuam diretamente sobre representações numéricas;
- Circuitos elétricos para processar números reais são essencialmente distintos daqueles que processam números naturais;
- Espaço representacional limitado 16, 32, 64 bits;

### Tipos de Dados

- Na ISA do MIPS3000 (MIPS1)
  - Naturais (N) Inteiros não sinalizados
     Double Word 64 bits (resultados de mults)
    - Word 32 bits
    - Word 32 bits
       Half 16 bits
    - Byte 08 bits (e.g. usado para caracteres ASCII)
  - Inteiros ( $\mathbb{Z}$ ) Inteiros sinalizados
    - 16 bits, complemento de dois
  - 32 bits, complemento de dois
  - Reais ( $\mathbb{R}$ ) ponto flutuante (IEEE754)
  - 32 bits registradores especiais
    64 bits registradores especiais
- Como outros conjuntos reais são suportados?
  - Racionais (ℚ), Complexos (ℂ), etc...



























### Registradores do Coprocessador 1

- 32 registradores \$f0 ~\$f31 (32 bits cada);
- Um registrador de estado (condition flag);
  - 8 bits CF7 ~ CF0;
- Dois modos de operação:
  - Single precision 32 bits;
  - Double precision 64 bits;
    - Registradores pareados \$f0-\$f1, \$f2-\$f3, •••

20

### Registradores do Coprocessador 0

- Quatro registradores usandos para controle de excessões (traps) e estado do processador;
- \$8 (vaddr) endereço da instrução que executou uma exceção;
- \$12 (status) máscara de interrupção e bits de abilitação;
- \$13 (cause) tipo de exceção é bits pendentes de interrupção;
- \$14 (epc) endereço da instrução que causou uma exceção;

2:

### **Outros Registradores**

- Outros Registradores
  - PC Program Counter → registrador que aponta para a próxima instrução a ser executada;
  - IR Instruction Register → registrador que retêm a(s) instrução(ões) sendo executada(s);
  - DR Data Register → contém o dado recuperado da memória
  - HI High → contém os 32 bits mais significativos de uma multiplicação ou o resto de uma divisão inteira;
  - LO Low → contém os 32 bits menos significativos de uma multiplicação ou o quociente de uma divisão inteira;

22

### 

## 









# Modos de Operação Originalmente μprocessadores possuiam apenas um modo de operação; Atualmente → pelo menos 2 modos são necessários; Modo Kernel Modo Supervisor Modo de Usuário Modo de Depuração

