## **Aufgabe 1: Schaltwerksanalyse**

a) Gegeben Sei der durch den folgenden Zustandsübergangsgraphen definierte Automat mit dem Startzustand S0.



Um welchen Automatentyp handelt es sich? Begründen Sie Ihre Antwort.

Wieviele D-Flipflops werden für die Realisierung des Automaten benötigt? Begründen Sie Ihre Antwort.

Wieviele JK-MS-Flipflops würden für die Realisierung des Automaten benötigt werden?

Begründen Sie Ihre Antwort.

Welche Ausgabesequenz resultiert aus der Eingabefolge 10-00-10-00-10-00

| Matrikelnummer: | Studien | gang: |  |
|-----------------|---------|-------|--|
|-----------------|---------|-------|--|

Ergänzen Sie die nachfolgende Zustandsübergangstabelle Dabei entspricht die Zustandskodiereung der binären Repräsentation der Zustandsnummern (S0 – 00, S1 – 01 …):

|               | $Z_1^{n+1}Z_0^{n+1}$ |    |    |                  | $Y_2^n Y_1^n Y_0^n$ |    |    |    |
|---------------|----------------------|----|----|------------------|---------------------|----|----|----|
|               | Eingabe $X_1X_0$     |    |    | Eingabe $X_1X_0$ |                     |    |    |    |
| $Z_1^n Z_0^n$ | 00                   | 01 | 10 | 11               | 00                  | 01 | 10 | 11 |
| 00            |                      |    |    |                  |                     |    |    |    |
| 01            |                      |    |    |                  |                     |    |    |    |
| 10            |                      |    |    |                  |                     |    |    |    |
| 11            |                      |    |    |                  |                     |    |    |    |

| b) | Es sei folgende | Zustandsübergangsfunktion | gegeben: |
|----|-----------------|---------------------------|----------|
|----|-----------------|---------------------------|----------|

$$Z_1^{n+1}=\overline{Z}_1Z_0\overline{X}_0+Z_1\overline{Z}_0\overline{X}_0.$$

Dieser Automat soll mit Hilfe von JK-MS-Flipflops realisiert werden. Ermitteln Sie die entsprechende Ansteuergleichung für das zum Zustandsbit  $\mathbb{Z}_1$  korrespondierende Flipflop.

| Geben Sie nun die zum Zustandsbit $\mathbb{Z}_1$ korrespondierende Ansteuergleichung für die Reali- |
|-----------------------------------------------------------------------------------------------------|

Geben Sie nun die zum Zustandsbit  $\mathbb{Z}_1$  korrespondierende Ansteuergleichung für die Realisierung mit einem D-Flipflop.

c) Ein für die Eingabe X definierter Automat sei durch die Zustandsübergangsfunktionen  $Z_0^{n+1}=X\overline{Z}_1^n$  und  $Z_1^{n+1}=XZ_0^n$  sowie die Ausgabefunktion  $y=Z_1+Z_0$  gegeben.

Um welchen Automatentyp handelt es sich? Geben Sie eine Begründung an.

| Matrikelnummer: | Studiengang: |  |
|-----------------|--------------|--|
|-----------------|--------------|--|

| Matrike | elnummer: | Studiengang:           |  |
|---------|-----------|------------------------|--|
|         |           | raphen des Automaten a |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |
|         |           |                        |  |

| Matrikelnummer: | Studiengang: |  |
|-----------------|--------------|--|
|                 |              |  |

Realisieren Sie den Automaten als LogiFlash Schaltung unter der ausschließlichen Verwendung beliebig vieler der folgenden LogiFlash Komponenten: Buttons, Lampen, Und- & Oder-Gatter mit beliebig vielen gegebenenfalls negierten Eingängen und D-Flipflops (siehe Abbildung 2).



Abbildung 2: Erlaubte Komponenten

| Abblidding 2. Endable Komponenten |  |  |  |  |
|-----------------------------------|--|--|--|--|
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |
|                                   |  |  |  |  |

d) Gegeben sei folgende Zustandsübergangstabelle:

| $Z_1^{n+1}Z_0^{n+1}$ |    |    |    |    |  |
|----------------------|----|----|----|----|--|
|                      | ab |    |    |    |  |
| $Z_1^n Z_0^n$        | 00 | 01 | 10 | 11 |  |
| 00                   | 00 | 00 | XX | 01 |  |
| 01                   | 11 | 01 | XX | 00 |  |
| 10                   | 00 | 11 | XX | 11 |  |
| 11                   | 11 | 00 | XX | 10 |  |

Geben Sie die Zustandsübergangsfunktion für  $\mathbb{Z}_1^n$  in disjunktiver und für  $\mathbb{Z}_0^n$  in konjunktiver Minimalform an! Nutzen Sie für die Bestimmung der Übergangsfunktionen folgende KV-Diagramme. Füllen Sie diese komplett aus und kennzeichnen Sie Ihre Minimierungen!

 $Z_1^{n+1}$ (a,b)<sup>n</sup> 00 01 11 10 00 01  $(Z_1Z_0)^n$ 11

 $Z_0^{n+1}$ 00 01 11 10 00 01  $(Z_1Z_0)^n$ 11 10

(a,b)<sup>n</sup>

Zustandsübergangsfunktionen:

10

## **Aufgabe 2: Entwurf auf Registertransfer Ebene**

a) Für das angegebene Operationswerk ist ein festverdrahtetes Steuerwerk mit einem 4-Bit-Binärzähler gegeben. Das Z-Flag gibt an, ob AC = 0 erfüllt ist  $(AC = 0 \Rightarrow Z = 1)$ .



| Matrik | elnummer:                                      | S                             | tudiengang: _      |                     |                   |
|--------|------------------------------------------------|-------------------------------|--------------------|---------------------|-------------------|
|        | eiben Sie das durch c<br>on. Achten Sie auf da |                               | nierte Verhalten a | als RT-Programm b   | zw. in RT-        |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |
| b)     | Geben Sie die sema<br>nes Durchlaufs an!       | antische Bedeutung            | (KEINE zeilenwei   | ise Beschreibung c  | des RT-Codes) ei- |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |
| c)     | Was ist der Nutzen<br>Nutzen noch verbes       | der Abfrage des Z-F<br>ssern? | lags in diesem P   | rogramm? Wie kö     | nnte man diesen   |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |
| d)     | Wie sieht der Speich                           | nerinhalt aus, wenn o         | das Programm ur    | nendlich lange läuf | t?                |
|        |                                                |                               |                    |                     |                   |
|        |                                                |                               |                    |                     |                   |

**Aufgabe 3: CPU-Kontrolleinheit** 



Das oben vorgegebene Blockschaltbild zeigt das Operationswerk der in dieser Aufgabe gegebenen mikroprogrammierten CPU. Das Operationswerk ist darauf spezialisiert Matrixmultiplikationen (C=AxB) mit einer maximalen Größe von 9x9 zu berechnen. Die Ausgangsmatrizen (A, B) sind in dem Memories **DMEM\_0** und **DMEM\_1** gespeichert. Das Ergebnis soll im Memory **DMEM\_2** gespeichert werden.

Die **ALU\_ADD** beherrscht ausschließlich die Addition (**add**), die **ALU\_MULT** beherrscht ausschließlich die Multiplikation (**mult**).

| Matrikelnummer: | Studiengang: |  |
|-----------------|--------------|--|
|-----------------|--------------|--|

Eine Registertransferbeschreibung einiger Befehle der CPU ist Ihnen vorgegeben:

| Opcode | Befehl           | Beschreibung                                                       |
|--------|------------------|--------------------------------------------------------------------|
| 0      | LOAD0 addr0      | Lädt den Speicherinhalt aus <b>DMEM_0</b> unter der Adresse        |
|        |                  | addr0 in das Register DR_0.                                        |
| 1      | LOAD1 addr1      | Lädt den Speicherinhalt aus <b>DMEM_1</b> unter der Adresse        |
|        |                  | addr1 in das Register DR_1.                                        |
| 2      | STORE addr2      | Speichert den Registerinhalt von <b>AC</b> unter der Adresse       |
|        |                  | addr2 im Speicher DMEM_2 ab und löscht Wert von AC.                |
| 3      | ADD              | Addiert den Wert von <b>AC</b> mit dem Ergebnis aus dem Re-        |
|        |                  | gister <b>MR</b> und schreibt das Ergebnis zurück in <b>AC</b> .   |
| 4      | MULT             | Multipliziert die Werte von <b>DR_0, DR_1</b> und schreibt das     |
|        |                  | Ergebnis in <b>MR</b> .                                            |
| 5      | LOAD addr0 addr1 | Lädt den Speicherinhalt aus <b>DMEM_0</b> unter der Adresse        |
|        |                  | addr0 in das Register DR_0 und lädt gleichzeitig den               |
|        |                  | Speicherinhalt aus <b>DMEM_1</b> unter der Adresse <b>addr1</b> in |
|        |                  | das Register <b>DR_1</b> .                                         |
| 6      | CALC addr0 addr1 | Kombiniert die Befehle LOAD <b>addr0 addr1</b> , ADD und           |
|        |                  | MULT. Dabei soll soweit wie möglich parallelisiert werden.         |
|        |                  | Die ALU_MULT und ALU_ADD arbeiten somit auf unter-                 |
|        |                  | schiedlichen Ausgangsdaten.                                        |

Die folgenden Aufgaben sollen alle in dem aus der Vorlesung und Übung bekannten RT-Code umgesetzt werden.

| a) | Ergänzen Sie im Blockschaltbild die fehlenden Indizes der Register- und Speicherbreiten in den  |
|----|-------------------------------------------------------------------------------------------------|
|    | vorgesehenen Kästchen (gestrichelt). Die Breiten und Tiefen sollen so klein wie möglich gewählt |
|    | werden, sollen aber alle notwendigen Werte speichern können.                                    |

| Matrikelnummer: | Studiengang: |  |
|-----------------|--------------|--|
|-----------------|--------------|--|

| c) | Nehmen Sie notwendige Initialisierungen unter dem Label INIT vor und implementieren Sie unter dem Label FETCH die Befehlsholphase. Verwenden Sie die Label LOADO, LOAD1, STORE, ADD und MULT. |
|----|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
| d) | Implementieren Sie unter dem Label LOADO und LOADO das zugehörige Verhalten aus der Tabelle.                                                                                                  |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
| e) | Implementieren Sie unter dem Label STORE das zugehörige Verhalten aus der Tabelle.                                                                                                            |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
| f) | Implementieren Sie unter dem Label ADD das zugehörige Verhalten aus der Tabelle.                                                                                                              |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |
| g) | Implementieren Sie unter dem Label MULT das zugehörige Verhalten aus der Tabelle.                                                                                                             |
|    | Hinweis: Eine Multiplikation können Sie mit "*" darstellen.                                                                                                                                   |
|    |                                                                                                                                                                                               |
|    |                                                                                                                                                                                               |

Matrikelnummer: \_\_\_\_\_Studiengang: \_\_\_\_\_

| Matrikelnummer: | Studiengang: |  |
|-----------------|--------------|--|
|-----------------|--------------|--|

| Matrikelnummer: |  | Studiengang: |  |
|-----------------|--|--------------|--|
|-----------------|--|--------------|--|

h) Implementieren Sie die angegebenen Teile des horizontalen Mikroprogramms. Verwenden Sie hierfür die Angabe der Befehlstabelle. FETCH habe die Sprungadresse 0001. Zur Bearbeitung stehen Ihnen ausschließlich die folgenden Condition Select Signale zur Verfügung:

| <b>Condition Select</b> | Funktion       |
|-------------------------|----------------|
| 0                       | Nicht springen |
| 1                       | Springe immer  |

i.

| STORE addr2 | Speichert den Registerinhalt von <b>AC</b> unter der Adresse <b>addr2</b> |
|-------------|---------------------------------------------------------------------------|
|             | im Speicher <b>DMEM_2</b> ab.                                             |

| Cl | current_addr |   |   | CS | next_addr |  |  |  |     |     |    |    | c_h | oriz |    |    |    |    |    |    |
|----|--------------|---|---|----|-----------|--|--|--|-----|-----|----|----|-----|------|----|----|----|----|----|----|
|    |              |   |   |    |           |  |  |  | c11 | c10 | с9 | c8 | с7  | с6   | c5 | c4 | c3 | c2 | c1 | c0 |
| 0  | 1            | 0 | 0 |    |           |  |  |  |     |     |    |    |     |      |    |    |    |    |    |    |
| 0  | 1            | 0 | 1 |    |           |  |  |  |     |     |    |    |     |      |    |    |    |    |    |    |
| 0  | 1            | 1 | 0 |    |           |  |  |  |     |     |    |    |     |      |    |    |    |    |    |    |
| 0  | 1            | 1 | 1 |    |           |  |  |  |     |     |    |    |     |      |    |    |    |    |    |    |

ii.

| LOAD addr0 addr1 | Lädt den Speicherinhalt aus <b>DMEM_0</b> unter der Adresse <b>addr0</b>       |
|------------------|--------------------------------------------------------------------------------|
|                  | in das Register <b>DR_0</b> und lädt gleichzeitig den Speicherinhalt           |
|                  | aus <b>DMEM_1</b> unter der Adresse <b>addr1</b> in das Register <b>DR_1</b> . |

| Cl | ırren | t_ad | dr | CS | ı | next_ | _add | r |     |     |    |    |    | c_h | oriz |    |    |    |    |    |
|----|-------|------|----|----|---|-------|------|---|-----|-----|----|----|----|-----|------|----|----|----|----|----|
|    |       |      |    |    |   |       |      |   | c11 | c10 | c9 | c8 | c7 | с6  | c5   | c4 | c3 | c2 | c1 | c0 |
| 1  | 0     | 0    | 0  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |    |    |
| 1  | 0     | 0    | 1  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |    |    |
| 1  | 0     | 1    | 0  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |    |    |
| 1  | 0     | 1    | 1  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |    |    |

iii.

| CALC addr0 addr1 | Kombiniert die Befehle LOAD <b>addr0 addr1</b> , ADD und MULT. Dabei |
|------------------|----------------------------------------------------------------------|
|                  | soll soweit wie möglich parallelisiert werden. Die ALU_MULT und      |
|                  | <b>ALU_ADD</b> arbeiten somit auf unterschiedlichen Ausgangsdaten.   |

| cι | ırren | t_ad | dr | CS | ı | next_ | _add | r |     |     |    |    |    | c_h | oriz |    |    |    |            |    |
|----|-------|------|----|----|---|-------|------|---|-----|-----|----|----|----|-----|------|----|----|----|------------|----|
|    |       |      |    |    |   |       |      |   | c11 | c10 | с9 | c8 | c7 | с6  | c5   | c4 | c3 | c2 | <b>c</b> 1 | c0 |
| 1  | 1     | 0    | 0  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |            |    |
| 1  | 1     | 0    | 1  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |            |    |
| 1  | 1     | 1    | 0  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |            |    |
| 1  | 1     | 1    | 1  |    |   |       |      |   |     |     |    |    |    |     |      |    |    |    |            |    |

| Matrikelnummer: | Studiengang: |  |
|-----------------|--------------|--|
|-----------------|--------------|--|

i) Geben Sie das Mapping ROM für die Implementierungen aus Aufgabenteil han.

| Opcode | S | prung | adress | se |
|--------|---|-------|--------|----|
|        |   |       |        |    |
|        |   |       |        |    |
|        |   |       |        |    |
|        |   |       |        |    |
|        |   |       |        |    |
|        |   |       |        |    |
|        |   |       |        |    |

j) Geben Sie eine Befehlsfolge an, welche eine Matrixmultiplikation von zwei 2x2 Matrizen mit einer minimalen Zahl an Befehlen durchführt.

Hinweis:

Die Matrizen sind zeilenweise in den Speicher (**DMEM\_0**, **DMEM\_1**) übertragen worden, sodass die Stelle oben links im Speicher unter der Adresse 0 steht. Ein Beispiel finden Sie im Folgenden für eine Matrix der Größe 2x2 (der Wert entspricht der Adresse):

| 0 | 1 |
|---|---|
| 2 | 3 |

$$\Sigma_{A3} = /20 \text{ Pkt}$$

| Matrikelnummer: | S | tudiengang: |  |
|-----------------|---|-------------|--|
|-----------------|---|-------------|--|

## **Aufgabe 4: Allgemeine Fragen**

Beantworten Sie die folgenden Fragen.

a) Was ist der Unterschied zwischen einem Schaltnetz und einem Schaltwerk?

| b) | Was ist ein Minterm, was ein Koppelterm? |
|----|------------------------------------------|
|    |                                          |
|    |                                          |
|    |                                          |
|    |                                          |
|    |                                          |
|    |                                          |

| Wenn man nur einen binären Addierer zur Verfügung hat, wie kann man damit auch sub-<br>rahieren, multiplizieren und dividieren (mit Rest)? |
|--------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                                                                            |
|                                                                                                                                            |
|                                                                                                                                            |
|                                                                                                                                            |

$$\Sigma_{A4} = /3 \text{ Pkt}$$

c)