# Projet L3 S1

#### Simulateur ARM

### Groupe 13:

Ivane ADAM: <u>ivane.adam@etu.univ-grenoble-alpes.fr</u>
Samuel BRUN: <u>samuel.brun@etu.univ-grenoble-alpes.fr</u>

Tommy COMPTOIS: <a href="mailto:tommy.comtois@etu.univ-grenoble-alpes.fr">tommy.comtois@etu.univ-grenoble-alpes.fr</a>

Karim FLISS: karim.fliss@etu.univ-grenoble-alpes.fr

Flavien LACLUQUE: <u>flavien.lacluque@etu.univ-grenoble-alpes.fr</u>

Emile LAFFONT : <a href="mailto:emile.laffont@etu.univ-grenoble-alpes.fr">emile.laffont@etu.univ-grenoble-alpes.fr</a> Timon ROXARD : <a href="mailto:timon.roxard@etu.univ-grenoble-alpes.fr">timon.roxard@etu.univ-grenoble-alpes.fr</a>

# Mode D'emploi

## Compilation projet:

make

## Compilation des fichiers .s :

arm-none-eabi-gcc -mbig-endian -Wall -Werror -g -c -o <nom\_test>.o <nom\_test>.s puis

arm-none-eabi-gcc -mbig-endian -Wall -Werror -g -nostdlib -T ./linker\_script -n --entry main -WI,-EB -o <nom test> <nom test>.o

#### Exécution:

Ouvrir 2 terminaux:

Un terminal pour le programme arm simulator :

./arm\_simulator

Un terminal pour gdb:

arm-none-eabi-gdb

file <Fichier .s compilé>

target remote localhost:<n° de port>

load

Pour lancer une exception :

Ouvrir un troisième terminal

./send irg localhost <port irg> <nom interruption>

# Description De La Structure Du Code Développé

principales fonctions et fichiers correspondants

#### **Module Register:**

Ce module a pour objectif de simuler les registres de notre processeur ARMv5. Les registres sont contenus dans un tableau d'entiers non signés (32 bits) de 37 cases, soit une case pour chaque registre disponible dans chaque mode selon le tableau ci-dessus de la DOC ARM page A2-5.

|      |        |            | Modes    |               |           |               |
|------|--------|------------|----------|---------------|-----------|---------------|
|      | •      |            | Privileg | ed modes-     |           |               |
|      |        | •          |          | Exception mod | les       |               |
| User | System | Supervisor | Abort    | Undefined     | Interrupt | Fast interrup |
| RO   | R0     | RO         | R0       | RO            | R0        | RO            |
| R1   | R1     | R1         | Rt       | R1            | Rt        | R1            |
| R2   | R2     | R2         | R2       | R2            | R2        | R2            |
| R3   | R3     | R3         | R3       | R3            | R3        | R3            |
| R4   | R4     | R4         | R4       | R4            | R4        | R4            |
| Rs   | R5     | R5         | R5       | R5            | R5        | R5            |
| R6   | R6     | R6         | R6       | R6            | R6        | R6            |
| R7   | R7     | R7         | R7       | R7            | R7        | R7            |
| R8   | RB     | R8         | R8       | R8            | R8        | R8_fiq        |
| R9   | R9     | R9         | R9       | R9            | R9        | R9_fiq        |
| R10  | R10    | R10        | R10      | R10           | R10       | R10_fiq       |
| R11  | R11    | R11        | R11      | R11           | R11       | R11_fiq       |
| R12  | R12    | R12        | R12      | R12           | R12       | R12_fiq       |
| R13  | R13    | R13_svc    | R13_abt  | R13_und       | R13_irq   | R13_fiq       |
| R14  | R14    | R14_svc    | R14_abt  | R14_und       | R14_irq   | R14_fiq       |
| PC   | PC     | PC         | PC       | PC            | PC        | PC            |
| CPSR | CPSR   | CPSR       | CPSR     | CPSR          | CPSR      | CPSR          |
|      |        | SPSR_svc   | SPSR_abt | SPSR_und      | SPSR_ing  | SPSR_tiq      |

indicates that the normal register used by User or System mode has been replaced by an alternative register specific to the exception mode

Associé à ce type, il y a diverses fonctions permettant l'accès en lecture (read\_register) et en écriture (write\_register) de chacun des registres ainsi que des fonctions fournissant un accès au mode courant du processeur simulé. La gestion du mode d'exécution se contrôle via le registre CPSR de notre machine et plus précisément via ses 5 bits de poids faible. Le module contient aussi une fonction pour l'allocation mémoire de nos registres simulées et une pour la suppression de ces derniers.

#### **Module Memory:**

Ce module permet la gestion de la mémoire de notre simulateur.

La mémoire de notre simulateur est représentée ainsi:

- Un tableau de type uint8\_t d'une taille MEM\_SIZE (prédéfinie à 2^30)
- Une taille (inférieur à 2^30)
- Un booléen indiquant le boutisme de la machine (Vrai si BE)

Le module contient des fonctions pour la création et la suppression de la mémoire, une fonction d'accès à la taille de cette dernière, ainsi qu'une panoplie de fonctions permettant l'accès aussi bien en lecture qu'en écriture de mot, demi-mot et octets. Ces dernières fonctions prennent en compte un éventuel boutisme différent entre la mémoire et la machine.

#### Module utils:

Ce module apporte plusieurs outils utilisés tout au long du projet.

En plus des fonctions nativement implémentés dans ce module, nous avons ajouté des fonctions de gestion d'une file a priorité ainsi que la fonction condition. Cette fonction prend en paramètre le registre CPSR de notre machine et une condition (composée des 4 bits de poids fort de l'instruction courante). En fonction de cette condition, un booléen sera renvoyé, il décrit l'état des bits Z,N,C,V du registre CPSR pour la condition (cf tableau ci-dessous extrait de la doc partie A3.2.1).

| Opcode<br>[31:28] | Mnemonic extension | Meaning                           | Condition flag state                                                               |  |  |  |  |  |
|-------------------|--------------------|-----------------------------------|------------------------------------------------------------------------------------|--|--|--|--|--|
| 0000              | EQ                 | Equal                             | Z set                                                                              |  |  |  |  |  |
| 0001              | NE                 | Not equal                         | Z clear                                                                            |  |  |  |  |  |
| 0010              | CS/HS              | Carry set/unsigned higher or same | C set                                                                              |  |  |  |  |  |
| 0011              | CC/LO              | Carry clear/unsigned lower        | C clear                                                                            |  |  |  |  |  |
| 0100              | MI                 | Minus/negative                    | N set                                                                              |  |  |  |  |  |
| 0101              | PL                 | Plus/positive or zero             | N clear                                                                            |  |  |  |  |  |
| 0110              | VS                 | Overflow                          | V set                                                                              |  |  |  |  |  |
| 0111              | VC                 | No overflow                       | V clear                                                                            |  |  |  |  |  |
| 1000              | НІ                 | Unsigned higher                   | C set and Z clear                                                                  |  |  |  |  |  |
| 1001              | LS                 | Unsigned lower or same            | C clear or Z set                                                                   |  |  |  |  |  |
| 1010              | GE                 | Signed greater than or equal      | N set and V set, or<br>N clear and V clear (N == V)                                |  |  |  |  |  |
| 1011              | LT                 | Signed less than                  | N set and V clear, or<br>N clear and V set (N != V)                                |  |  |  |  |  |
| 1100              | GT                 | Signed greater than               | Z clear, and either N set and V set, or<br>N clear and V clear ( $Z == 0, N == V$  |  |  |  |  |  |
| 1101              | LE                 | Signed less than or equal         | Z set, or N set and V clear, or<br>N clear and V set $(Z == 1 \text{ or } N != V)$ |  |  |  |  |  |
| 1110              | AL                 | Always (unconditional)            |                                                                                    |  |  |  |  |  |
| 1111              | 25                 | See Condition code 0b1111         | ~                                                                                  |  |  |  |  |  |

Cette fonction nous sera utile pour les modules décrits ci-dessous.

#### Module arm\_instruction:

Ce module a pour objectif de décoder l'instruction courante afin d'appeler la fonction de traitement adéquate.

En plus de la fonction arm\_step fournie, nous avons ajouté la fonction is. Premièrement, la fonction arm\_execute\_instruction va fetch l'instruction a décodé (via la fonction arm\_fetch). Suite à cela, l'instruction va être comparée à chacun des 19 paternes suivants (répertorié doc ARM partie A3.1).

|                                                                   | 100         |    |    |    |    |     |     |      |    |    |       |     |     |    |       |      |       |      |      |      |      |     |      |       |    |     |
|-------------------------------------------------------------------|-------------|----|----|----|----|-----|-----|------|----|----|-------|-----|-----|----|-------|------|-------|------|------|------|------|-----|------|-------|----|-----|
|                                                                   | 31 30 29 28 | 27 | 26 | 25 | 24 | 23  | 2.2 | 21   | 20 | 19 | 18 17 | 1.6 | 15  | 14 | 13.1  | 2 1  | 1.1   | 0    | 0 0  | 7    | 6    | 5-  | 4    | 3     | 2  | ï   |
| Data processing immediate shift                                   | cond [1]    | 0  | 0  | 0  | 1  | орс | ode | b    | S  |    | Rn    |     |     | Ro | 1     | 1    | shi   | ft a | mou  | ınt  | sh   | ift | 0    |       | Rn | n   |
| Miscellaneous instructions:<br>See Figure A3-4                    | cond [1]    | 0  | 0  | 0  | 1  | 0   | ×   | ×    | 0  | ×  | хх    | ×   | ×   | x  | хэ    | 0    | х э   | ( )  | ×    | ×    | ×    | ×   | 0    | ×     | ×  | ×   |
| Data processing register shift [2]                                | cond [1]    | 0  | 0  | 0  | 3  | opo | ode | e    | s  |    | Rn    |     |     | R  | í     | Τ    |       | Rs   |      | 0    | sh   | ift | 1    |       | Rr | n   |
| Miscellaneous instructions:<br>See Figure A3-4                    | cond [1]    | 0  | 0  | 0  | 1  | 0   | x   | ×    | 0  | ×  | хх    | ×   | ×   | x  | x x   | Ó    | x )   | . ,  | х    | 0    | ×    | ×   | 1    | ×     | x  | x : |
| Multiplies: See Figure A3-3<br>Extra load/stores: See Figure A3-5 | cond [1]    | 0  | 0  | 0  | ×  | ×   | ×   | ×    | ×  | ×  | хх    | ×   | x   | x  | х э   | Ö    | x >   | . >  | х    | 1    | ×    | ×   | 1    | ж     | x  | x . |
| Data processing immediate [2]                                     | cond [1]    | 0  | 0  | 1  | 3  | оро | ode | ė    | S  |    | Rn    |     |     | R  | 1     | T    | rc    | otat | e    | Γ    |      | im  | me   | dia   | le |     |
| Undefined instruction                                             | cond [1]    | 0  | 0  | 1  | 1  | 0   | х   | 0    | 0  | ×  | хх    | ×   | x   | x  | ×     | t    | × 1   | K 3  | ×    | ×    | х    | ×   | x    | x     | ×  | х : |
| Move immediate to status register                                 | cond [1]    | 0  | 0  | 1  | 1  | 0   | R   | 1    | 0  |    | Mask  | 900 |     | SB | 0     | I    | rc    | otat | e    |      |      | im  | me   | dia   | te |     |
| Load/store immediate offset                                       | cond [1]    | 0  | 1  | 0  | Р  | U   | В   | w    | L  |    | Rn    |     |     | Rd | Ĭ.    | Ī    |       |      |      | in   | nme  | dia | te   |       |    |     |
| Load/store register offset                                        | cond [1]    | 0  | 1  | 1  | Р  | u   | В   | w    | L  |    | Rn    |     |     | Ro |       |      | shi   | ft a | mou  | int  | sh   | in  | 0    |       | Rn | n   |
| Media instructions [4]:<br>See Figure A3-2                        | cond [1]    | 0  | 1  | 1  | ×  | ×   | ×   | ×    | ×  | ×  | хх    | ×   | ×   | ×  | x >   |      | x 3   | c 3  | х    | ×    | х    | ×   | 1    | ×     | ×  | x i |
| Architecturally undefined                                         | cond [1]    | 0  | 1  | 1  | 1  | 1   | 1   | 1    | 1  | ×  | x x   | ×   | ×   | x  | x >   |      | ×     | ×    | хх   | 1    | 1    | 1   | 1    | x     | ×  | x ; |
| Load/store multiple                                               | cond [1]    | 1  | 0  | 0  | P  | u   | S   | w    | L  |    | Rn    |     |     |    |       |      |       | ŕ    | egis | ster | list |     |      |       |    |     |
| Branch and branch with link                                       | cond [1]    | 1  | 0  | 1  | L  | Г   |     |      |    |    |       |     |     |    | 24-b  | it c | offse | et : |      | 5.5  |      |     |      |       | _  |     |
| Coprocessor load/store and double<br>register transfers           | cond [3]    | 1  | 1  | 0  | Р  | U   | N   | w    | L  |    | Rn    |     |     | CF | ld    |      | cp.   | nu   | m    |      |      | 8-  | bite | offse | et |     |
| Coprocessor data processing                                       | cond [3]    | 1  | 1  | 1  | 0  | c   | рс  | ode  | 1  |    | CRn   |     |     | CF | d     |      | ср.   | nu   | m    | op   | cod  | e2  | 0    |       | CR | m   |
| Coprocessor register transfers                                    | cond [3]    | 1  | 1  | 1  | 0  | ор  | 000 | de 1 | L  |    | CRn   |     |     | R  | í     |      | ср    | nu   | m    | op   | cod  | e2  | 1    |       | CR | lm  |
| Software interrupt                                                | cond [1]    | 1  | 1  | 1  | 1  |     |     |      |    | U. |       |     | .01 |    | swi r | nun  | nbe   | t    |      |      |      | 100 |      | 20.   |    |     |
| Unconditional instructions:<br>See Figure A3-6                    | 1 1 1 1     | ×  | ×  | ×  | ×  | x   | ×   | х    | ×  | ×  | x x   | ×   | ×   | х  | хх    | 3    | x >   | ( )  | ×    | ×    | ×    | х   | х    | х     | ×  | x : |

La comparaison entre l'instruction et le paterne se fait au travers de la fonction is. Cette fonction prend le paterne sous forme de chaîne de caractère et l'instruction courante. Les bits non significatifs du paterne sont représentés par le caractère X. Quand un paterne est reconnue pour l'instruction courante, la fonction arm\_execute\_instruction exécute la procédure associé au paterne. Ces procédures sont contenues dans les modules décrits ci-dessous.

### Module arm\_data\_processing :

Sans aucun doute le module le plus conséquent du projet, il a pour objectif de traiter les instructions de données.

Le module est composé de 3 principales fonctions :

arm data processing immediate msr

- arm data processing shift
- processing

La fonction arm\_data\_processing\_immediate\_msr s'occupe du paterne "move immediate to a status register", commande MSR. Pour traiter ce cas, nous nous sommes appuyés sur la partie dédiée dans la doc, c'est-à- dire A4.1.39. En fonction de l'instruction courante et du mode d'exécution courant, le programme va effectuer une copie dans CPSR ou SPSR de la valeur décrite dans l'instruction (cette valeur peut être immédiate avec ou sans rotation ou être contenue dans un registre).

La fonction arm\_data\_processing\_shift est utilisée pour les paternes "data processing immediate shift" et "data processing register shift". L'objectif principal de cette fonction est de déterminer le shifter\_operande de l'instruction. La partie A5.1 nous informe sur les différentes formes que peuvent prendre le shifter\_operande et comment traiter chacune d'entre elles. Ainsi donc notre programme filtre le type de shift (immediate ou register puis LSL,LSR,ASR,ROR). Pour chacun de ces cas, une fonction calcul le shifter\_operande et le shifter\_carry\_out (en suivant les algorithmes fournis par la doc). Une fois ce travail effectué, le programme peut décrypter le code restant de l'instruction, c'est la fonction processing qui s'en occupe.

La fonction processing traite pour chaque opérande AND, EOR, SUB, RSB, ADD, ADC, SBC, RSC, ORR, MOV, BIC, MVN, TST, TEQ, CMP, CMN (la description de chacune de ses opérandes se situe à partir de la page A4-4). Nous distinguons 2 types d'instructions, celles qui sont à objectif comparatif (TST, TEQ, CMP, CMN) qui ne vont influencer que sur les ZNCV et les classiques avec un registre de destination. Pour les classiques, chacune d'entre elles existe en version S, qui a pour effet de mettre à jour les ZNCV de CPSR. Pour chaque opération, le programme fait la ou les opérations à effectuer puis met si nécessaire à jour les Cette fonction dans la continuité registres. est appelée de arm data processing shift mais aussi pour le paterne data processing immediate. Dans ce cas précis, le shifter operande et le shifter carry out sont calculés par la fonction immediate. Une instruction de data-processing est encodée de la sorte : (partie A3.4 dans la doc)

| 31   | 28 | 27 | 26 | 25 | 24 21  | 20 | 19 16 | 5 15 12 | 11              | 0 |
|------|----|----|----|----|--------|----|-------|---------|-----------------|---|
| cond | ı  | 0  | 0  | I  | opcode | s  | Rn    | Rd      | shifter_operand |   |

Dans des instructions d'addition/soustraction et ces variantes, on prévoit un débordement de son résultat au bit 32 d'indice. on définit le résultat comme uint64\_t pour ça. On vérifie le débordement, après, on cast le résultat a uint32\_t pour le mettre dans le registre

### Module arm\_branch\_other:

Ce module a pour objectif de gérer les instructions de branchement.

Ce module contient en plus des fonctions déjà implémentées, la fonction arm branch. Cette fonction est appelée pour le paterne "Branch and branch with

link". La fonction récupère premièrement les différents blocs de l'instruction courante ainsi que le registre d'état de la machine, puis si la condition est vérifiée, procède au branchement en tenant compte de l'alternative L qui sauvegarde PC dans LR avant le branchement. La spécification détaillée des branchements se situe page A4-10 de la doc.

#### Module arm\_load\_store:

Ce module a pour objectif de gérer les instructions d'accès mémoire.

Le module est composé de 3 fonctions :

- arm load store
- arm load store multiple
- arm load store miscellaneous

La fonction arm\_load\_store s'occupe des instructions LDR et STR avec leurs options B et H. Dans cette partie on peut dissocier 3 types d'instructions (elles sont répertoriées partie A5.2 de la doc) :

#### Immediate offset/index



Chaque type d'instruction ci-dessus est lui-même représenté par 3 variantes qui sont offset, pre-indexed et post-indexed. La distinction entre les sous variantes s'effectue à l'aide des bits P et W. La première étape est de récupérer l'adresse de lecture ou d'écriture, pour cela nous décodons les instructions suivant les 9 modes explicité ci-dessus. L'idée est de récupérer une valeur que l'on va ajouter ou soustraire (en fonction de U) au contenu de rn afin d'obtenir l'adresse souhaitée. La description précise pour obtenir cette valeur dans chacun des 9 cas se situe dans la partie A5.2 de la doc. Une fois ce travail réalisé, le programme n'a plus qu'à distinguer si l'opération est un load ou un store et la taille de la valeur à ranger (byte ou word) via les bits L et B. Cette fonction est utilisée pour le paterne "Load/store immediate offset" et "Load/store register offset".

La fonction arm load store multiple utilise a peu de choses près le même principe qu'explicité au-dessus si ce n'est qu'au lieu d'y avoir 9 modes il n'y en a que 4 qui

sont incremente/decrement before/after (description partie A5.4 de la doc). Nous cherchons une adresse de début et de fin pour la lecture/écriture. La structure de l'instruction est la suivante (partie A3.12 de la doc) :

| 31  |      | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 16 | 15 |               | 0   |
|-----|------|----|----|----|----|----|----|----|----|----|----|----|----|---------------|-----|
| (S) | cond | -8 | 1  | 0  | 0  | P  | U  | S  | w  | L  | Rn |    |    | register list | - 4 |

Pour chaque bit à 1 dans la liste des registres, un accès mémoire (lecture ou écriture) est effectué avec pour adresse, l'adresse de début +4 par instructions sans dépasser l'adresse de fin. Cette fonction est utilisée pour le paterne "Load/store multiple".

La fonction arm\_load\_store\_miscellaneous a sensiblement le même comportement que celles ci-dessus, c'est-à- dire, calcul d'adresse puis opération. Sachant que dans ce cas les opérations sont store de halfword ou load de halfword signé ou non et byte signé. Cette portion de code est décrite partie A5.3 de la doc. Cette fonction est utilisée pour le paterne "Extra load/store".

Nous n'avons pas implémenté les fonctions liées au coprocesseur.

#### Module arm\_exception:

Ce module gère les différentes interruptions.

Les principales fonction de ce modules sont :

- arm exception
- save state and change mode

La fonction arm\_exception est la fonction qui est exécutée quand une interruption apparaît. Les interruptions prises en compte par cette fonction sont RESET, UNDEFINED\_INSTRUCTION, SOFTWARE\_INTERRUPT, PREFETCH\_ABORT, DATA\_ABORT, INTERRUPT et FAST\_INTERRUPT. Selon la valeur de l'interruption, la fonction appel save\_state\_and\_change\_mode puis se branche sur le handler de l'interruption (manipulation de PC).

La fonction save\_state\_and\_change\_mode s'occupe de sauvegarder PC dans LR, CPSR dans SPSR. Une fois les sauvegardes effectuées, PC est modifié pour contenir l'adresse du traitant et le mode est changé. Ces adresses sont en accord avec celles fournies par la doc partie A2.6. Par la suite, si l'interruption est de forte priorité (FIQ ou RESET), les fast interrupts sont désactivés, ainsi que les interruptions normales (dans tous les cas). Ces désactivations se font par manipulation de CPSR.

Le retour à l'état d'avant interruption se fait grâce aux instructions tels que movs pc, lr qui sont exécuté à la fin de chaque handler et qui restaurent PC et CPSR.

Les adresses des traitants doivent être définies du côté assembleur. Pour chaque type d'interruption, il faut définir les handler et les chargés dans le vecteur d'interruption aux adresses comme définis dans notre code.

# Liste Des Fonctionnalités

| Fonctionnalités implémentées                                                                                                                                                                                                                                                                                                                                                                                                                                    | Fonctionnalités manquantes |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------|
| Instructions de rupture de séquence:<br>B : Branchement<br>BL : Branchement avec lien                                                                                                                                                                                                                                                                                                                                                                           | BLX et BX<br>LDC et STC    |
| Instructions de traitement de données: AND : ET logique EOR : OU exclusif logique SUB : Soustraction RSB : Soustraction sens inverse ADD : Addition ADC : Addition avec retenue SBC : Soustraction avec retenue RSC : Soustraction sens inverse avec retenue TST : Test TEQ : Test d'équivalence CMP : Comparaison CMN : Comparaison inversée ORR : OU logique MOV : Déplacement de valeur BIC : ET logique complémentaire MVN : Déplacement de valeur inversée |                            |
| Instructions d'accès à la mémoire : LDR : Chargement d'un mot LDRB : Chargement d'un octet LDRH : Chargement d'un demi-mots LDRSB : Chargement d'un octet signé LDRH : Chargement d'un demi-mots LDRSH : Chargement d'un demi-mots STRB : Stockage d'un octet STRH : Stockage d'un demi-mots STR : Stockage d'un mot LDM : Chargement de plusieurs valeurs STM : Stockage de plusieurs valeurs                                                                  |                            |
| Instructions diverses : MRS : Chargement d'un registre d'état du programme MSR: Modifier une zone spécifique (selon les flags f, s, x, c) de CPSR/SPSR                                                                                                                                                                                                                                                                                                          |                            |

# Liste Des Bugs Connues Non Réglés

#### Problème:

Priorité entre DATA\_ABORT et PREFETCH\_ABORT, l'origine du problème est qu'on ne peut pas déterminer quel ABORT on est entrain d'exécuter avec juste l'information de CPSR. l'information est qu'on est en mode ABT.

## Conséquence:

on ne peut pas partir en interruption DATA\_ABORT et interrompre PREFETCH\_ABORT en cascade car on sait juste que le proc en mode ABT, il peut être en DATA\_ABORT ou PREFETCH\_ABORT. pas de décision dans ce cas. au pire le simulateur attend que le processeur décent en priorité pour l'exécuter

### **Liste Des Tests**

Pour compiler le test :

Pour lancer le test, le compiler puis l'exécuter (démarche de compilation et d'exécution dans la partie "Mode D'emploi").

Pour vérifier le résultat du test, le protocole est spécifié dans le .s en plus du tableau ci-dessous.

| Nom du test              | Descriptif                                                       | Comment vérifier le résultat                                                                                |
|--------------------------|------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------|
| test_data_proc           | test toutes les instructions<br>de data processing a la<br>suite | A la fin du test, les registres 0 à 8 contiennent leurs valeurs d'index.                                    |
| test_interruption        | charge les traitants dans<br>le vecteur interruption             | La valeur de R1 a une valeur précise en fonction de la dernière interruption faite                          |
| test_ldm_stm             | test load store multiple                                         | r5 à r8 ont les mêmes valeurs que<br>r1 à r4                                                                |
| test_ZNCV                | test les branchements conditionnels                              | Les branchements A a C ne sont pas fait, le D est fait et R1 est le seul reg modifié et contient 0xFFFFFFFF |
| test_msr_load_si<br>gned | test mrs, ldrsb et ldrsh                                         | CPSR a la valeur 0xF0000010<br>R2 et R3 valent 0xFFFFFFF                                                    |

# **Tests irq**

Il faut ouvrir un 3ème terminal et lancer la commande suivante:

./send\_irq localhost *port nom\_exception* (dans le répertoire arm\_simulator)(si le nom de l'interruption contient une espace il faut le protéger avec un \ ex:prefetch\ abort)

Mais il faut: (par exemple pour l'exception prefetch abort)

```
@ put prefetch_abort on interrupt vector (0xC)
mov r3, #0xC
ldr r2, =prefetch_abort
str r2, [r3]
```

Il faut avoir fait dans le gdb les trois instructions pour pouvoir charger le vecteur d'interruption. Les instructions sont dans le fichier test\_interruption.s .

# **Journal De Bord**

| Date          | Travail réalisé                                                                                                                |
|---------------|--------------------------------------------------------------------------------------------------------------------------------|
| 18-19<br>Dec  | Appropriation du sujet + démarrage avec les modules register et memory                                                         |
| Vacances      | Avance du projet pour les membres le pouvant                                                                                   |
| 04<br>janv    | Concertation entre les membres + choix du code le plus avancé                                                                  |
| 05<br>janv    | début du travail sur la base la plus avancée fournit par Karim (avec les modules data_proc, load_store, instruction et branch) |
| 06-11<br>janv | Réalisation du module exception + tests sur les différents fichiers et correction de bugs + factorisation                      |
| 12 janv       | Preparation Oral                                                                                                               |
| 13-14<br>janv | Tests du code<br>fin de la preparation oral                                                                                    |