Sesión 5: Unidades de Diseño VHDL

### Unidades de Diseño

- Las unidades de diseño son las construcciones VHDL que se pueden analizar y compilar de forma independiente.
- Se guardan en una biblioteca de diseño (WORK por defecto).
- Una o más unidades de diseño en secuencia constituyen un archivo de diseño.
- Existen dos clases de unidades de diseño: las primarias, y las secundarias.

Las tres unidades de diseño primarias son:

declaración de entidad
declaración de paquete
declaración de configuración

Las dos unidades de diseño secundarias son:

cuerpo de arquitectura

cuerpo de paquete

## Declaración de Entidad

```
elemento declarativo entidad ::=
Sintaxis:
                                                       declaración subprograma
          ENTITY identificador IS
                                                        cuerpo subprograma
                                                        dclaración tipo
                     cabecera
                                                        declaración subtipo
                     parte declarativa
                                                        declaración constante
          IBEGIN
                                                        declaración señal
                     {sentencia_entidad}]
          END [ identificador] ;
                                                        clausula use
cabecera ::=
                                                     sentencia entidad ::=
          [genéricos formales]
                                                       sentencia aserto concurrente
          [puertos formales]
                                                        llamada proced. concurrente pasivo
                                                        sentencia proceso_pasivo
genéricos formales ::= GENERIC (lista genéricos);
lista genéricos ::= genérico {, genérico}
genérico ::= [CONSTANT] identificadores : [IN] tipo [:= valor]
puertos formales ::= PORT (lista puertos);
lista puertos ::= puerto {, puerto}
puerto ::= [SIGNAL] identificadores : [modo] tipo [bus] [:= valor]
modo ::= IN | OUT | INOUT
parte declarativa ::= {elemento declarativo entidad}
```

- En la parte declarativa de la entidad aparecen elementos utilizados exclusivamente en la entidad.
- Las sentencias concurrentes que se permiten en una declaración de entidad deben ser *pasivas*, es decir, no deben contener asignaciones de señales.

### Ejemplos de declaración de entidad:

ENTITY ent IS END;

ENTITY ent1 IS

PORT (s1 : IN BIT; s2 : OUT bit);
END ent1;

```
FNTITY ent3 IS
 GENERIC (n: IN POSITIVE);
 PORT (s1: IN BIT; s2: OUT BIT VECTOR(1 TO n));
 USE WORK.paquete tiempo.ALL;
 -- donde está definida la constante retardo
 TYPE byte IS ARRAY (1 TO 8) OF BIT;
 PROCEDURE ini(SIGNAL s : byte) IS
 BFGIN
          s <= (OTHERS => '1') AFTER retardo:
 END ini:
BFGIN
ASSERT s1'DELAYED'STABLE(5 ns)
          REPORT "error"
          SEVERITY ERROR:
 proc pasivo(s1, retardo);
END ent3:
```

```
ENTITY ent2 IS

GENERIC (n : IN POSITIVE);

PORT (s1 : IN BIT; s2 : OUT BIT_VECTOR(1 TO n));

END ent2;
```

## Arquitectura de Entidad

Sintaxis general de un cuerpo de arquitectura:

```
USE WORK.componentes.ALL; -- para gen_reloj
ARCHITECTURE arq OF ent2 IS
SIGNAL s : BIT_VECTOR(1 TO n);
COMPONENT comp
PORT(a : IN BIT; b : OUT BIT);
END COMPONENT;
BEGIN
s2 <= s AFTER 2 ns;
c1 : FOR I IN 2 TO n GENERATE
c : comp PORT MAP(s1, s(I));
END GENERATE;
c2 : gen_reloj POR MAP (s(s(1));
END arq;
```

## **Ejemplos:**

```
ARCHITECTURE arq OF ent IS BEGIN END;
```

```
ARCHITECTURE arq2 OF ent1 IS
CONSTANT retardo: TIME:= 5 ns;
SIGNAL s: bit;
BEGIN
s2 <= fbit(s) AFTER 3 ns;
s <= s1 AFTER retardo;
END arq2;
```

```
ARQITECTURE arg1 OF ent1 IS
 SIGNAL s : BIT := '1':
 PROCEDURE p(SIGNAL a: IN BIT;
                SIGNAL b: INOUT BIT) IS
 BEGIN
           b <= NOT b WHEN a = '1' ELSE b;
 END p:
BEGIN
 p1: p(s1, s);
 p2 : s2 \le fbit(s) AFTER 2 ns;
 p3: PROCESS(s)
     VARIABLE v: BIT:
     BEGIN
    v := s:
    END PROCESS:
END arg1:
```

# **Paquetes**

- Permiten la declaración de objetos, tipos y subprogramas con la posibilidad de referenciarlos desde muchos puntos fuera del paquete.
- Un paquete se compone de dos partes:

la **declaración** del paquete, que define la parte pública o visible del mismo, y el **cuerpo** del paquete, que define la parte oculta, visible solo en el interior.

```
Declaración de Paquete
Sintaxis:
                    PACKAGE identificador IS
                              parte declarativa paquete
                    END [nombre_simple_paquete];
          parte declarativa paquete ::= {elemento declarativo paquete}
          elemento declarativo paquete ::=
                    declaración subprograma
                     declaración tipo
                     declaración subtipo
                     declaración_constante
                     declaración_señal
                     clausula use
                     declaración_componente
```

### Ejemplo de declaración de paquete:

```
PACKAGE general IS

TYPE bit01xz IS ('0','1','x,'z');

FUNCTION and01xz(x,y: bit01xz) return bit01xz;

FUNCTION or01xz(x,y: bit01xz) return bit01xz;

FUNCTION not01xz(x: bit01xz) return bit01xz;

FUNCTION nand01xz(x,y: bit01xz) return bit01xz;

FUNCTION nor01xz(x,y: bit01xz) return bit01xz;

FUNCTION xor01xz(x,y: bit01xz) return bit01xz;

END general;
```

# **Cuerpo del Paquete**

#### Sintaxis:

## Ejemplo:

```
PACKAGE BODY general IS
 FUNCTION and01xz(x,y: bit01xz) return bit01xz IS
   variable z : bit01xz:
 BFGIN
    IF x = 'x' OR y = 'x' THEN z := 'x';
    ELSIF x = '1' and y = '1' THEN z := '1';
    ELSE z := '0':
   END IF:
           RETURN z:
END and 01xz:
FUNCTION or01xz(x,y: bit01xz) return bit01xz IS
           variable z : bit01xz;
BFGIN
    IF x = '1' OR y = '1' THEN z := '1';
    ELSIF x = 0' and y = 0' THEN z := 0';
    ELSE z := '1';
    END IF:
           RETURN z;
END or01xz:
```

# Ejemplo (continuación):

FUNCTION not01xz(x : bit01xz) return bit01xz IS

variable z : bit01xz;

**BEGIN** 

IF x = 'x' THEN

z := 'x';

ELSIF x = '1' THEN

z := '0';

**ELSE** 

z := '1';

END IF;

RETURN z;

END not01xz;

```
FUNCTION nand01xz(x,y: bit01xz) return bit01xz IS variable z: bit01xz;
```

**BEGIN** 

z := not01xz(and01xz(x,y)); RETURN z;

END nand01xz;

FUNCTION nor01xz(x,y: bit01xz) return bit01xz IS

variable z : bit01xz;

**BEGIN** 

z := not01xz(or01xz(x,y));RETURN z;

END nor01xz;

FUNCTION xor01xz(x,y: bit01xz) return bit01xz IS

variable z : bit01xz;

**BEGIN** 

z :=

or 01xz (and 01xz (not 01xz (x), y), and 01xz (x, not 01xz (y)));

RETURN z;

END xor01xz;

END general;

## Referenciación de los Elementos de un Paquete

1. Prefijando sus nombres con el nombre del paquete.

## Ejemplo:

```
SIGNAL pc : general.bit01xz;
```

2. Utilizando la clausula USE en la región declarativa correspondiente.

## Sintaxis general de la clausula USE:

```
USE nombre_seleccionado {, nombre_seleccionado} ;
nombre_seleccionado ::= prefijo.sufijo
prefijo ::= nombre
sufijo ::= identificador | ALL
```

Con el prefijo designamos el nombre de la biblioteca y con el sufijo el nombre del Paquete.

Si se van a utilizar todos los nombres del paquete, se puede utilizar el sufijo ALL.

# **Eemplo**

Si en la biblioteca *proyecto1* existiese un paquete de nombre *utilidad*, podriamos referenciarlo con la siguiente declaración:

USE proyecto1.utilidad;

Si ahora queremos referenciar un objeto del paquete, por ejemplo, la función *fun*, lo haríamos con la siguiente declaración:

USE utilidad.fun;

El mismo resultado podemos obtenerlo utilizando la única declaración siguiente:

USE proyecto1.utilidad.fun;

La diferencia estriba en que en este último caso sólo hacemos visible la función *fun* del paquete utilidad, mientras que en el primero hacemos visible el paquete utilidad.

Si se van a utilizar todos los nombres del paquete, se puede utilizar el sufijo ALL.

USE general.ALL;

# Declaración de Configuración

- Cuando se declara un componente en la arquitectura de una entidad lo que realmente se declara es una *plantilla* del componente que especifica los puertos y genéricos del mismo, pero nada se dice sobre su implementación.
- La declaración de componente se puede vincular a una entidad específica de una biblioteca por medio de la *especificación de configuración* que aparece dentro de la misma arquitectura.
- Un componente puede volver a vincularse a una nueva implementación cambiando la especificación de configuración y recompilando la arquitectura. Esta posibilidad es útil pero requiere la alteración del modelo y su recompilación.
- Para proporcionar mayor flexibilidad al problema de la configuración de un diseño,
   VHDL dispone de la unidad de biblioteca denominada declaración de configuración.
- Un mismo diseño puede disponer de varias declaraciones de configuración que vinculan sus componentes a diferentes entidades.
- De la misma forma, una determinada entidad puede formar parte de varias declaraciones de configuración correspondientes a varios diseños.

### **Sintáxis**

```
CONFIGURATION identificador OF nombre entidad IS
          {cláusula use}
          configuración bloque
END [identificador];
configuración bloque ::=
          FOR especificación bloque
                     {cláusula use}
                     {elemento_configuración}
          END FOR:
especificación_bloque ::=
          nombre_arquitectura
            rótulo sentencia bloque
            rótulo_sentencia_generación
           [(especificación índice)]
elemento configuración ::=
          configuración bloque
            configuración_componente
configuración componente ::=
          FOR especificación_componente
                     [USE indicación vinculación;]
                      [configuración bloque]
          END FOR:
```

### Posibilidad de las declaraciones de configuración para crear unidades de diseño conformadas con entidades y arquitectura previamente elaboradas y contenidas en bibliotecas de diseño.

La entidad\_1 tiene definidas tres arquitecturas:

arquitectura 1.1 de comportamiento arquitectura 1.2 de flujo de datos arquitectura 1.3 estructural.

El primer componente de arquitectura 1.3 se puede instanciar con entidad 2, con un componente en su arquitectura que se puede instanciar con entidad 3.

### Ejemplode declaración de configuración:

Declaración de configuración 1 para entidad 1:

Asocia arquitectura 1.3 con entidad 1

Instancia los componentes de dicha arquitectura a entidad 2 y entidad 4

entidad\_2 y entidad\_4 asociadas respectivamente A arquitectura 2.2 y arquitectura 4.2.

El componente de arquitectura 2.2 se instancia a entidad 3 asociada a arquitectura 3.2.

Se indica con sombreado la asociación entidadarquitectura, y con flechas las instanciaciones de componentes y especificaciones de configuración.



```
Ejemplo de declaración de configuración (código):
CONFIGURATION configuracion 1 OF diseño IS
        FOR estructural
                 FOR componente1: entidad 2
                          FOR estructural
                                   FOR componente: entidad 3
                                     USE ENTITY WORK.entidad 3(flujo de datos);
                                   END FOR:
                          END FOR:
                 FOR componente2: entidad 4
                          USE ENTITY WORK.entidad_4(flujo_de_datos);
                 END FOR;
         END FOR:
END configuracion 1;
```

S<sub>5</sub>

# Fases en la ejecución de un programa VHDL







### Declaración de entidad

```
USE WORK.mul_pack.ALL;
ENTITY mul_n IS
GENERIC(n : integer := 4);
PORT(x,y,z,w : IN bit_vector(n-1 DOWNTO 0);
p : OUT bit_vector(((2*n)-1) DOWNTO 0));
END mul_n;
```

### Diseño de la Celda Básica

$$cout = xyz + xyw + zw$$
$$product = xy \oplus z \oplus w$$

### Entidad mulsum



### Declaración de Entidad

ENTITY mulsum IS

PORT(x, y, z, w : IN bit; cout, product : OUT bit);

END mulsum;

## Arquitectura de Comportamiento

```
ARCHITECTURE comportamiento OF mulsum IS
BEGIN
 PROCESS(x, y, z, w)
  VARIABLE n : integer;
  CONSTANT producto : bit_vector(0 TO 3) := "0101";
  CONSTANT arrastre : bit vector(0 to 3) := "0011";
 BEGIN
  n := 0:
  IF x = '1' AND y = '1' THEN n := n+1; END IF;
  IF z = '1' THEN n := n+1; END IF;
  IF w = '1' THEN n := n+1; END IF;
  product <= producto(n) AFTER 10 ns;</pre>
  cout <= arrastre(n) AFTER 20 ns;</pre>
 END PROCESS:
END comportamiento:
```

# Arquitectura de Flujo de Datos

```
ARCHITECTURE flujo_de_datos OF mulsum IS
SIGNAL s : bit;
BEGIN
s <= (x AND y) XOR z;
product <= s XOR w AFTER 10 ns;
cout <= (x AND y AND z) OR (s AND w) AFTER 20 ns;
END flujo_de_datos;
```

### Celda Básica: Arquitectura Estructural



```
USE work.ALL:
ARCHITECTURE estructural OF mulsum IS
           COMPONENT medio sum
GENERIC(retardo c, retardo s : time);
PORT(i1, i2: IN bit; carry, suma: OUT bit);
           END COMPONENT:
           COMPONENT and 2 c
                       GENERIC(retardo: time);
                       PORT(i1, i2: IN bit; o: OUT bit);
           END COMPONENT:
           COMPONENT or 2 c
                       GENERIC(retardo : time);
                       PORT(i1, i2: IN bit; o: OUT bit);
           END COMPONENT:
FOR ALL: medio sum USE ENTITY WORK.medio sumador(generica);
FOR ALL: and2 c USE ENTITY WORK.and2(generica);
FOR ALL: or2 c USE ENTITY WORK.or2(generica);
           SIGNAL a. b. c. d : bit:
BEGIN
           comp1: and2 c GENERIC MAP(20 ns) PORT MAP(x, y, a);
           comp2: medio sum GENERIC MAP(10 ns, 20 ns) PORT MAP(a, z, b, c);
           comp3: or2 c GENERIC MAP(10 ns) PORT MAP(b, d, cout);
           comp4: medio sum GENERIC MAP(10 ns, 20 ns) PORT MAP(c, w, d, product);
END estructural:
```

**S5** 

### Entidades Disponibles en la biblioteca WORK

```
ENTITY medio_sumador IS

GENERIC(retardo_c, retardo_s : time);

PORT(i1, i2 : IN bit; carry, suma : OUT bit);

END medio_sumador;

ARCHITECTURE generica OF medio_sumador IS

BEGIN

carry <= i1 AND i2 AFTER retardo_c;

suma <= i1 XOR i2 AFTER retardo_s;

END generica;
```

```
ENTITY and2 IS

GENERIC(retardo : time);

PORT(i1, i2 : IN bit; o : OUT bit);

END and2;

ARCHITECTURE generica OF and2 IS

BEGIN

o <= i1 AND i2 AFTER retardo;

END generica;
```

```
ENTITY or 2 IS
GENERIC(retardo: time);
PORT(i1, i2: IN bit; o: OUT bit);
END or 2;

ARCHITECTURE generica OF or 2 IS
BEGIN
o <= i1 OR i2 AFTER retardo;
END generica;
```

# **Arquitectura estructural**

```
ARCHITECTURE estructural OF mul_n IS
COMPONENT mulsum
PORT(x,y,z,w : IN bit; cout, product : OUT bit);
END COMPONENT;
FOR ALL : mulsum USE ENTITY
WORK.mulsum(comportamiento);
SIGNAL t,v : bit_array(0 TO n-1, 0 TO n-1);
BEGIN
```

```
comp1: mulsum
              PORT MAP(x(0),y(0),z(0),w(0),t(0,0),p(0));
fila1: FOR i IN 1 TO n-1
GENERATE
comp2: mulsum
              PORT MAP(x(j),y(0),z(j),t(0,j-1),t(0,j),v(0,j));
END GENERATE:
columna1: FOR i IN 1 TO n-1
GENERATE
comp3: mulsum
              PORT MAP(x(0),y(i),v(i-1,1),w(i),t(i,0),p(i));
END GENERATE;
comp4: mulsum
  PORT MAP(x(n-1),y(n-1),t(n-2,n-1),t(n-1,n-2),p((2*n)-1),p((2*n)-2));
columnan: FOR i IN 1 TO n-2
GENERATE
comp5: mulsum
  PORT MAP(x(n-1),y(i),t(i-1,n-1),t(i,n-2),t(i,n-1),v(i,n-1));
END GENERATE:
filan: FOR i IN 1 TO n-2
GENERATE
comp6: mulsum
  PORT MAP(x(j),y(n-1),v(n-2,j+1),t(n-1,j-1),t(n-1,j),p(n+j-1));
END GENERATE:
columnaj: FOR i IN 1 TO n-2
GENERATE
filai: FOR j IN 1 TO n-2
              GENERATE
              comp7: mulsum
                PORT MAP(x(j),y(i),v(i-1,j+1),t(i,j-1),t(i,j),v(i,j));
              END GENERATE:
END GENERATE:
END estructural:
```

# Test para el caso de 8 bits

```
USE WORK.mul pack.ALL;
ENTITY mul 8 IS
          PORT(a,b: INTEGER := 0);
END mul 8;
ARCHITECTURE esquema OF mul 8 IS
          COMPONENT mul n
                    GENERIC(n : integer);
                    PORT(x,y,z,w: IN bit vector(n-1 DOWNTO 0);
                               p: OUT bit vector((2*n)-1 DOWNTO 0));
END COMPONENT;
SIGNAL x,y,z,w: bit_vector(7 DOWNTO 0); SIGNAL p: bit_vector(15 DOWNTO 0);
          SIGNAL ab, p ent : INTEGER;
          FOR mult: mul n USE ENTITY WORK.mul_n(estructural);
BEGIN
          mult: mul n GENERIC MAP(8) PORT MAP (x,y,z,w,p);
          test: PROCESS
          BEGIN
                    x \le int b8(a);
                    y \le int b8(b);
                    ab \le a*b:
                    WAIT FOR 200 ns;
                    p_ent <= b16_int(p);</pre>
                    WAIT ON a.b:
          END PROCESS:
END esquema;
```

## Paquete de tipos y funciones de conversión

```
PACKAGE mul_pack IS

TYPE bit_array IS ARRAY(natural RANGE

<>, natural RANGE <>) OF bit;

SUBTYPE b8 IS bit_vector(7 DOWNTO 0);

SUBTYPE b16 IS bit_vector(15 DOWNTO 0);

FUNCTION b16_int(a : b16) RETURN INTEGER;

FUNCTION int_b8(a : INTEGER) RETURN b8;

END mul_pack;
```

```
PACKAGE BODY mul pack IS
FUNCTION b16 int (a: b16) RETURN INTEGER is
 VARIABLE int var : INTEGER := 0:
 BFGIN
 FOR i in 0 to 15 LOOP
  IF (a(i) = '1') THEN
  int var := int var + (2^{**i});
  END IF:
 END LOOP;
RETURN int var:
END b16 int:
FUNCTION int b8 (a: INTEGER) RETURN b8 is
 VARIABLE int var: b8:
 VARIABLE temp1 : INTEGER := 0;
 VARIABLE temp2 : INTEGER := 0;
 BEGIN
 temp1 := a:
 FOR i in 7 downto 0 LOOP
  temp2 := temp1/(2^{**i});
  temp1 := temp1 mod (2^{**i});
   IF (temp2 = 1) THEN
   int var(i) := '1';
   ELSE
   int var(i) := '0';
  END IF:
 END LOOP;
RETURN int var;
END int b8;
END mul pack:
```

### Practica 5: Unidades de diseño VHDL

### **Objetivos**

1. Utilización de las unidades de diseño de VHDL, especialmente los paquetes.

#### Práctica a realizar

Diseño binario del operador matemático de números naturales diseñado en la práctica 2.



Todos los tipos y funciones definidos en la práctica 2 y todos los necesarios para ésta, deberán definirse dentro de un paquete que se haga visible al principio de la declaración de entidad.

### Resultados a entregar

Documentación del programa en la que conste:

- 1. Especificación del sistema modelado.
- 2. Listado VHDL comentado del código del programa.
- 3. Relación E/S que muestre la respuesta del sistema frente a entradas significativas.