## <u>Личный кабинет</u> / Мои курсы / <u>ИПО для СРВиИВ (ч1) (2022-2023)</u> / <u>Модуль DSP (Хусаинов Н.Ш.)</u> / <u>Тест-1.2.3</u>

| Тест начат           | Четверг, 16 марта 2023, 13:45                                                                                                                             |
|----------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|
| Состояние            | Завершены                                                                                                                                                 |
| Завершен             | Четверг, 16 марта 2023, 13:55                                                                                                                             |
| Прошло<br>времени    | 9 мин. 55 сек.                                                                                                                                            |
| Баллы                | 6,05/10,00                                                                                                                                                |
| Оценка               | <b>1,21</b> из 2,00 ( <b>61</b> %)                                                                                                                        |
| Вопрос 1             |                                                                                                                                                           |
| Выполнен             |                                                                                                                                                           |
| Баллов: 0,80 из 1,00 |                                                                                                                                                           |
| минимальный набо     | ры параметров DMA-пересылок, которые используются при пересылках по любому DMA-каналу (т.е.<br>ор регистров, которые используются в любых DMA-пересылках) |
| 🗸 а. регистр счет    | чика Сх                                                                                                                                                   |
|                      | еса буфера во внутренней памяти IIx                                                                                                                       |
| 🛮 с. регистр моди    | ификатора адреса буфера во внутренней памяти IMx                                                                                                          |
| ✓ d. регистр мод     | ификатора адреса буфера во внешней памяти ЕМх                                                                                                             |
| 🗾 е. регистр пара    | иметров DMA-пересылки DMACx                                                                                                                               |
|                      | ника пересылок во внешнюю память ЕСх                                                                                                                      |
| g. регистр DAx       | для 2D-DMA                                                                                                                                                |
| h. регистр общ       | его назначения GPx                                                                                                                                        |
| 🔲 і. регистр указа   | теля цепочки СРх                                                                                                                                          |
| 🧻 ј. регистр адре    | са буфера во внешней памяти Elx                                                                                                                           |
| k. регистр DBx       | для 2D-DMA                                                                                                                                                |
|                      |                                                                                                                                                           |

| Вопро<br>Выпол<br>Балло                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                                                                 |  |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
|                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                                                                 |  |
| Выб                                                                                                                                                                                                                                                        | берите все утверждения, справедливые для последовательных портов процессоров SHARC ADSP                                                                                                                                                                                                                                                         |  |
|                                                                                                                                                                                                                                                            | а. длина слов, которые можно передавать через последовательный порт, фиксирована и равна 32 битам                                                                                                                                                                                                                                               |  |
| <b>✓</b>                                                                                                                                                                                                                                                   | b. последовательный порт реализует синхронный интерфейс передачи данных                                                                                                                                                                                                                                                                         |  |
|                                                                                                                                                                                                                                                            | с. последовательный порт всегда пересылает данные со скоростью один бит за один процессорный такт                                                                                                                                                                                                                                               |  |
| <b>✓</b>                                                                                                                                                                                                                                                   | d. последовательный порт реализует последовательный интерфейс передачи данных                                                                                                                                                                                                                                                                   |  |
|                                                                                                                                                                                                                                                            | e. в случае, если при приеме данных через последовательный порт, программа пользователя не успела освободить буферный регистр RX, то пересылка через последовательный порт приостанавливается до освобождения буферного регистра RX                                                                                                             |  |
| <b>✓</b>                                                                                                                                                                                                                                                   | f. взаимодействие программы пользователя (или DMA-контроллера) с последовательным портом для пересылки данных осуществляется через буферные регистры RX и TX                                                                                                                                                                                    |  |
| <b>V</b>                                                                                                                                                                                                                                                   | g. если последовательный порт работает одновременно и на прием, и на передачу данных, то скорости передачи и<br>приема данных должны быть одинаковыми                                                                                                                                                                                           |  |
| ~                                                                                                                                                                                                                                                          | h. функционирование приемной и передающей частей порта осуществляется независимо друг от друга                                                                                                                                                                                                                                                  |  |
| Вопро<br>Выпол<br>Балло                                                                                                                                                                                                                                    |                                                                                                                                                                                                                                                                                                                                                 |  |
| Расположите указанные способы ввода данных через последовательный порт по увеличению времени, необходимого для считывания поступившего слова данных из буферного регистра порта в регистр данных процессорного ядра (сначала наиболее "реактивный" способ) |                                                                                                                                                                                                                                                                                                                                                 |  |
|                                                                                                                                                                                                                                                            | ввод данных с прерыванием по поступлению очередного отсчета в порт                                                                                                                                                                                                                                                                              |  |
|                                                                                                                                                                                                                                                            | ввод данных с прерыванием от DMA-контроллера                                                                                                                                                                                                                                                                                                    |  |
|                                                                                                                                                                                                                                                            | ввод данных с постоянным опросом состояния порта                                                                                                                                                                                                                                                                                                |  |
|                                                                                                                                                                                                                                                            |                                                                                                                                                                                                                                                                                                                                                 |  |
| Вопро<br>Выпол                                                                                                                                                                                                                                             | пнен                                                                                                                                                                                                                                                                                                                                            |  |
| ьалло                                                                                                                                                                                                                                                      | в: 1,00 из 1,00                                                                                                                                                                                                                                                                                                                                 |  |
| дан                                                                                                                                                                                                                                                        | сколько DMA-каналов могут одновременно генерировать запрос на обслуживание (т.е. на использование шины для обмена<br>иными с внутренней памятью). Расположите указанные DMA-каналы – источники запросов – в порядке убывания их<br>иоритета друг относительно друга (сначала – канал, который имеет максимальный приоритет из всех приведенных) |  |
|                                                                                                                                                                                                                                                            | DMA-канал для пересылки данных из регистра RX0 во внутреннюю память                                                                                                                                                                                                                                                                             |  |
|                                                                                                                                                                                                                                                            | DMA-канал для пересылки данных из внутренней памяти в регистр ТХ1                                                                                                                                                                                                                                                                               |  |
|                                                                                                                                                                                                                                                            | DMA-канал для пересылки данных между внутренней памятью и регистром LBUF2                                                                                                                                                                                                                                                                       |  |
|                                                                                                                                                                                                                                                            | DMA-канал для пересылки данных между внутренней памятью и регистром LBUF3                                                                                                                                                                                                                                                                       |  |

| Вопрос 5                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Выполнен                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| Баллов: 0,00 из 1,00                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| Тактовая частота процессора 60 МГц. Через последовательный порт с АЦП принимаются 20-разрядные слова. В младшие 16 битов регистра делителя частоты приемной части порта RDIV записано значение 15. Запишите частоту дискретизации сигнала, приему которого соответствуют эти параметры.  Ответ укажите в виде одного числа, в Герцах, без указания единиц измерения, например: 1200  Ответ:                                                                                                                                                                                                                                           |
| Вопрос <b>6</b>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |
| Выполнен                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
| Баллов: 1,00 из 1,00                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
| <ul> <li>Что означает установленный в 1 бит переполнения (overflow) ROVF в регистре управления приемной части порта SRTCTLx?</li> <li>а. при завершении приема очередного слова в приемном регистре сдвига буферный регистр RX еще занят (содержит предыдущее значение). Обмен данными между процессором и внешним устройством приостановлен. Последовательность принятых данных корректна</li> <li>b. при завершении приема очередного слова в приемном регистре сдвига буферный регистр RX свободен. Обмен данными между процессором и внешним устройством не прерывался. Последовательность принятых данных некорректна</li> </ul> |
| <ul> <li>с. при завершении приема очередного слова в приемном регистре сдвига буферный регистр RX еще занят (содержит<br/>предыдущее значение). Обмен данными между процессором и внешним устройством приостановлен.</li> <li>Последовательность принятых данных некорректна</li> </ul>                                                                                                                                                                                                                                                                                                                                               |
| <ul> <li>d. при завершении приема очередного слова в приемном регистре сдвига буферный регистр RX еще занят (содержит<br/>предыдущее значение). Обмен данными между процессором и внешним устройством не прерывался.</li> <li>Последовательность принятых данных некорректна</li> </ul>                                                                                                                                                                                                                                                                                                                                               |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |

| Вопрос 7                                                                                                                                      |
|-----------------------------------------------------------------------------------------------------------------------------------------------|
| Выполнен                                                                                                                                      |
| Баллов: 0,75 из 1,00                                                                                                                          |
|                                                                                                                                               |
|                                                                                                                                               |
| Выберите все утверждения, справедливые для линк-портов процессора SHAR ADSP.                                                                  |
| 🔲 а. линк-порт реализует асинхронный интерфейс передачи данных                                                                                |
| ☑ b. связь между линк-портом и линк-буфером задается программно                                                                               |
| ✓ с. линк-порт реализует синхронный интерфейс передачи данных                                                                                 |
| ☑ d. каждый линк-порт может работать и на передачу, и на прием данных (но не одновременно), направление пересылки задается в параметрах порта |
|                                                                                                                                               |
| ☐ f. скорость передачи данных через линк-порт задается с помощью делителя тактовой частоты процессора                                         |
| ☑ g. для организации пересылки через линк-порт нужно последовательно инициализировать два регистра: LCOM и LCTL                               |
| ■ h. если линк-порт работает на прием данных, то при заполненности буферного регистра порта пересылка приостанавливается до его освобождения  |
| Вопрос <b>8</b>                                                                                                                               |
| Выполнен                                                                                                                                      |
| Баллов: 0,00 из 1,00                                                                                                                          |
|                                                                                                                                               |
| Каким образом, можно "закольцевать" передачу данных через два линк-порта, например, в целях отладки?                                          |
| <ul> <li>а. установить флаг, отвечающий за закольцовывание (loopback), в регистре управления пересылкой через линк-буфер</li> </ul>           |
| ○ b. назначить одному двум разным линк-портам один и тот же номер буферного регистра LBUFx                                                    |
| ○ с. назначить одному двум разным буферным регистрам LBUFx один и тот же номер линк-порта                                                     |
| ○ d. линк-порты не позволяют "закольцевать" пересылку данных                                                                                  |
|                                                                                                                                               |
|                                                                                                                                               |
|                                                                                                                                               |
|                                                                                                                                               |
|                                                                                                                                               |
|                                                                                                                                               |

| Вопрос 9                                                                                                                                                         |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Выполнен<br>Баллов: 0,50 из 1,00                                                                                                                                 |
| Daniel 0,30 to 1,00                                                                                                                                              |
| Выберите все способы, с помощью которых можно инициализировать и запустить DMA-пересылку для передачи данных через последовательный порт SPORT0 в SHARC ADSP.    |
| <ul> <li>а. в программном коде явно инициализировать регистр СРО адресом ТСВ-блока и затем включить передачу через<br/>последовательный порт SPORTO</li> </ul>   |
| ■ b. в программном коде явно установить в 1 бит SPORTO_TX в регистре управление MODE1                                                                            |
| ✓ с. в программном коде явно инициализировать значения регистров II0, IM0, С0 и затем включить передачу через последовательный порт SPORT0                       |
| <ul> <li>d. в программном коде явно инициализировать значения регистров II2, IM2, C2 и затем включить передачу через<br/>последовательный порт SPORT0</li> </ul> |
| ☑ е. в программном коде явно инициализировать регистр СР2 адресом ТСВ-блока и затем включить передачу через последовательный порт SPORT0                         |
|                                                                                                                                                                  |
| Bonpoc 10                                                                                                                                                        |
| Выполнен<br>Баллов: 1,00 из 1,00                                                                                                                                 |
| טע,ו פוז טע,ו .מטותושע                                                                                                                                           |
| Выберите все направления пересылки данных, поддерживаемые DMA-контроллером SHARC ADSP                                                                            |
| ☑ а. между внутренней памятью и LPORT                                                                                                                            |
| ☑ b. между внешней памятью и LPORT                                                                                                                               |
| <ul><li>с. между внутренней памятью и внешней памятью</li></ul>                                                                                                  |
| ✓ d. между двумя участками внутренней памяти                                                                                                                     |
| ☑ е. между внешней памятью и SPORT                                                                                                                               |
| ☐ f. между внутренней памятью и регистровым файлом                                                                                                               |
| ☑ g. между внутренней памятью и SPORT                                                                                                                            |
|                                                                                                                                                                  |

**¬** Тест-1.2.2

Перейти на...

Тема-1.3 Разработка ПО на ЯВУ (презентации) ►