# PRÁCTICO 3 Circuitos Secuenciales



Figura 6-5 Flip-flop D con pulsos de reloj.

## Implementación de circuitos secuenciales:



## Formato de tablas para la resolución de ejercicios de circuitos secuenciales:

| Entradas         | del combii | Salidas del<br>combinacional de<br>estados |                 |                  |       |
|------------------|------------|--------------------------------------------|-----------------|------------------|-------|
| Estado Actual    |            | Entradas                                   |                 | Estado siguiente |       |
| $\mathbf{Q}_{x}$ | $Q_{0}$    | In <sub>n</sub>                            | In <sub>o</sub> | D <sub>x</sub>   | $D_0$ |
|                  |            |                                            |                 |                  |       |
|                  |            |                                            |                 |                  |       |
|                  |            |                                            |                 |                  |       |



| Es               | tado Actual    | Salidas del circuito                 |                  |      |
|------------------|----------------|--------------------------------------|------------------|------|
| Codificació<br>n | Q <sub>x</sub> | $\mathbf{Q}_{\scriptscriptstyle{0}}$ | Out <sub>K</sub> | Out₀ |
| E0               |                |                                      |                  |      |
| E1               |                |                                      |                  |      |
|                  |                |                                      |                  |      |

#### Ejercicio 1:

Implementar un registro de entrada y salida en paralelo de 4 bits con Flip-flops tipo D.

### Ejercicio 2:

Implementar un Shift Register unidireccional de 5 bits con Flip-flops tipo D.

#### Ejercicio 3:

Implementar un Shift Register bidireccional de 4 bits mediante el uso de Flip-flops tipo D y multiplexores de 2 entradas, conforme al diagrama de la figura:



### Ejercicio 4:

Implementar un registro paralelo de 4 bits con **swap** a partir de Flip Flops tipo D y multiplexores de 2 entradas. Funcionamiento: Cuando la señal **swap** está activa ('1'), se intercambian los dos bits más significativos con los dos bits menos significativos. Es decir, si la salida actual del registro es "1110" y **swap** = '1', en el próximo flanco ascendente del **clk** la salida del registro cambiará a "1011".

#### Ejercicio 5:

Implementar un contador de 3 bits de cuenta regresiva ("111" -> "110" -> "101" -> … "000"), con una entrada **R** (reinicio), que lleve el contador al estado "111" en el siguiente ciclo de reloj. Utilizar Flip-flops tipo D y las compuertas lógicas necesarias. Tener en cuenta que el contador es cíclico, es decir, que pasa del estado "000" al "111".

#### Ejercicio 6:

Diseñar un circuito secuencial de 4 estados "00", "01", "10" y "11", con 2 entradas **E** y **X**. Funcionamiento: si **E**= '0' el circuito permanece en el mismo estado sin importar el valor de **X**. Cuando **E**= '1' y **X**= '1' el circuito pasa al siguiente estado (de "00" a "01" a "10" a "11" y de vuelta al "00"). Cuando **E**= '1' y **X**= '0', el circuito vuelve al estado anterior (de "00" a "11" a "10" a "01" y de vuelta al "00").

Minimizar las ecuaciones en caso de ser posible.

Implementar el circuito utilizando Flip-flops tipo D y las compuertas lógicas necesarias.

#### Ejercicio 7:

Un código Gray es una secuencia de números binarios con la propiedad de que el salto de un elemento de la secuencia al siguiente es de un solo bit. Por ejemplo, un código Gray binario de 3 bits: 000, 001, 011, 010, 110, 111, 101 y 100.

Utilizando 3 Flip-flops tipo D y compuertas lógicas, construir un contador de código Gray con una entrada **inc** que hace que el contador pase a la próxima secuencia. Notar que el código es cíclico.

Realizar dos implementaciones de dicho contador a partir de los diagramas propuestos en las figuras y luego comparar los resultados obtenidos.



### Ejercicio 8:

Diseñar un circuito secuencial que mediante una entrada **inc** produzca la siguiente secuencia de salida: 2, 3, 2, 4, 2, 3, 2, 4...

- Señales de entrada: inc.
- Señales de salida: **X2**, **X1** y **X0** (donde 2= '010', 3= '011' y 4= '100').
- Funcionamiento: Si inc = '0', la secuencia repite el número que está mostrando y no avanza al próximo estado. Si inc = '1', la secuencia avanza normalmente. Por ejemplo: ...(inc = '1') 2, 3, 2, (inc = '0') 2, 2, 2, 2, 2, (inc = '1') 4, 2, 3, 2, 4, etc...

#### Ejercicio 9:

Diseñar un circuito secuencial que compruebe la paridad de una señal de entrada (**IN**) de un bit. Funcionamiento: en cada flanco de clk ingresa un nuevo bit, y la salida (**OUT**) pasa a '1' cuando la cantidad de '1s' ingresados desde el inicio de la secuencia es impar, caso contrario es '0'.

### Ejercicio 10:

Diseñar una máquina de estados que funcione como detector del patrón "1011". La máquina debería mostrar un '1' como salida cada vez que se encuentra el patrón, y un '0' en caso contrario.

No debe considerarse las superposiciones en la secuencia de entrada, es decir si: "....1011011...." el output correcto es "....0001000....".