# LABORATÓRIO 3 - SIMULAÇÃO DE PORTAS LÓGICAS NAND E NOR

Fernando Gehm Moraes - 07/abril/2024

#### Objetivo deste laboratório

Analisar a influência do número de **transistores em série** no atraso das portas lógicas e **a posição do chaveamento** (qual entrada está mudando de estado).

## Fazer download dos arquivos necessários ao laboratório

wget https://fgmoraes.github.io//microel/lab3/nand6.sp wget https://fgmoraes.github.io//microel/lab3/nor6.sp wget https://fgmoraes.github.io//microel/lab3/st65.scs

## Arquivo que descreve as portas NAND, de 2 a 6 entradas

Abrir o netlist nand6.sp e observar neste arquivo (na linha 2 há a data de atualização: 07/abril/2024):

- Linha 11: processo 65nm
- Linha 14: .param Cload=3fF mob=2.4 wp=0.5 wn='2\*wp/mob', onde:
  - Cload: carga de saída de cada porta NAND
  - mob: relação de mobilidade (μn/μp) para esta tecnologia
  - wp: dimensão W<sub>P</sub> em μm
  - wn: dimensão  $W_N$  em  $\mu$ m (2\*wp/mob)
- Linha 86: tensão de alimentação (vcc vcc 0 dc 1.0)
- linhas 87 e 88: comandos PWL (geração dos estímulos para as entradas i1 e i2)
- linhas 89 e 92: tensão fixa em '1.0' nas entradas intermediárias da pilha série (i3, i4, i5, i6)
- Linhas 23-30: descrição spice da porta lógica NAND3. Transistores P em paralelo, e os transistores N em série.

```
.SUBCKT nand3 o1 s1 s2 s3 vcc

M1 o1 s1 vcc vcc psvtgp w=wp l=0.06

M2 o1 s2 vcc vcc psvtgp w=wp l=0.06

M3 o1 s3 vcc vcc psvtgp w=wp l=0.06

M10 0 s1 4 0 nsvtgp w=wn l=0.06

M11 4 s3 2 0 nsvtgp w=wn l=0.06

M12 2 s2 o1 0 nsvtgp w=wn l=0.06

.ENDS nand3
```



- s2 é a entrada que está variando mais próxima da saída
- s1 é a entrada que está mudando de estado mais próximo de gnd
- as demais entradas (i3 a i6) ficam em 1, para os transistores N em série conduzirem
- Dimensionamento dos transistores. Para estudarmos o efeito dos transistores em série, manteremos o dimensionamento das portas NAND (2 a 6 entradas) igual ao dimensionamento da porta NAND2

Os transistores P, na porta NAND2, por estarem em paralelo, possuem o mesmo dimensionamento. Neste exemplo:  $0.5~\mu m$ . Os transistores N, em **série**, devem ter a relação de mobilidade (*mob*) respeitada, devendo ter o dimensionamento de um inversor equivalente, seguindo o princípio do método *logic effort* (inverso da soma dos inversos).

Para a NAND2:

$$W_P = W_N * mob \rightarrow W_N = \frac{W_P}{mob}$$
 
$$\frac{1}{1/W_N + 1/W_N} = \frac{W_P}{mob}$$
 
$$W_N = \frac{2*W_P}{mob} = \frac{2*0.5}{2.4} = 0.416 \text{ (conforme acima: wn='2*wp/mob')}$$

## Simulação da porta NAND [6 pt]

 [1 pt] Apresentar as formas de onda com as entradas (I1 e I2) e as saídas das portas lógicas nand de 2 a 6 entradas, como abaixo. Compreender a formas de onda com a descrição dos estímulos. Por exemplo:



Preencher a tabela abaixo para as portas NAND, acessando o arquivo *nand6.measure*. O NETLIST SPICE PRECISA SER COMPLETADO COM AS MEDIDAS DAS NANDS 3 a 6.

| N# Entradas | descida_gnd (ps) - <mark>fs</mark> | descida_out (ps) - <mark>fo</mark> | subida_gnd (ps) - <mark>rs</mark> | subida_out (os )- <mark>ro</mark> |
|-------------|------------------------------------|------------------------------------|-----------------------------------|-----------------------------------|
| 2           | 14,456                             | <mark>13,154</mark>                | 15,786                            | <mark>13,581</mark>               |
| 3           |                                    |                                    |                                   |                                   |
| 4           |                                    |                                    |                                   |                                   |
| 5           |                                    |                                    |                                   |                                   |
| 6           |                                    |                                    |                                   |                                   |

#### Observar: $f0 \approx r0 \rightarrow$ coerente com o método *lógico* effort

Os tempos são gerados no arquivo measure:

```
t1_3_fs
descida_gnd:
                t1_2_fs
                                                                     (fall gnd - transição i1próximo à gnd)
                                    t1_4_fs
                                              t1_5_fs
                                                         t1_6_fs
                          t2_3_fo
descida out:
                 t2_2_fo
                                    t2_4_fo
                                               t2_5_fo
                                                         t2_6_fo
                                                                     (fall out – transição i2 próximo à saída)
                 t3 2_rs
                          t3_3_rs
                                              t3_5_rs
                                                                     (rise, transição em i1)
subida_gnd:
                                    t3_4_rs
                                                         t3_6_rs
subida_out:
                 t4 2 ro
                          t4 3 ro
                                   t4 4 ro
                                              t4_5_ro
                                                         t4_6_ro
                                                                     (rise, transição em i2)
```

- 2. [1 pt] Plotar um gráfico com <u>4 curvas</u>, uma para cada coluna da tabela acima. No eixo X teremos o número de entradas, e no eixo Y o atraso em pico-segundos para as 4 curvas.
- 3. [1 pt] Como pode-se explicar o impacto do número de transistores em série no plano N na porta NAND no **tempo de propagação de descida**?
- 4. [0,5 pt] O **tempo de propagação de descida** é mais afetado quando a entrada que varia está próxima de *gnd* ou da *saída*? Explicar a razão.

- 5. [0,5 pt] Porque o **tempo de propagação de subida** aumenta, apesar de os transistores P estarem com o mesmo dimensionamento e em paralelo?
- 6. [1,0 pt] Utilizando o método logic effort alterar o dimensionamento dos transistores N (sugestão, criar parâmetros w2, w3, w4, w5 e w6 → w2='2\*wp/mob, w3=...) de tal forma que o tempo de propagação de descida próximo à saída (t2\_2\_fo, ..., t2\_6\_fo) para as 5 portas NAND sejam praticamente iguais (haverá uma diferença de 1,327 ps apenas). Preencha a tabela abaixo.

| N# Entradas | descida_gnd (ps) - <mark>fs</mark> | descida_out (ps) - <mark>fo</mark> | subida_gnd (ps) - <mark>rs</mark> | subida_out (os )- <mark>ro</mark> |
|-------------|------------------------------------|------------------------------------|-----------------------------------|-----------------------------------|
| 2           | 14,456                             | 13,154                             | 15,786                            | <mark>13,581</mark>               |
| 3           |                                    |                                    |                                   |                                   |
| 4           |                                    |                                    |                                   |                                   |
| 5           |                                    |                                    |                                   |                                   |
| 6           |                                    |                                    |                                   |                                   |

A diferença observada em *descida\_out* conferiu com os 1,327 ps?

7. [1 pt] Plotar um gráfico com 4 curvas (como na questão 3), usando os tempos obtidos na questão 6. Qual dos 4 tempos foi o mais penalizado? Por quê? Notar que para compensar os tempos de descida à mediada que aumentamos o número de entradas estamos aumentando o Wn, mantendo o Wp fixo.

#### Simulação da porta NOR [4 pt]

 Completar o netlist para simular portas NOR, de 2 a 6 entradas. Utilizar o arquivo disponibilizado como modelo.

```
* circuitos nor
simulator lang=spectre insensitive=no
include "st65.scs"
simulator lang=spice
param Cload=3fF mob=2.4 wn=0.2 wp='2*wn*mob'
. SUBCKT
            nor2 o1
                         s1
                               s2
                                     VCC
M1
      10
            s1
                  VCC
                         VCC
                                                  1=0.06
                               psvtgp
                                            qw=w
M2
      01
            s2
                  10
                         VCC
                               psvtgp
                                                  1=0.06
M10
      0
            s1
                  01
                         0
                                                  1=0.06
                               nsvtgp
                                            w=wn
M11
      0
            s2
                  01
                         0
                               nsvtgp
                                                 1=0.06
                                            w=wn
.ENDS nor2
                         vcc * Lembrar: entrada s1 próxima à vcc e entrada s2 próxima à saída
.SUBCKT nor3 o1 s1 s2 s3
... completar ...
.ENDS nor3
. SUBCKT
            nor4
                   01
                         s1
                               s2
                                      s3
                                                  vcc
... completar ...
.ENDS nor4
. SUBCKT
            nor5
                   01
                         s1
                               s2
                                      s3
                                            s4
                                                  s5
                                                         vcc
... completar ...
.ENDS nor5
                                            s4
. SUBCKT
            nor6
                   01
                         s1
                               s2
                                      s3
                                                  s5
                                                         s6
                                                               vcc
... completar ...
.ENDS nor6
** circuito propriamente dito
X1 o2 i1 i2 vcc nor2
X2 o3 i1 i2 i3 vcc nor3
X3 o4 i1 i2 i3 i4 vcc nor4
X4 o5 i1 i2 i3 i4 i5 vcc nor5
```

```
i1
                                                                fall=1
X5 o6 i1 i2 i3 i4 i5 i6 vcc nor6
                                                                                6 ns
                                                                   3ns
                                                                        4 ns
** alimentações
                                                        -.25
1.25
    vcc 0 dc 1.0
                                                        1.0
v1 i1 0 pwl(... completar ...)
                                                        .75
   i2 0 pwl(...
                  completar ...)
                                                                      rise=1
                                                    i2
                                                                                         rise=2
                          entradas não utilizadas
   i3
           dc 0
   i4
        0
           dc 0
                          devem estar em 0 (zero)
                                                        0.0
                                                                           5 ns
                                                                                         8.5 ns
                                                                                    7 ns
   i5
        0
           dc 0
                                                        -.25
   i6
        0
           dc 0
                                                                          lembrar que o slew
.tran 0.001N 10N
                                                                           (rampa) das entradas i1 e
                                                                          i2 deve ser 1ps.
Cl1 o2 0 Cload
Cl2 o3 0 Cload
Cl3 o4 0 Cload
Cl4 o5 0 Cload
C15 o6 0 Cload
.measure tran n2 subida vdd trig v(i1) val=0.5 td=2n fall = 1 targ v(o2) val=0.5
.measure tran n2_descida_vdd trig v(i1) val=0.5
                                                  td=2n rise = 1 targ v(o2) val=0.5
                                                                                       fall = 1
.measure tran n2_subida_out trig v(i2)
                                         val=0.5
                                                  td=2n fall = 1 targ v(o2) val=0.5
                                                                                       rise = 2
.measure tran n2 descida out trig v(i2) val=0.5
                                                   td=2n rise = 2 targ v(o2) val=0.5
                                                                                       fall = 2
                        param = '1e12*n2 descida vdd'
.measure tran t1 2 Fs
.measure tran t2 2 Fo
                        param = '1e12*n2_descida_out'
.measure tran t3_2_Rs
                        param = '1e12*n2_subida_vdd'
.measure tran t4 2 Ro
                        param = '1e12*n2 subida out'
...completar as medidas para outras NOR...
.END
```

#### RESPONDER:

- [1 pt] Apresentar as formas de onda com as entradas (i1 e i2) e as saídas das nor 2 a 6 entradas (questão semelhante à 1 da simulação das portas nand)
- [2 pt] Para as portas NOR fazer uma tabela equivalente à NAND e plotar um gráfico com <u>4 curvas</u>, uma para cada coluna da tabela. No eixo X teremos o número de entradas, e no eixo Y os tempos de propagação.

| N# Entradas | descida_vdd (ps) - <mark>fs</mark> | descida_out (ps) - <mark>fo</mark> | subida_vdd (ps) - <mark>rs</mark> | subida_out (os )- <mark>ro</mark> |
|-------------|------------------------------------|------------------------------------|-----------------------------------|-----------------------------------|
| 2           | 21,3845                            | 16,3271                            | 17,3321                           | 14,7379                           |
| 3           |                                    |                                    |                                   |                                   |
| 4           |                                    |                                    |                                   |                                   |
| 5           |                                    |                                    |                                   |                                   |
| 6           |                                    |                                    |                                   |                                   |

- 3. [0,5 pt] Como pode-se resumir o impacto do número de transistores em série na porta NOR em função do número de transistores em série no plano P no **tempo de propagação de subida**?
- 4. [0,5 pt] O **tempo de propagação de subida** é mais afetado quando a entrada que varia está próxima de vcc ou da saída? Explicar a razão.

#### **MATERIAL PARA CONSULTA:**

Livro: RABAEY, 2ª ED, capítulo 6, Seções 6.1 e 6.2. WESTE: 4.4.1 Logical Effort:



# $C_{in} = 3$ (a) q = 3/3



(c)  $C_{in} = 7$ g = 7/3

**FIGURE 4.22** Logic gates sized for unit resistance

# Transistors in Series: CMOS NAND





- Several devices in series each with effective channel length L<sub>eff</sub> can be viewed as a single device of channel length equal to the combined channel lengths of the separate series devices
  - $-\,$  e.g. 3 input NAND: a single device of channel length equal to  $3L_{\rm eff}$  could be used to model the behavior of three series devices each with  $L_{\rm eff}$  channel length, assuming there is no skew in the increasing gate voltage of the three N pull-down devices.
  - The source/drain junctions between the three devices essentially are assumed as simple zero resistance connections
  - During saturation transient, the bottom two devices will be in their linear region and only the top device will be pinched off.

R. W. Knepper SC571, page 4-26

#### FINAL DO LAB NAND-NOR