# Introdução à Linguagem VHDL

### Motivação

### Qual é o problema do projetarmos sistemas digitais a partir de esquemáticos?

√ Há 50 anos atrás já não era muito trivial...







### Introdução

### VHDL – VHSIC Hardware Description Language

- ✓ Uma linguagem para *descrever* sistemas digitais
- ✓ Feita para *especificar* hardware. Atualmente serve para simulação e síntese
- ✓ Linguagem utilizada mundialmente por empresas de CAD, onde tem grande adoção na Europa. Já Verilog é muito usado nos EUA

### **Benefícios:**

- ✓ Projetos independentes da tecnologia (implementação física é postergada)
- ✓ Ferramentas de CAD compatíveis entre si
- ✓ Permite, através de simulação, verificar o comportamento do sistema digital
- ✓ Reduz tempo e custo de projeto. Consequência: reduz "time-to-market" (tempo de chegada de um produto ao mercado)

### O que este documento aborda?

Estrutura dos módulos: par entidade-arquitetura

### **Comandos simples**

- Atribuição
- Operadores lógicos

Hierarquia: instanciar módulos dentro de módulos

Validação por simulação: test bench

### VHDL é uma linguagem de programação?

#### Resposta educada ©

Não! É uma linguagem de descrição de hardware!

#### Código é executado em um simulador

Não se enxerga o "compilador" de VHDL, não há um "código executável" visível

#### Testbench:

- Uma descrição em VHDL ou outra linguagem do procedimento de teste de um circuito
- Especificação comportamental do ambiente externo ao projeto (estímulos externos)
- Interage com o projeto
- Não precisa ser descrito em VHDL (o projeto VHDL pode ser validado em ambiente C/C++)

### Estrutura de um programa VHDL

- O que este PPT aborda em VHDL?
- Estrutura dos módulos: par entidade-arquitetura
   Comandos simples
  - Atribuição
  - Operadores lógicos

Hierarquia: instanciar módulos dentro de módulos Validação por simulação: test bench

- Cada módulo tem sua própria entity e architecture
- Toda a comunicação ocorre através das portas declaradas em cada entity, observando-se o tipo, tamanho, se se trata de sinal ou barramento e a direção
- Várias funções e tipos básicos são armazenados em bibliotecas (library). A biblioteca "IEEE" sempre é incluída
- Biblioteca do usuário (default): work. Todos os arquivos contidos no diretório de trabalho fazem parte da biblioteca do usuário

### **Entidade**

### **Entity** – Interface Externa

- ✓ Especifica somente a interface entre o hardware e o ambiente
- ✓ Não contém definição do comportamento ou da estrutura interna

### <u>Exemplo – Meio somador:</u>

✓ Esquemático:



✓ Código VHDL da entidade:

### **Arquitetura**

- A função de uma "entity" é determinada pela sua "architecture"
- Organização:

```
Architecture

Declarações

signal - sinais de comunicação entre processos concorrentes
sinais que comunicação entre processos concorrentes e os pinos de E/S

type - novos tipos
constant - constantes
component - componentes (para descrever estrutura)
function - subprogramas (apenas a declaração destes)
```

#### Begin (declarações concorrentes)

Atribuição a sinais
Chamadas a "functions" e a "procedures"
Instanciação de Componentes
Processos: descrição de algoritmo

#### **End**

### **Arquitetura**

#### **Architecture** – Comportamento

- ✓ Especifica o comportamento e/ou a estrutura interna da *entity*
- ✓ Deve ser associada a uma entity específica
- ✓ Uma entity pode ter associada a si várias architecture (representando diferentes formas de implementar um mesmo módulo)

### <u>Exemplo – Meio somador:</u>

#### ✓ <u>Tabela Verdade:</u>

| Α | В | Sum | Carry |
|---|---|-----|-------|
| 0 | 0 | 0   | 0     |
| 0 | 1 | 1   | 0     |
| 1 | 0 | 1   | 0     |
| 1 | 1 | 0   | 1     |

#### Circuito Combinacional:



### ✓ Código VHDL da arquitetura:

```
architecture half_adder of half_adder is
begin
   Sum <= A xor B;
   Carry <= A and B;
end architecture;</pre>
```

### DESCRIÇÃO COMPLETA DO MEIO SOMADOR

```
-- Biblioteca
library IEEE;
use IEEE.std_logic_1164.all;

    Entidade

entity half_adder is
    port (A, B: in std_logic;
          Sum, Carry: out std_logic);
end entity;
-- Arguitetura
architecture half_adder of half_adder is
begin
    Sum <= A xor B;
    Carry <= A and B;</pre>
end architecture;
```

Esta biblioteca e pacote definem o tipo std\_logic, o qual não faz parte da linguagem VHDL!

- ✓ Assume valores {'0', '1', 'X', 'L', 'l', H', 'h', 'Z', 'U'}
- ✓ *std\_logic\_vector*: tipo que indica um conjunto de bits *std\_logic*, isto é um barramento de N bits
  - Exemplo: std\_logic\_vector(7 downto 0)

Estrutura dos módulos: par entidade-arquitetura Comandos simples

Atribuição

Operadores lógicos

Hierarquia: instanciar módulos dentro de módulos Validação por simulação: test bench

### Operadores nativos de VHDL:

- ✓ Operações lógicas: and, or, nand, nor, xor, not
- ✓ Operações relacionais: =, /=, <, <=, >, >=
- ✓ Operações aritméticas: (unária), abs
- ✓ Operações aritméticas: +, -
- 🗸 Operações aritméticas: \*, /
- ✓ Operações aritméticas: mod, rem, \*\*
- ✓ Concatenação: &
  - Exemplo: "1001" & "0011" resulta em "10010011"

#### Menor

#### **PRIORIDADE**

Maior

#### Observação:

- ✓ Incluindo-se o pacote "use ieee.std\_logic\_unsigned.all" pode-se somar vetores de bits (std\_logic\_vector) apenas com operador +
  - Questão: o que a seguinte linha de VHDL realiza? X <= A <= B</li>

Estrutura dos módulos: par entidade-arquitetura Comandos simples

- Atribuição
- Operadores lógicos

Hierarquia: instanciar módulos dentro de módulos Validação por simulação: test bench

### Módulos compostos por sub-módulos (instâncias) conectados por sinais:

- ✓ Na Figura ao lado, tem-se o módulo F (entity desenhada à esquerda), com entradas A e B e saída Y.
- ✓ A *architecture* de **F** é composta pelos módulos G, H, I e pelos sinais internos s1 e s2. Note-se que G e H possuem a mesma *entity* (entradas X, T, e saída U), representando (G e H) duas instâncias distintas de um mesmo módulo de hardware.





#### Em VHDL:

- ✓ Instâncias são denominadas *component*
- ✓ Fios de interconexão: *signal* (sinais de um determinado tipo)
- ✓ Para criar relação entre sinais e conectores das instâncias: comando *port map*

### Uso de hierarquia: instanciação (2/2)

```
library IEEE;
use IEEE.std logic 1164.all;
entity contador is
     port( clock : in std_logic; q1, q0 : out std_logic);
end contador:
architecture estrutural of contador is
  signal ff0, ff1, inv ff0 : std logic;
begin
            entity work.Tflip_flop
   bit 0:
            port map( ck=> clock, q => ff0);
   inv ff0 \leq not ff0;
   bit 1: entity work. Tflip flop
            port map( ck=> inv_ff0, q => ff1);
  a0 \le ff0:
  q1 \le ff1:
end estrutural:
```

Declaração da Interface Externa



Instanciações de módulos (lê-se "pino" em "sinal")

### **ATENÇÃO AOS SINAIS INTERNOS!**

### Ambiente de Verificação

#### O que este PPT aborda em VHDL?

Estrutura dos módulos: par entidade-arquitetura Comandos simples

- Atribuição
- Operadores lógicos

Hierarquia: instanciar módulos dentro de módulos

→ Validação por simulação: test bench



### Simulação

### Uma forma simples de testar o projeto: testbenches

- Na sua forma mais simples, um testbench consiste em um ou mais "processos geradores de estímulos" e uma instância do projeto que se quer testar
- O testbench é construído como um módulo VHDL que não contém portas de entrada/saída. Ou seja, trata-se de um sistema fechado, ou autônomo



### Exemplo de testbench para o meio somador

```
Biblioteca
library IEEE;
use IEEE.std_logic_1164.all;
  Entidade
entity tb is
end entity;
 - Arguitetura
architecture tb of tb is
    signal A tb, B tb : std logic;
    signal Sum_tb, Carry_tb : std_logic;
begin
    A_tb <= '0', '1' after 10 ns, '0' after 20 ns, '1' after 30 ns;
    B tb <= '0', '1' after 20 ns;
    DUT: entity work.half adder
         port map(A => A tb, B => B tb, Sum => Sum tb, Carry => Carry tb);
end architecture;
```

Geração dos estímulos, dizendo como os fios se comportam

Instanciação do projeto, conectando pinos do projeto aos fios do *testbench* ✓ Atenção a ordem de **pinos** e **sinais** 

### Material de apoio para simulação

L. Baixe o Material de Apoio do Moodle

Introdução à VHDL e Simulação com ModelSim



Descompacte o Material de Apoio



### Cada pasta contém:

- VHDL do circuito
- test bench
- forma de onda wave.do
- script de simulação

### Exemplo de simulação para o meio somador

#### Abra o **Modelsim**

Altere o diretório escolhendo a pasta HA (meio somador) do Material de Apoio

descompactado



#### Nos laboratórios da PUC:

- I. Login no LINUX
- 2. Digitar: <a href="mailto:source\_gaph">source\_gaph</a>
- 3. Digitar: module load modelsim
- Ir para o diretório de trabalho e digitar: vsim



Na aba *Wave* deve aparecer a seguinte forma de onda:



### **Somador Completo**

### ✓ <u>Esquemático:</u>



### ✓ Circuito Combinacional:



#### ✓ <u>Tabela Verdade:</u>

| Α | В | C <sub>in</sub> | Soma | C <sub>out</sub> |
|---|---|-----------------|------|------------------|
| 0 | 0 | 0               | 0    | 0                |
| 0 | 0 | 1               | 1    | 0                |
| 0 | 1 | 0               | 1    | 0                |
| 0 | 1 | 1               | 0    | 1                |
| 1 | 0 | 0               | 1    | 0                |
| 1 | 0 | 1               | 0    | 1                |
| 1 | 1 | 0               | 0    | 1                |
| 1 | 1 | 1               | 1    | 1                |

#### ✓ Forma de Onda:



#### ✓ <u>Descrição em VHDL:</u>

```
library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.std_logic_unsigned.all;
 -- Entidade
entity full_adder is
    port (A, B, Cin: in std_logic;
          Cout, Soma: out std_logic);
end entity;
 -- Arguitetura
architecture full_adder of full_adder is
begin
    Cout <= (A and B) or (A and Cin) or (B and Cin);
    Soma <= A xor B xor Cin;</pre>
end architecture;
```

### Exemplo de como descrever um circuito combinacional

Como você descreveria o circuito abaixo utilizando a linguagem VHDL?



- Desenhe os limites do circuito digital e descreva os pinos de entrada e saída escrevendo a *entidade* do circuito
- Escreva letras indicando os sinais internos e comece a escrever a arquitetura declarando esses sinais
- 3. Descreva as portas e as ligações internais que modele a *arquitetura*

```
Biblioteca
library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.std_logic_unsigned.all;
   Entidade
entity exemplo is
    port (A, B, C: in std logic;
          D, E: out std logic);
end entity;
 - Arguitetura
architecture exemplo of exemplo is
    signal F, G, H, I: std_logic;
begin
    F \ll (not a) and B;
    G <= (not a) and C;
    H \le B and C;
    I \leq A \times B;
    D <= F or G or H;
    E <= I xor C;
end architecture;
```

### **Exercício**

1. Dado o esquemático abaixo, descreva utilizando a linguagem VHDL.



✓ Forma de onda da solução:



```
G <= A nor (not B);
H <= (not B) nand (not C);
I <= (not B) and (not C);
D <= G xor (not H);
E <= H or (not B));
F <= H xor I;
```

### Solução

```
-- Biblioteca
library IEEE;
use IEEE.std_logic_1164.all;
use IEEE.std_logic_unsigned.all;
-- Entidade
entity ex1 is
    port (A, B, C: in std_logic;
           D, E, F: out std_logic);
end entity;
-- Arquitetura
architecture ex1 of ex1 is
  signal G, H, I: std_logic;
begin
    G \leftarrow A \text{ nor (not B)};
    H \leftarrow (not B) nand (not C);
    I \leftarrow (not B) and (not C);
    D \leftarrow G \times (not H);
    E \leftarrow H \text{ or (not B)};
    F \leftarrow H \times I;
end architecture;
```





1. O primeiro passo é criar um par entidade-arquitetura baseado no somador completo.

Há 3 modificações em relação ao FA original:

- 1. Uma entrada a mais na entidade m (modo)
- 2. Um sinal interno bb
- 3. Uma porta lógica xor adicional para inverter B quando m=1



Assim, as equações lógicas na arquitetura do soma\_sub correspondem a:

**bb** <= B xor **m**;

Cout <= (A and **bb**) or (A and Cin) or (**bb** and Cin);

Soma <= A xor **bb** xor Cin;



```
library IEEE;
use IEEE.std_logic_1164.all;
entity soma_sub is
    port (a, b, Cin, m: in std_logic;
        s, co: out std_logic);
end entity;

architecture a1 of soma_sub is
    signal bb: std_logic;
begin

    bb <= b xor m;
    co <= (a and bb) or (a and Cin) or (bb and Cin);
    s <= a xor bb xor Cin;
end architecture;</pre>
```

2. O segundo passo é criar um par entidade-arquitetura, soma\_sub4. As modificações necessárias em relação ao somador de 4 bits são uma entrada a mais na entidade – m (modo), e a conexão deste sinal no *Cin* do primeiro soma\_sub.

```
library IEEE;
use IEEE.std_logic_1164.all;

entity soma_sub4 is
    port( a, b : in std_logic_vector(3 downto 0);
    s : out std_logic_vector(3 downto 0);
    M : in std_logic;
    OV : out std_logic;
    CO : out std_logic
);
end soma_sub4;
```



3. O terceiro passo é criar o *test bench* para a geração das entradas para realizar somas e subtrações.

```
library IEEE;
use IEEE.std_logic_1164.all;
entity tb is
end entity;
architecture tb of tb is
    signal A, B : std_logic_vector(3 downto 0);
    signal S: std_logic_vector(3 downto 0);
    signal mode, cout, ov: std_logic := '0';
begin
    A \leftarrow x"A", x"F" after 20 ns, x"B" after 40 ns, x"7" after 60 ns, x"8" after 80 ns;
    B \le x"5", x"4" after 20 ns, x"C" after 40 ns, x"3" after 60 ns, x"8" after 80 ns;
    mode <= not mode after 10 ns;
    DUT: entity work.soma_sub4
         port map(a => A, b => B, M => mode, s => S, C0 => cout, OV => ov);
end architecture;
```

# Simulação – solução



Exercício: realizar esta simulação completando o código no arquivo soma\_sub4.vhd

# Material de apoio "soma sub"

