## PONTIFÍCIA UNIVERSIDADE CATÓLICA DO RIO GRANDE DO SUL ESCOLA POLITÉCNICA

# PLATAFORMAS VIRTUAIS DE DESENVOLVIMENTO DE SOFTWARE

IAÇANÃ WEBER - FERNANDO GEHM MORAES

**JUNHO/2022** 

## Sumário

- Introdução
- Plataformas Virtuais de Desenvolvimento de SW
- OVP
- Conceitos
- Modelos
- API
- Ferramentas
- Exemplos



Plataformas virtuais (VPs) são mais um método para simulação do seu sistema

#### Existem 2 tipos de VPs:

- A) Voltadas para o desenvolvimento de HW
- B) Voltadas para o desenvolvimento de SW



- A) Voltadas para o desenvolvimento de HW
  - Desenvolvidas pelas equipes de HW
  - Complexas programação de baixo nível de abstração
  - Precisão de ciclo de clock
    - Simulação lenta, bem abaixo de 1 MIPS
  - Plataforma de desenvolvimento de SW somente após a conclusão do projeto do HW



- B) Voltadas para o desenvolvimento de SW
  - São direcionados ao desenvolvedor de software
  - Precisão em nível de instrução (do processador)
    - Simulação completa do sistema em tempo real (acima de 1000 MIPS)
  - Análise antecipada de problemas de projeto
    - Consumo de energia (se instrumentalizado)
    - Tráfego de barramento
    - Uso de memória
    - Desempenho do sistema



## Projetar e testar software no início do processo de design está se tornando imprescindível

 Hardware pode ser extremamente complexo ou ainda não estar disponível

## Então, propõem-se o uso de Plataformas Virtuais de Desenvolvimento de SW

 Reduzir o time to market e os custos no desenvolvimento do software

#### Usa-se modelagem em nível de sistema

Para descrever aspectos de hardware em alto nível de abstração



# Plataformas Virtuais de Desenvolvimento de Software



- Descreve-se, em software, um conjunto de modelos de hardware, representando um sistema completo
- Modelos são parametrizáveis:
  - Tamanho da memória
  - Profundidade de buffer
  - Tipos de processadores
  - Periféricos associados
- Projetistas de Hardware modelam e configuram a plataforma virtual e a disponibilizam aos desenvolvedores de software



**Tradicional** 



Virtual



time to market



#### Requisito:

 Deve ser possível executar os binários sem necessidade do hardware real

#### Vantagem:

- Não é necessário fornecer todas as funcionalidades de todos os componentes de HW
- A maioria dos modelos de HW é simples de criar
- Permitem a construção de uma simulação de todo o sistema, incluindo o ambiente com o qual o sistema embarcado interage



Exemplos de Plataforma Virtual de Desenv. de SW:

- OVP (Open Virtual Platform)
- ArchC <a href="http://www.archc.org">http://www.archc.org</a>

#### ArchC

#### **Architecture Description Language**

ArchC is a powerful and modern open-source architecture description language designed at University of Campinas by the ArchC team in the Computer Systems Laboratory, Institute of Computing.

Our goal in designing ArchC is to provide architecture designers with a tool that allows them to rapidly evaluate new ideas in areas such as:

processor and ISA design, memory hierarchy, and other aspects of computer architecture research.

The ArchC Team -









#### **Conceitos**

Iniciou em 2008

Ferramenta *open source*, flexível e com licença para 90 dias

Simulação rápida

Configuração de plataformas multiprocessadas homogêneas e heterogêneas é simples



#### **Conceitos**

#### Três componentes básicos

#### Modelos

 Consiste em um conjunto de modelos open-source de processadores, memórias, periféricos e plataformas que são disponibilizados gratuitamente para serem usados.

#### Ferramentas

OVPSim, iGen, ISS, harness

#### APIs

- Possibilitam a descrição do comportamento de modelos para gerar seu próprio modelo de processadores, memórias, periféricos e plataformas virtuais.
- As APIs são escritas em linguagem C/C++



## OVP - Modelos



## **Modelos**

- OVP disponibiliza várias categorias de modelos:
  - Processadores (+/-150 variantes das mais diversas famílias)
    - ARC, ARM, MIPS, PowerPC, Renesas, Altera, Xilinx e OpenRisc.
  - Memória
    - ram, rom, cache, etc.
  - Periféricos
    - dma, uart, fifo, ethernet, usb, etc.
  - Plataformas pré-construídas que executam sistemas operacionais
    - Linux, Android, MQX, Micrium, FreeRTOS e outros
- Esses modelos são fornecidos como código objeto pré-compilado e geralmente com o código fonte.



## Modelos

Todos modelos estão disponíveis na página do OVP para download

- Cada modelo de processador contém seu crosscompiler (deve-se baixar o toolchain do modelo requerido)
  - Toolchain está disponível para download na mesma seção do modelo, no site do OVP
- Também é possível criar seu próprio modelo de processador, periférico, etc.
  - □ usando C/C++ e chamadas para as funções da API OVP



## **Download**

#### https://www.ovpworld.org/dlp/





## Documentação

#### https://www.ovpworld.org/documentation

#### **OVP** Documentation

Installation, Getting Started with OVP, and Cross-Compiling Applications

Writing C Platforms and Modules using the OVP OP API

Simulation Control of Platforms and Modules User Guide

Advanced Simulation Control of Platforms and Modules User Guide

iGen Model Generator Introduction

iGen Platform and Module Creation User Guide

iGen Peripheral Generator User Guide

Using OVP models with OSCI SystemC TLM2.0 platforms to gain 200-500 MIPS performance

Using OVP Fast Processor Models with OVPsim and other simulators

Debugging Applications with GDB running on OVP platforms

Debugging with Imperas eGui running on OVP platforms

Debugging Applications with Eclipse running on OVP platforms

Debugging Applications with INSIGHT running on OVP platforms

Control File User Guide

Creating Behavioral (Peripheral) components using BHM/PPM APIs and adding them to Platforms

Function by function Reference Guide for BHM / PPM APIs.

Creating Instruction Accurate Processor models using the VMI API

VMI Morph Time (VMI MT) API Reference Guide

VMI Run Time (VMI RT) API Reference Guide

VMI Memory Modeled Component (VMI MMC) API Reference Guide



## Como Instalar um Modelo

Modelos e seus toolchains são encontrados na página de Download no site do OVP

|                         | CUITEX CPUS                                                     |                  |                |
|-------------------------|-----------------------------------------------------------------|------------------|----------------|
| ARM Models              |                                                                 |                  |                |
| armm.model              | ARM OVP<br>Cortex-M Profile<br>Model                            | Windows(1.46MB)  | Linux(2.12MB)  |
| arm.model               | ARM Classic,<br>Cortex-A, and<br>Cortex-R Profile<br>OVP Models | Windows(19.1MB)  | Linux(23.56MB) |
| ARM Toolchains          |                                                                 |                  |                |
| armv8-aarch64.toolchain | Linaro GCC and GDB tools                                        | Windows(48.46MB) | Linux(40.84MB) |
| armv8-aarch32.toolchain | Linaro GCC and GDB tools                                        | Windows(83.99MB) | Linux(91.41MB) |
| armv7.toolchain         | ARM Embedded<br>GCC and GDB<br>tools                            | Windows(50.1MB)  | Linux(64.51MB) |



## OVP - Ferramentas



## iGen

- Plataformas e modelos podem ser criados usando
   C/C++ e chamadas para as funções da API OVP
  - Uso de C e API pode ser entediante e propenso a erros.
- Para facilitar a criação de plataformas e modelos, a Imperas criou o <u>iGen</u>
  - Usa como entrada a descrição do modelo em um script TCL e gera arquivos C e chamadas de API que definem a plataforma/modelo.
  - Maior parte da descrição pode ser escrita em script de entrada iGen
  - Para modelos próprios, o iGen cria a estrutura e fornece as funções para adição dos comportamentos necessários



# ISS - Instruction Set Simulator

Permite a execução de arquivos binários de software embarcado "cross-compilados" em qualquer uma das mais de 150 variantes de processadores da biblioteca OVP

É possível simular ou ainda anexar um depurador para fins de verificação/validação do software

embarcado



## **OVPSim**

- Permite criar plataformas complexas (multiprocessado, memória compartilhada, periféricos)
- Mecanismo simulador que traduz dinamicamente o código binário para instruções de host x86
- Código Proprietário da Imperas



## OVP - APIS



#### **APIs**

- As funções das APIs do OVP são responsáveis por instanciar todos os componentes do sistema
  - Processadores
  - Memórias
  - Periféricos
- São divididas em 3 categorias:
  - Modelagem da plataforma
    - ICM e OP
  - Modelagem do processador
    - VMI
  - Modelagem de periféricos
    - BHM e PPM



#### **APIs**

#### Modelagem da plataforma:

- Existem duas versões de APIs para configuração da plataforma:
  - ICM (Innovative CPU Manager) <-- Obsoleta
    - API para código C que foi usada para criar projetos de plataforma para uso com o OVPsim.
    - Substituída pela API OP em 2016
  - **OP** (Open Platform)
    - Permitiu, adicionalmente à API ICM, a especificação e uso de componentes de módulos hierárquicos
    - Possibilita controle mais preciso sobre a simulação (depuração de código)



### OVP APIS

#### Modelagem dos processadores

#### ■ VMI (Virtual Machine Interface)

- Utilizada para realizar a descrição do processador
- Pode-se criar novos modelos de processadores
- Suporta qualquer formato de instruções
- O VMI pode ser usado para modelar arquiteturas de 8, 16, 32 e
   64 bits e possui extensões para RISC, CISC, VLIW, DSP, etc.
- Um modelo de processador escrito em C usando o VMI basicamente:
  - decodifica a instrução de destino a ser simulada,
  - traduz ela em instruções x86,
  - executa essas instruções no PC host.



#### **APIs**

- Modelagem dos periféricos
  - PPM (Peripherals Models)
  - BHM (Behavioral Models)
  - São utilizados para descrição de modelos de comportamento em hardware e software que sejam periféricos ao processador
  - Estes modelos executam em um ambiente protegido, sem comprometer a simulação
  - Junto a estas APIs, há um mecanismo de escalonamento baseado em eventos para habilitar modelagem de tempo, eventos e concorrência



## **OVP**APIS

#### BHM

- Modelagem de comportamento
- Processos, eventos, delays
- Inicializa processos
- Aguarda por evento ou tempo
- Debug através de output

#### PPM

- Modelagem de periféricos
- Interface com a plataforma
- Conexão com barramento
- Conexão com a rede
- Provê callbacks que são chamadas quanto o sw acessa posições de memória onde o periférico está habilitado.



# Exemplo 1 Single Processor - OR1K



```
$ cd applications
$ make all
$ cd ..
$ ./RUN_fibonacci.sh
```

```
Info
Info CPU 'iss/cpu0' STATISTICS
          : or1k (generic)
Info
     Type
Info Nominal MIPS : 100
Info Final program counter: 0x1948
Info Simulated instructions: 10,716,781,497
Info Simulated MIPS : 1715.0
Info ----
Info
Info SIMULATION TIME STATISTICS
Info Simulated time : 107.17 seconds
Info User time : 6.23 seconds
Info System time : 0.02 seconds
Info Elapsed time : 6.25 seconds
Info Real time ratio : 17.15x faster
Info
```



# Exemplo 2 Single Processor - ARM



```
$ cd applications
$ make all
$ cd ..
```

\$ ./RUN\_fibonacci.sh

```
Info CPU 'iss/cpu0' STATISTICS
Info Type
           : arm (ARM920T)
Info Nominal MIPS
                        : 100
Info Final program counter : 0x8048
Info Simulated instructions: 6,185,195,050
Info Simulated MIPS : 2612.9
Info
Info
Info SIMULATION TIME STATISTICS
Info Simulated time : 61.85 seconds
Info User time
                     : 2.37 seconds
Info System time : 0.01 seconds
Info Elapsed time : 2.37 seconds
Info Real time ratio : 26.13x faster
Info
```



## OR1K

```
nfo -----
nfo CPU 'iss/cpu0' STATISTICS
nfo
    Type
                        : or1k (generic)
nfo
    Nominal MIPS : 100
nfo Final program counter: 0x1948
nfo Simulated instructions: 10,716,781,497
nfo
    Simulated MIPS : 1715.0
nfo
nfo
nfo
nfo SIMULATION TIME STATISTICS
nfo
     Simulated time
                  : 107.17 seconds
    User time
                      : 6.23 seconds
nfo
```

Real time ratio : 17.15x faster

: 0.02 seconds

: 6.25 seconds

### **ARM**

```
Info
Info CPU 'iss/cpu0' STATISTICS
Info
             : arm (ARM920T)
      Type
Info
      Nominal MIPS
                          : 100
    Final program counter: 0x8048
Info
Info Simulated instructions: 6,185,195,050
Info
    Simulated MIPS : 2612.9
Info
Info
Info SIMULATION TIME STATISTICS
Info
      Simulated time : 61.85 seconds
Info
     User time
                          : 2.37 seconds
    System time : 0.01 seconds 
Elapsed time : 2.37 seconds
Info
Info
      Real time ratio
Info
                          : 26.13x faster
Info
```



System time

Elapsed time

nfo

nfo

nfo

nfo

## Exemplo 3

MultiProcessor - ARM



```
cd application
make all
 cd ..
                                           Info CPU 'iss/cpu0' STA Exemplo 2: SingleCore
                                                Type
                                           nfo
                                                                  : arm (ARM920T)
                                                Nominal MIPS
                                           nfo
                                                                  : 100
 ./Run MultiCore2.sh
                                           Info
                                                Final program counter: 0x8048
                                                Simulated instructions: 6,185,195,050
                                                Simulated MTPS
                                            %.ARM9T-03-g.o: %.c
         Info CPU 'iss/cpu1' STAT
                                                   echo "# Compiling ARM9T $<"
                                               $(V) $(ARM9T CC) -c -o $@ $< -DARM9T $(DEF) -03 -g
         Info
                 Type
                                           Info
                                                Simulated time
                                                                  : 61.85 seconds
         Info
                 Nominal MIPS
                                          Info
                                                User time
                                                                  : 2.37 seconds
         Info Final program counternfo
                                                System time
                                                                  : 0.01 seconds
         Info Simulated instruction Info
                                                Elapsed time
                                                                  : 2.37 seconds
                                                Real time ratio
         Info Simulated MIPS
                                          Info
         Info
         Info
         Info
         Info CPU 'iss/cpu0' STATISTICS
         Info
                 Type
                                              arm (ARM920T)
         Info
                 Nominal MIPS
         Info
                 Final program counter: 0x8048
                                              4,005,500,292
 %.ARM9T-01-g.o: %.c
        echo "# Compiling ARM9T 5<"
                                              462.0
    $(V) $(ARM9T CC) -c -o $@ $< -DARM9T $(DEF) -01 -g
```

Porque diminuiu a quantidade de instruções?

- Ambos calculam fib(0) .. fib(39)
- O código do fibonacci não foi paralelizado



Gerar Plataforma usando *iGen* 



#### **Simple CPU and Memory**









**Platform Memory Map** 

39

Gerar Plataforma usando iGen + periférico (UART)



ihwconnect -instancename periph0 -busslaveport bport1

#### **Simple CPU Memory UART**



-loaddress 0x100003f8 -hiaddress 0x100013f7



-bus mainBus

```
ihwaddbus -instancename mainBus -addresswidth 32
ihwaddprocessor -instancename cpu1 \
                -vendor ovpworld.org -library processor -type or1k -version 1.0 \
                -variant generic \
                -semihostname or1kNewlib
ihwconnect -bus mainBus -instancename cpu1 -busmasterport INSTRUCTION
ihwconnect -bus mainBus -instancename cpu1 -busmasterport DATA
ihwaddmemory -instancename ram1 -type ram
ihwconnect -bus mainBus -instancename ram1 -busslaveport sp1 -loaddress 0x0 -hiaddress 0x0fffffff
ihwaddmemory -instancename ram2 -type ram
ihwconnect -bus mainBus -instancename ram2 -busslaveport sp1 -loaddress 0x20000000 -hiaddress 0xffffffff
ihwaddperipheral -instancename periph0 -vendor freescale.ovpworld.org -library peripheral -version 1.0 -type KinetisUART
                                                 outfile
ihwsetparameter
                   -handle periph0 -name
                                                             -value uartTTY0.log
                                                                                   -type string
```

Gerar Plataforma usando *iGen* - Multicore + Shared Memory



# Two processors with local and shared memory







```
# Sub-System Zero
# add the processor
ihwaddprocessor -type or1k -instancename P0 -semihostname or1kNewlib -variant generic
# add local memory
ihwaddmemory -type ram -instancename localLow0
ihwaddmemory -type ram -instancename localHigh0
# add the local bus
ihwaddbus -instancename bus0 -addresswidth "32"
# add the bus bridge
ihwaddbridge -instancename bridge0
# add connections to bus0
ihwconnect -bus bus0 -instancename P0
                                              -busmasterport "INSTRUCTION"
ihwconnect -bus bus0 -instancename P0
                                              -busmasterport "DATA"
ihwconnect -bus bus0 -instancename localLow0 -busslaveport "sp0" -loaddress "0x000000000" -hiaddress "0x10fffffff"
ihwconnect -bus bus0 -instancename bridge0 -busslaveport "sp0" -loaddress "0x110000000" -hiaddress "0x11ffffff"
ihwconnect -bus bus0 -instancename localHigh0 -busslaveport "sp0" -loaddress "0x120000000" -hiaddress "0xfffffffff"
# Sub-System One
# add the processor
ihwaddprocessor -type or1k -instancename P1 -semihostname or1kNewlib -variant generic
# add the local memory
ihwaddmemory -type ram -instancename localLow1
ihwaddmemory -type ram -instancename localHigh1
# add the bus
ihwaddbus -instancename bus1 -addresswidth "32"
# add the bus bridge
ihwaddbridge -instancename bridge1
# add connections to bus1
ihwconnect -bus bus1 -instancename P1
                                              -busmasterport "INSTRUCTION"
ihwconnect -bus bus1 -instancename P1
                                              -busmasterport "DATA"
ihwconnect -bus bus1 -instancename localLow1 -busslaveport "sp1" -loaddress "0x000000000" -hiaddress "0x10fffffff"
ihwconnect -bus bus1 -instancename bridge1 -busslaveport "sp1" -loaddress "0x11000000" -hiaddress "0x11ffffff"
ihwconnect -bus bus1 -instancename localHigh1 -busslaveport "sp1" -loaddress "0x12000000" -hiaddress "0xffffffff"
# Shared Resources
# add the shared memory
ihwaddmemory -type ram -instancename ramShared
# add the shared bus
ihwaddbus -instancename busShare -addresswidth "32"
# add connections to busShare
# bridge master connections mapping from processor sub-systems
ihwconnect -bus busShare -instancename bridge0 -busmasterport "mp0" -loaddress "0x000000000" -hiaddress "0x00fffffff"
ihwconnect -bus busShare -instancename bridge1 -busmasterport "mp1" -loaddress "0x000000000" -hiaddress "0x00fffffff"
# connection of shared memory
```

ihwconnect -bus busShare -instancename ramShared -busslaveport "sp0" -loaddress "0x000000000" -hiaddress "0x00fffffff"



Custom Harness



## harness.c

```
int main(int argc, const char *argv[]) {
    opSessionInit(OP_VERSION);
    optCmdParserP parser = opCmdParserNew(MODULE_NAME, OP_AC_ALL);
    cmdParser(parser);
    opCmdParseArgs(parser, argc, argv);
    optModuleP mi = opRootModuleNew(&modelAttrs, MODULE_NAME, 0);
    opRootModuleSimulate(mi);
    opSessionTerminate();
    return (opErrors() ? 1 : 0); // set exit based upon any errors
}
```

Porque usar o harness customizado???



# application.c

```
unsigned int trace fib = 0;
     static int fib(int i) {
         trace fib++;
         return (i>1) ? fib(i-1) + fib(i-2) : i;
     int main(int argc, char *argv[]) {
         int i:
         int num = FIB ITERATIONS;
         printf("starting fib(%d)...\n", num);
         for(i=0; i<num; i++) {
             printf("fib(%d) = %d\n", i, fib(i));
43
         printf("finishing...\n");
         printf("fib(int i) was called %d times", trace fib);
```

Quantas vezes esse programa chama a função fib()?

## fib(int i) was called 535828550 times



Instrumentalizar o código nem sempre pode ser suficiente, além de impactar no desempenho do programa...

# harness.c

#### **Podemos instrumentalizar o harness!**

Ele é o módulo topo da simulação OVP, tendo acesso a todos os recursos da plataforma (processadores, memória, periférico)

#### Como fazer?

- Uma ideia é observar quantas vezes o processador faz fetch no endereço onde começa a função fib()
- Para descobrir o endereço de fib() vamos fazer o dump do código objeto do programa...
  - \$ or32-elf-objdump -D application.OR1K.elf >> application.S

- Vendo o assembly, facilmente descobrimos que o endereço de fib() é 0x0F2C
- Agora vamos instrumentalizar o HARNESS!!!



## harness.c

#### **Podemos instrumentalizar o harness!**

Ele é o módulo topo da simulação OVP, tendo acesso a todos os recursos da plataforma (processadores, memória, periférico)

```
static OP MONITOR FN(fib fetch CB) {
   trace fib++;
   return;
int main(int argc, const char *argv[]) {
   opSessionInit(OP VERSION);
   optCmdParserP parser = opCmdParserNew(MODULE NAME, OP AC ALL);
   cmdParser(parser);
   opCmdParseArgs(parser, argc, argv);
                    = opRootModuleNew(0, 0, 0);
   optModuleP mi
                    = opModuleNew(mi, MODULE DIR, MODULE INSTANCE, 0, 0);
   optModuleP ui
   optProcessorP proc = opProcessorNext(ui, NULL);
   opRootModulePreSimulate(mi);
   opProcessorFetchMonitorAdd(proc, 0x0f2c, 0x0f2c, fib fetch CB, "fib trace");
   opRootModuleSimulate(mi);
   opMessage("I", "Harness", "fib(int i) was called: %d times", trace_fib);
  TILLITING
  Info (Harness) fib(int i) was called: 535828550 times
```

return (optrrors() : 1 : 0); // set exit based upon any errors



### **Trabalho OVP - Sort Shared Memory**



- Aplicação de sorting em sistema multiprocessado com memória compartilhada utilizando o paradigma de mestre-escravo e Binary Tree Reduction.
- 2. A aplicação deve aceitar qualquer tamanho de vetor. A aplicação <u>DEVE</u> ser capaz de tratar vetores de tamanho que <u>não</u> seja divisível pelo número de tarefas. *Por exemplo*, a aplicação deve ser capaz de ordenar um vetor de 103 posições em um sistema de 8 processadores.
- Fazer um pequeno relatório comentando o código e providenciar um .zip contendo um cenário pronto para execução.





#### Como gerar um periférico?

```
imodelnewperipheral -name checkSum \
                    -constructor constructor \
                    -destructor destructor \
                    -vendor gaph \
                    -library peripheral \
                    -version 1.0
iadddocumentation -name Description \
                  -text "A OVP checkSum peripheral"
                                       -addresswidth 32
imodeladdbusmasterport -name "MREAD"
imodeladdbusslaveport -name DMAC -size 12 -mustbeconnected
# Address block
imodeladdaddressblock -name ab -port DMAC -offset 0x0 -width 32 -size 12
imodeladdmmregister -addressblock DMAC/ab -name address -readfunction address R -writefunction address W -offset 0
imodeladdmmregister -addressblock DMAC/ab -name statusCS -readfunction statusCS R -writefunction statusCS W -offset 4
imodeladdmmregister -addressblock DMAC/ab -name checkSum -readfunction checkSum R -writefunction checkSum W -offset 8
```



Criar o **Makefile** no diretório do periférico

```
IMPERAS_HOME := $(shell getpath.exe "$(IMPERAS_HOME)")
include $(IMPERAS_HOME)/ImperasLib/buildutils/Makefile.pse
```

Modelar o periférico utilizando como base o arquivo "checkSum.c.igen.stubs" que deve ser renomeado para "checkSum.c"





Instanciar o periférico no module.tcl

```
# add the peripheral
ihwaddperipheral -instancename checkSum0 -modelfile peripheral/pse.pse
ihwconnect -instancename checkSum0 -busslaveport DMAC -bus bus0 -loaddress 0x80000000 -hiaddress 0x80000000B
ihwconnect -instancename checkSum0 -busmasterport MREAD -bus bus0
```

Adicionar os registradores mapeados em memória na aplicação...

```
// defines the peripheral base address
#define CHECKSUM_BASE ((unsigned int *)0x80000000)

// defines the memory mapped registers
volatile unsigned int *cs_address = CHECKSUM_BASE + 0x0;
volatile unsigned int *cs_status = CHECKSUM_BASE + 0x1;
volatile unsigned int *cs_checkSum = CHECKSUM_BASE + 0x2;
```



Para maiores detalhes da utilização do periférico, veja o exemplo checkSum disponibilizado.

- Aplicação de que codifique e decodifique uma mensagem em um sistema multiprocessado com memória compartilhada utilizando um periférico para executar a codificação e a decodificação.
- 2. **A aplicação deve ler a mensagem de um arquivo**. A aplicação **DEVE** ser capaz de tratar mensagens de qualquer tamanho.
- 3. Fazer um pequeno relatório comentando o código e providenciar um .zip contendo um cenário pronto para execução.



## **Trabalho OVP - Instruction Counting**

Este trabalho tem por objetivo a instrumentalização do harness.c para gerar um relatório da quantidade de cada tipo de instrução que o processador utilizou para a execução de um determinado programa.

- 1. Modificações no harness de forma a criar uma instrumentalização capaz de contar as instruções (separadas em categorias) que foram executadas pela aplicação.
- 2. Ao final da execução o harness deve imprimir um relatório em formato de texto contendo as informações relativas à execução do programa.
- 3. Fazer um pequeno relatório comentando o código e providenciar um .zip contendo um cenário pronto para execução.

