## **آزمایش امتیازی - آزمایشگاه معماری کامپیوتر**

## موضوع آزمایش: مرتب کننده ۸ عدد ۴ بیتی با استفاده از الگوریتم Bubble sort

## تراشههای مورد استفاده:

۲۴ تراشه ۷۴۱۵۷، ۸ تراشه 74HC194، ۲ تراشه ۷۴۸۵، ۲ تراشه ۷۴۸۵، یک تراشه ۴۰۱۳، یک تراشه 74LS138، ۸ تراشه 74151، تعدادی تراشه BCD seven segment عدد

## شرح آزمایش:

در این آزمایش قصد دارم که با استفاده از الگوریتم Bubble sort، یک مرتب کننده با قابلیت مرتب کردن صعودی ۸ عدد ۴ بیتی بسازم. بدین منظور برای ورودی دادن به مدار، از CogicState ۳۲ در سمت چپ مدار استفاده شده و دو ورودی Start و Reset نیز داریم. با نگه دادن ورودی و نگه داشتن Start مدار شروع به کار می کند و مراحل انجام شدن Bubble sort در Seven segment ها قابل رویت است. پس از اتمام سورت، سیگنال خروجی End برابر ۱ می شود.

نحوه پیادهسازی، همانطور که می دانیم در Bubble sort، ابتدا بزرگترین عدد به آخر دنباله می رود، بعد یکی مانده به بزرگترین عدد و الی آخر. بدین منظور برای نمایش وضعیت مراحل الگوریتم، از دو BCD seven segment برای هر یک از متغیرهای دو حلقه رایج در الگوریتم Bubble sort استفاده شده است که می توان با آن فهمید که الگوریتم در کدام مرحله است. در هر گام i ام از مرحله j ام، عدد j ام با عدد j ام مقایسه می شود و در صورتی که عدد j ام بزرگتر باشد، این دو عدد j عدد j می شوند. سپس j می شود و اگر j == j شد، j شده و j می شود.

بنابراین در ورودی ۸ رجیستر مربوط به اعداد ما، یک MUX سفارشی شده قرار دارد که ۴ مدل ورودی می تواند به رجیسترهای ما بدهد، یکی ورودی موازی است که در ابتدا به مدار می دهیم، یکی مقدار رجیستر، یکی مقدار رجیستر قبلی و دیگری مقدار رجیستر بعدی.

برای اینکه بدانیم که در این گام، باید کدام اعداد را با هم مقایسه کنیم، ۸ عدد MUX ۸ به ۱ با ۳ ورودی سلکت داریم که مشخص می کنند که کدام دو عدد با هم مقایسه شوند. یک دیکودر نیز داریم که تعیین می کند در صورت کوچکتر بودن عدد بعدی، سیگنال write کدام رجیستر (ها) فعال شود. دو شمارنده نیز داریم که در بالای مدار قرار دارند و نقش متغیرهای i و j را در کد معمول الگوریتم Bubble sort بازی می کنند. شکل کلی مدار و همچنین شکل MUX سفارشی شده در زیر قرار گرفته است:



