درس معماری کامپیوتر نیمسال دوم ۲۰-۳۰ استاد: دکتر حسین اسدی



دانشکده مهندسی کامپیوتر

#### تمرین سری ششم

- پرسشهای خود را در صفحه quera مربوط به تمرین مطرح نمایید.
- سوالات نظری را حتماً به صورت انفرادی و سوالات عملی را میتوانید در گروههای دو نفر تحویل دهید.
  - پاسخها را به صورت تایپی بنویسید.
- اسکرینشاتها، عکسها و فایلهای مربوط به سوال عملی را در فایل فشرده مربوطه در cw و quera قرار دهید. هر گونه عدم تطابق بین دو تمرین آپلود شده در دو سایت منجر به از دست رفتن نمره تمرین مربوطه می شود.
  - پی دی اف قسمت تئوری را در سامانه cw و quera بارگذاری کنید.
  - هُرَ دانشجو ميتواند حداكثر سه تمرين را با دو روز تأخير بدون كاهش نمره ارسال نمايد.

درس معماری کامپیوتر

### تمارين تئوري

۱. جدول زیر زمان اجرای مراحل مختلف انواع دستورات روی یک پردازنده MIPS را به نانوثانیه نشان میدهد:

| Type   | I Cache | Decode | ALU | PC Update | D Cache | R Write |
|--------|---------|--------|-----|-----------|---------|---------|
| R-Type | 0.9     | 0.8    | 0.8 | -         | -       | 0.9     |
| Load   | 0.9     | 0.8    | 0.8 | -         | 1       | 0.9     |
| Store  | 0.9     | 0.8    | 0.8 | -         | 1       | -       |
| Branch | 0.9     | 0.8    | 0.8 | 0.2       | -       | -       |

فرض كنيد setup time برابر 0.05ns و hold time برابر setup time است.

- آ) فرض کنید این پردازنده single cycle است. با این فرض throughput اجرای دستورات را محاسبه کنید.
- ب) فرض کنید این پردازنده multi cycle است و خطهای قرمز جدول بالا، لبههای clock را نشان می دهند. -multi cycle مرض کنید این پردازنده put
  - ۲. مقدار سیگنالهای کنترلی مورد نیاز در هر کلاک را برای هریک از موارد زیر بنویسید.
    - mul \$t8, \$t9, \$s0 (\( \tilde{\text{I}} \)
      - j loop (ب
    - ۳. زمانهای واحدهای اصلی در یک مسیرداده را به صورت زیر در نظر بگیرید:
      - Memory access (read and write) = 25 ps .\
        - $ALU = 20 \text{ ps} . \Upsilon$
        - Register file (read and write) = 15 ps  $. \Upsilon$

حداقل زمان چرخه ساعت (min clock cycle time) ، میانگین CPI و میانگین زمان اجرای دستورالعمل را برای مسیرداده multi-cycle و single-cycle زیر را تعیین کنید.

10%lw, 10%sw, 40%register-type, 20%branch, 20%jump

۴. پردازنده Multi-cycle MIPS را در نظر بگیرید. فرض کنید میخواهیم دستور زیر را به آن اضافه کنیم:

addm rt, rd, rs

که در این دستور

rd = rs + Mem[rt]

Register دارند، ساختار Register-Register این دستور عملا برخلاف دستورهای رایج R-Format که ساختار R-Memory داشته و هم حافظه و هم ثبات ها در عملیات جمع دخیل هستند.

آ) در مسیرداده زیر تغییرات لازم را برای ساخت این دستور اعمال کنید و علت تغییر مدار خود را توضیح دهید. توجه کنید که حق تغییر در واحدهای حافظه، ثبات ها و ALU را ندارید ولی سایر بخشهای مدار را میتوانید تغییر بدهید.

درس معماري کامپيوتر



ب) حالتهای مربوط به این دستور را به FSM پردازنده اضافه کنید.

۵. شرکتی یک ISA شامل سه دسته دستور دارد و طی سه نسل برای آن سه معماری متفاوت ایجاد کرده است:

- معماری اول: دستورات نوع A و B و C به ترتیب در 2, 4, 8 چرخه ساعت اجرا میشوند.
- معماری دوم: دستورات نوع A به میزان C به میزان C و دستورات نوع C به میزان C و دستورات نوع C به میزان C به
- معماری سوم (نسبت به معماری اول): دستورات نوع A به میزان 87.5 % و دستورات نوع B و نوع C هر کدام C سریعتر شدهاند.

حال اگر یک مجموعه دستور داشته باشیم که اجرای آن در معماری دوم ۲ برابر سریعتر از معماری اول و در معماری سوم C برابر سریعتر از معماری دوم باشد، چند درصد از دستورات آن از نوع C چند درصد از نوع C و چند درصد از نوع C و C معماری دوم باشد، چند درصد از دستورات آن از نوع C چند درصد از نوع C و خند درصد درصد از نوع C و خند درصد در نوع C و خند درصد درصد در نوع C و خند در

# ۶. به سوالات زیر درباره میکروکدها پاسخ دهید:

- آ) مفهوم Micro-Code و نقش آن در پردازنده را توضیح دهید.
- ب) نقش Micro-Code در آسیبپذیریهای مربوط به پردازنده و همچنین روش برطرف کردن آنها را توضیح دهید.
- ج) توضیح دهید به روزرسانی Micro-code ها از چه راههایی انجام می شود و همچنین تحقیق کنید که اگر امکان به روزرسانی Micro-code ها وجود نداشت چه مشکلاتی می توانست رخ دهد.

درس معماری کامپیوتر صفحه ۴ از ۵

## تمارين عملي

### يادآوري

در تمرینهای گذشته یک پردازنده ی میپس ساده شده را طراحی کردیم. مانند پردازنده ی MIPS این پردازنده نیز سه نوع کدگذاری دستور دارد: Register, Immediate, Jump. تعریف هر کدام از این دستورات در زیر آمده است:

• Register Instructions: این دستورات همان طور که از اسم آنها پیدا است برای زمانی استفاده می شوند که قرار است به کمک محتوای دو ثبات، یک ثبات دیگر را مقداردهی کنیم. این دستورات دارای فرمت زیر هستند:

| opcode | rs     | $\operatorname{rt}$ | $\operatorname{rd}$ | funct  |
|--------|--------|---------------------|---------------------|--------|
| 4 bits | 3 bits | 3 bits              | 3 bits              | 3 bits |

دقیقا مثل پردازندهی MIPS در تمامی دستورات این نوع، ثبات opcode آنها برابر صفر است و بر اساس مقدار سیگنال funct میتوان نوع عملیات را تعیین کرد. جدول عملیات در زیر آمده است:

| Mnemonic | Operation                   | funct |
|----------|-----------------------------|-------|
| ADD      | $rd \leftarrow rs + rt$     | 000   |
| SUB      | $rd \leftarrow rs - rt$     | 001   |
| AND      | $rd \leftarrow rs \& rt$    | 010   |
| OR       | $rd \leftarrow rs \mid rt$  | 011   |
| MULT     | $rd \leftarrow rs * rt$     | 100   |
| XOR      | $rd \leftarrow rs \hat{r}t$ | 101   |
| JR       | $PC \leftarrow rs$          | 111   |

● Immediate Instructions: این دستورات خود سه نوع هستند:(۱) یا مسئول یک پرش شرطی هستند، (۲) یا برای load و store استفاده می شوند (۳) یا اینکه برای انجام دادن یک عملیات با یک مقدار ثابت و ثبات هستند. فرمت این دستورات مانند شکل زیر است:

| opcode | rs     | $\operatorname{rt}$ | immediate |
|--------|--------|---------------------|-----------|
| 4 bits | 3 bits | 3 bits              | 6 bits    |

لیست این دستورات و opcodeهای آن در زیر آمده است:

| Mnemonic | Operation                                                        | opcode |
|----------|------------------------------------------------------------------|--------|
| ADDi     | $rt \leftarrow rs + SIGN\_EXTEND(immediate)$                     | 0010   |
| SUBi     | $rt \leftarrow rs - SIGN\_EXTEND(immediate)$                     | 0011   |
| ANDi     | $\mathrm{rt} \leftarrow \mathrm{rs} \ \& \ \mathrm{immediate}$   | 0100   |
| ORi      | $rt \leftarrow rs \mid immediate$                                | 0101   |
| SB       | $MEM[rs + SIGN\_EXTEND(immediate)] \leftarrow rt$                | 0110   |
| LB       | $rt \leftarrow MEM[rs + SIGN\_EXTEND(immediate)]$                | 0111   |
| BEQ      | if (rt == rs): $PC \leftarrow PC + SIGN\_EXTEND(immediate << 1)$ | 1000   |
| BNQ      | if (rt != rs): $PC \leftarrow PC + SIGN\_EXTEND(immediate << 1)$ | 1000   |

در رابطه با این نوع دستورات به نکات زیر توجه کنید:

- دقت كنيد كه مقدار immediate در دستورات ANDi و ORi و sign extend نمی شوند.
- اگر به یاد داشته باشید زمانی که در پردازنده میپس پرش نسبی ۲ داشتیم به اندازه ی ۲ بیت مقدار immediate را 2 byte aligned شیفت می دادیم چرا که دستورات 4 byte aligned بودند. اما در اینجا از آنجا که دستورات 4 byte aligned

<sup>&</sup>lt;sup>1</sup>conditional branch

<sup>&</sup>lt;sup>2</sup>relative jump

درس معماري کامپيوتر

هستند باید یک واحد مقدار immediate را شیفت دهید. در دستورات نیز علامت >> به معنای شیفت دادن است.

• Jump Instructions: این دستورات برای پرش استفاده می شوند. شکل این دستورات به صورت زیر است:

| opcode | NOT USED | address |
|--------|----------|---------|
| 4 bits | 5 bits   | 7 bits  |

همان طور که مشاهده میکنید در اینجا طول آدرس ۷ بیت است چرا که با توجه به طراحی ما و اندازه ی حافظه این پردازنده می تواند حداکثر ۱۲۸ دستور را در خود ذخیره و اجرا کند. همچنین همان طور که از اسم آن پیدا است بیتهای NOT می تواند حداکثر ۱۲۸ دستورات شامل دو طرفته می شوند. این سری از دستورات شامل دو دستور زیر هستند:

| Mnemonic | Operation                                            | opcode |
|----------|------------------------------------------------------|--------|
| J        | $PC \leftarrow address << 1$                         | 1110   |
| JAL      | $R[7] \leftarrow PC + 2, PC \leftarrow address << 1$ | 1111   |

در نهایت نیز به این موضوع توجه کنید که تمامی مقادیر opcode و funct که نوشته شدهاند پیشنهادی هستند و در صورت نیاز می توانید آنها را تغییر دهید حتما در گزارش خود ذکر کنید که دستورات شما چه opcode یا funct هایی دارند.

#### صورت تمرين

در این تمرین عملی میخواهیم که پردازندهی MIPS که در گذشته ساخته بودیم را به یک پردازندهی multi-cycle تبدیل کنیم. در آخر این تمرین پردازندهی MIPS شما باید بتواند ضرب دو عدد را به کمک الگوریتم multi-cycle booth که در تمرینهای قبلی پیادهسازی کرده بودید را حساب کند.

## گامهای پییشنهادی

در این تمرین چندین روش پیادهسازی پردازنده ی multi-cycle وجود دارد. یکی از متداول ترین روشها روشی است که شما سر راه تمامی قطعات اصلی از جمله حافظه و بانک ثبات و DFF ، ALU قرار دهید و به صورت آبشاری دادهها را جلو ببرید. سپس زمانی که داده به آخر یا قسمت write back رسید، مقدار PC را بعلاوه ی ۲ کنید یا branch/jump را انجام دهید و در نتیجه دستور بعدی واکشی شود. همچنین یکی دیگر از کارهایی که در برخی از شرایط جواب می دهد (مثلا حافظه شما در یک سیکل داده را به خروجی منتقل کند) این است که مقدار PC را برای تعدادی چرخههای مشخص ثابت نگه دارید. به عنوان مثال در این تمرین باید حواستان باشد که در صورتی که ضرب انجام می دهید نباید تا زمانی که سیگنال ready یک شود instruction بعدی را واکشی کنید.

#### نحوهى ارزيابي

در ابتدا برنامههایی که در سری تمرین قبل نوشته بودید را بر روی این معماری جدید اجرا کنید. آن برنامهها باید جوابهای یکسانی با این تمرین داشته باشند.

در ادامه یک برنامه جدید بنویسید که به کمک آن فاکتوریل عدد ۵ را حساب کند و در ثبات شماره ۱ نتیجه را قرار دهد. در صورتی که multi-cycle بودن را درست پیادهسازی کرده باشید باید دستور ضرب شما درست انجام شود و نتیجه ۱۲۰ در ثبات اول ذخیره شود.

### خروجیهای مورد انتظار

برای جواب این تمرین در ابتدا خود فایلهای Quartus خود را بارگذاری کنید. سپس یک گزارش تهیه کنید که در آن به صورت دقیق نوشته باشید که به چه صورت پردازنده را multi-cycle کردهاید و مخصوصاً توضیح دهید که دستور ضرب را چه طوری پیادهسازی کردهاید. در نهایت نیز نشان دهید که برنامههای شما به درستی کار میکنند.