# تمرین عملی پنجم معماری کامپیوتر، دکتر اسدی

## اعضاي تيم: فرزام كوهي رونقي: 401106403 - آريا همتي: 401110523

#### گزارش کار:

در ابتدا برای بستن Mips\_CPU خود، از قطعاتی که در دفعات قبل ساختیم استفاده میکنیم، شامل Instruction\_Memory و Natural و Data\_Memory و ALU مراحل بستن مدار و شکل کلی مدار مطابق اسلاید دکتر اسدی است، تنها تعدادی تفاوت دارد که در زیر به آنها اشاره میکنیم:

1 - بلوک Control: این بلوک با گرفتن مقدار Op\_Code و Funct، مقادیر سیگنالهای کنترلی شامل Control: بلوک Mips، مقادیر سیگنالهای کنترلی که در MemRead, MemtoReg, AluOp, MemWrite, RegWrite, AluSrc را خروجی می دهد. جز این سیگنالهای کنترلی که در MemRead, MemtoReg, AluOp, MemWrite, RegWrite, AluSrc عادی هم هستند، سینگالهای کنترلی دیگری نیز خروجی می دهد که بخاطر بودن تعدادی دستور اضافه تر در داک تمرین عملی پنجم، احتیاج به ایجاد آنها حس می شد. این سیگنالها شامل JAL و ZERO\_EXTEND هستند. JAL برای این است که دستور JAL از سایر دستورها تمایز داده شده و اگر دستور JAL باشد، مقدار دیتای وارد شده در PC برای این سیگنال کنترلی (جمهود و این سیگنال کنترلی JAL به ما امکان پیاده سازی دستور JAL را می دهد. سیگنال میشود و اگر نیاز به Sign extend باشد این سیگنال مور خواهد بود.

Sign extend در زیر موجود است:



#### 2 - بلوک CPU Clock Handler:

این بلاک ورودی های flag های حاصل از Control را گرفته و Clock کلی را کنترل میکند. فلسفه ی کلی این است که تمامی قطعات میتوانند هر operation ای را در هر زمانی انجام بدهند ولی مشکل تنها وقتی رخ میدهد که قرار باشد مقداری که در یک حافظه ای مانند register\_file یا operation است تغییر بکند. برای همین flag هایی که write هستند در این بخش با توجه به Clock روشن میشوند. سایکل های کلی به طول ۱۳ هستند. برای رسیدن به این هدف از یک counter به mod استفاده شده است که تمامی write ها با توجه به کلاک ها خورده میشوند (کلای register و write register هر و در کلاک ۱۳ زده میشوند ولی PC در اولین کلاک زده میشود) منطق کلاک ها هم بدین شکل است که عملیات های عادی در ۶ در میشوند ولی تنها مشکل عملیات ضرب است که ۲ کلاک بیشتر از حالت عادی (دستور های تک کلاکه) طول میکشد. سر همین این تقسیمات با توجه به جدول زیر مشخص شده است:

| 27 |                       |        |         |  |
|----|-----------------------|--------|---------|--|
| 28 | PIECE                 | Clocks | 6 cycle |  |
| 29 | PC                    | 1      | 6       |  |
| 30 | Instruction Mem       | 2      | 6       |  |
| 31 | Control               | 2      | NAN     |  |
| 32 | Write register Mux    | 2      | 6       |  |
| 33 | Extender              | 2      | 6       |  |
| 34 | ALU SRC MUX           | 2      | 6       |  |
| 35 | Shift Left            | 2      | 6       |  |
| 36 | Register File (Read)  | 3      | 6       |  |
| 37 | ALU                   | 4      | 6       |  |
| 38 | Memory (Load)         | 5      | 6       |  |
| 39 | Memory (Store)        | 5      | 6       |  |
| 40 | Register File (Write) | 6      | 6       |  |
| 41 |                       |        |         |  |

### خروجي هاى اين قطعه عبارتند از Mem\_Write, Reg\_Write, PC\_Clock, Jump\_Select, Branch\_Select



تصوير بالا تصوير بلوک CPU\_Clock\_Handler است.

**3 – بلوک extend**؛ کار این قطعه، extend کردن مقدار immediate با توجه به سیگنال کنترلی ZERO\_EXTEND خارج شده از واحد کنترل است که تصمیم می گیرد به صورت sign یا zero، اسکتند را انجام دهد.



4 - سه عدد MUX اضافه بر اسلاید دکتر اسدی: سه عدد MUX اضافه تر استفاده شده که یکی از آنها در Write\_Data مربوط به MUX مولاد و MUX مولاد و MUX مولاد و Mux اضافه بر اسلاید دکتر اسدی: سه عدد JAL برمی گردد که نیاز است JA - > 1. دیگری در ورودی مقدار 3Register در JAL برمی گردد که نیاز است که برای تعیین رجیستر مقصد برای write استفاده می شود و از آنجا که این مقدار در دستور JAL نیاز است 7R باشد، این MUX از سیگنال کنترلی JAL استفاده می کند. MUX آخر نیز برای نمایش مقصد جامپ استفاده می شود: دستور JR که در آن رجیستر ۲۳ به عنوان مقصد جامپ استفاده می شود دستور JAL که در قر دو از مقدار عمار address (همان immediate اما 8 بیتی) برای جامپ مستقیم استفاده می شود.

نکات بیاده سازی: تعدادی نکته حائز اهمیت در پیاده سازی ما موجود است که شامل موارد زیر است:

الف) اینکه در پیاده سازی ما برای دستورات Branch به گونهای است که کلا احتیاجی به shift دادن نداریم، به این دلیل که Branch ما word\_addressable دادن نداریم، به این دلیل که word\_addressable ما

ب) در دستورات Jump شامل JAL و J نیز address شیفت نمی یابد و در اصل مقدار آن 8 بیت است و 4 بیت Unused در این دستورات داریم. بنابراین نیازی به شیفت دادن نیست.

\_شكل كلى مدار MIPS\_CPU در زير موجود است:



# Testing:

برای تست کردن از دو فایل datas.mif و instruction استفاده کردیم که هر کدام به ترتیب مسئولیت مقداردهی اولیه حافظههای datas.mif و استفاده کردیم که هر کدام به ترتیب مسئولیت مقداردهی اولیه حافظههای datas.mif و الزاد. (دقت کنید چون 3 تا تست داریم 3 تا از این فایلها موجود است، datas1, 2, 3 و همین منوال برای instruction\_memory و الجارت مشاهده می شوند. فایل و اجرا کردن فایل و یوفرم، تغییرات مشاهده می شوند. نحوه ساخت دستورات نیز مطابق داک تمرین است، در هر تست ابتدا دستورات اسمبلی مرتبط را نوشته و آنها را به کد ماشین تبدیل می کنم و بعد با یک مبدل آنها را به طود الما مقدار را به صورت decimal و ارد کردیم.)

تست اول: فیبوناتچی با ورودی 5: دقت شود که دنباله فیبوناتچی را با اندیس 0 و مقدار 1 شروع کردیم و اندیس 1 را نیز برابر 1 قرار دادیم، بنابراین فیبوناتچی با ورودی 5، خروجی 8 خواهد داد. مقدار اولیه حافظه نیز در خانه 0 و 1 برابر 1 است. خط اول در زیرف اندیس فیبوناتچی و خط دوم مقادیر آن اندیس ها را نشان میدهد.

0, 1, 2, 3, 4, 5 1, 1, 2, 3, 5, 8

| Line | Assembly      | Machine Code     | Machine Code (DEC) |
|------|---------------|------------------|--------------------|
| 1    | LB r0, 0(r0)  | 0111000000000000 | 28672              |
| 2    | LB r1, 1(r1)  | 0111001001000001 | 29249              |
| 3    | ADD r2, r1 r0 | 0000001000010000 | 528                |
| 4    | ADD r3 r2, r1 | 0000010001011000 | 1112               |
| 5    | ADD r4 r3 r2  | 0000011010100000 | 1696               |
| 6    | ADD r5 r4 r3  | 0000100011101000 | 2280               |
| 7    | SB r5, 1(r1)  | 0110001101000001 | 25409              |

نحوه کار کد بالا بدیهی است و صرفا مقدار فیبوناتچی با ورودی 5 را که برابر 8 است محاسبه میکند و مقدار را در ۲5 ریخته و در نهایت در خانه با آدرس 2 حافظه ذخیره میکند.

حال waveform به شرح زیر خواهد بود:

|            |   |                    |                   |      |            |                      |                          |        | J.       | 7 7.7     | ٠ .       |        |            |                         |
|------------|---|--------------------|-------------------|------|------------|----------------------|--------------------------|--------|----------|-----------|-----------|--------|------------|-------------------------|
|            |   | Name               | Value at<br>0 ps  | 0 ps | 64         | 0. <mark>0 ns</mark> | 1.28                     | us     | 1.92     | us        | 2.        | 56 us  |            | 3.2 u                   |
| in_        |   | CLOCK              | В 0               |      |            |                      |                          |        |          |           |           |        |            |                         |
| ***        | > | Address            | S 1               |      | 1 / 2      | . 3                  | $\supset \subset$        | 4 X    | 5        | 6         |           | 7 X    | 8          | $\square$               |
| <b>***</b> | > | PC_OUT             | S 0               |      | ) <u>1</u> | 2                    | $\supset \subset$        | 3 X    | 4        | 5         | $\supset$ | 6 X    | 7          | $X \square$             |
| ***        | > | Instruction_OUT    | В 000000000000000 | 000  | 00000)\000 | 00000\00100          | 100\0                    | 100001 | ()100010 | 1/01101   | 010/100   | 001110 | 001101     | 00                      |
| in_        |   | ALU_ENABLE         | B 1               |      |            |                      |                          |        |          |           |           |        |            |                         |
| ***        | > | ALU_result_OUT     | S 0               |      | 0          | X(X) 1               |                          | 2      | 3        |           | 5         | 8      | 2          | $\supset X$             |
| ***        | > | Reg1_OUT           | S 0               |      | 0          | 1\ 0                 | $\supset \subset$        | 1      | X 2      | X 3       |           | 5      | X          | 1                       |
| ***        | > | Reg2_OUT           | S 0               |      | 0          | 1\ 0                 |                          | 1 1    |          | X 2       |           | 3      | 8          |                         |
| **         | > | Operand2_OUT       | S 0               |      | 0          |                      |                          | 1      |          | X 2       |           | 3      | 1          | $\overline{\mathbb{X}}$ |
| **         | > | Read_Data_OUT      | S 0               |      | 0          | 1                    | 1                        |        |          |           |           |        |            |                         |
| ***        | > | Write_Data_OUT     | S 0               |      | 0          | 1                    | 1                        | 2      | 3        | $\supset$ | 5         | 8      | <b>X</b> 2 | $\supset \!\!\! X$      |
| out        |   | Branch             | В 0               |      |            |                      |                          |        |          |           |           |        |            |                         |
| ***        | > | Write_Register_OUT | U 0               |      | 0          | X 1                  | $\supset \!\!\! \subset$ | 2      | 3        | X 4       |           | 5      |            | $\supset$               |
| ***        | > | WriteData          | S 0               |      | 0          | 1\ 0                 |                          | 1      | 1        | X 2       |           | 3      | 8          |                         |
| out        |   | JAL                | В 0               |      |            |                      |                          |        |          |           |           |        |            |                         |
| out        |   | Jump               | В 0               |      |            |                      |                          |        |          |           |           |        |            |                         |
| out        |   | ZERO               | В 0               |      |            |                      |                          |        |          |           |           |        |            |                         |
|            |   |                    |                   |      |            |                      |                          |        |          |           |           |        |            |                         |

تست دوم: تست دلخواه: دستورات اسمبلی معادل این تست در زیر قرار گرفته است، در این تست هدف این بوده که از دستورات اسمبلی معادل این تست در زیر قرار گرفته است. دستورات اسمبلی این تست به استفاده شده و همچنین مانور زیادی روی دستورات اسمبلی این تست به شرح زیر است:

Line1: LB r0, 15(r0) - Load byte from memory address calculated by 15 + r0 into r0

Line2: LB r1, 6(r0) - Load byte from memory address calculated by 6 + r0 into r1.

Line3: ADD r2, r1, r0 - Add: r2 = r1 + r0.

Line4: SUB r5, r1, r0 - Subtract: r5 = r1 - r0.

Line5: MULT r2, r1, r0 - Multiply: r2 = r1 \* r0.

Line6: OR r3, r1, r0 - Logical OR: r3 = r1 OR r0.

Line7: XOR r4, r1, r0 - Logical XOR: r4 = r1 XOR r0.

Line8: ADDi r2, r4, -1 - Add immediate: r2 = r4 + (-1).

Line9: SB r2, r6(7) - Store byte from r2 into memory address calculated by 7 + r6.

Line10: LB r1, r6(7) - Load byte from memory address calculated by 7 + r6 into r1.

Line11: J 14 - Jump to address 14.

Line12: JAL 16 - Jump and link (save return address) to address 16.

Line14: JR r4 - Jump to address contained in r4.

Line16: BNE r0, r7, 5 - Branch to address current address + 4 + (5\*4) if r0  $\neq$  r7.

Line22: BEQ r1, r2, -7 - Branch to address current address + 4 + (-7\*4) if r1 = r2.

دستورات اسمبلی انجام شده به شرح زیر است، دقت کنید که در سمت چپ شماره خطوط (شماره خط دستور در حافظه) نوشته شده است تا بررسی jump ها و branch ها به دقت صورت گیرد.

| #   Instruction              | Binary Representation | Hexadecimal  | Decimal |
|------------------------------|-----------------------|--------------|---------|
|                              |                       |              |         |
| 1   `LB r0, 15(r0)`          | 0111000000001111      | 700 <b>F</b> | 28687   |
| 2   `LB r1, 6(r0)`           | 0111000001000110      | 7046         | 28742   |
| 3   `ADD r2,r1,r0`           | 0000001000010000      | 0210         | 528     |
| 4   `SUB r5,r1,r0`           | 0000001000101001      | 0229         | 553     |
| 5   `MULT r2,r1,r0`          | 0000001000010100      | 0214         | 532     |
| 6   `OR r3,r1,r0`            | 0000001000011011      | 021 <b>B</b> | 539     |
| 7   `XOR r4,r1,r0`           | 0000001000100101      | 0225         | 549     |
| 8   `ADDi r2,r4,-1`          | 0010100010111111      | 28 <b>BF</b> | 10431   |
| 9   `SB r2, r6(7)`           | 0110110010000111      | 6C87         | 27783   |
| 10   `LB r1, r6(7)`          | 0111110001000111      | 7C47         | 31815   |
| 11   <b>`J</b> 14 <b>`</b>   | 111000000001110       | E00E         | 57358   |
| 12   <b>`JAL</b> 16 <b>`</b> | 1111000000010000      | F010         | 61456   |
| 14   `JR r4`                 | 0000100000000111      | 0807         | 2055    |
| 16   `BNE r0,r7,5`           | 1001000111000101      | 91 <b>C5</b> | 37317   |
| 22   <b>`BEQ r1,r2,-</b> 7`  | 1000001010111001      | 82 <b>B9</b> | 33465   |
|                              |                       |              |         |

توضيح مثال: ابتدا دستور 1 اجرا شده و مقدار 10 = 0 مى شود (چون در مكان 15 حافظه مقدار 10 ريخته شده) سپس خط دوم اجرا شده و مقدار 70 حافظه و مقدار 10 ريخته شده) سپس خط دوم اجرا شده و مقدار 71 مى شود، (چون در مكان 6 + 70 حافظه يعنى مكان 16 حافظه مقدار 6 ريخته شده). سپس در خط سوم 16 = 72 عاط علام و خط چهارم عطط علام عدم عدار خط هشتم 14 = 73 و در خط هشتم 14 = 73 و در خط هشتم 14 = 73 و در خط دهم، مقدار خانه با آدرس 7 برابر مقدار 72 يعنى 11 مى شود و در خط دهم، مقدار خانه با آدرس 7 در رجيستر 17 ريخته مى شود يعنى 11 = 11.

#### Waveform Test2:

|             | Name                 | Value at      | 0 ps<br>0 ps | 64              | 0,0 ns          |       | 1.2       | 8 us   |       | 1.92     | us     | 2         | 2.56 us | 5           |       | 3.2 u     | s     |        | 3.84 t   | JS   |           | 4.48 t | s     | 5      | .12 us |       | 5.   | .76 us        |       | 6        | 4 us    |       | 7.04       | 1 us |          | 7.68   | us          |       | 8.3 <u>2</u> u | s    | 8     | 3.96 us     |        | 9.     | .6 us |               |
|-------------|----------------------|---------------|--------------|-----------------|-----------------|-------|-----------|--------|-------|----------|--------|-----------|---------|-------------|-------|-----------|-------|--------|----------|------|-----------|--------|-------|--------|--------|-------|------|---------------|-------|----------|---------|-------|------------|------|----------|--------|-------------|-------|----------------|------|-------|-------------|--------|--------|-------|---------------|
|             |                      | 0 ps          | o ps         |                 |                 |       |           |        |       |          |        |           |         |             |       |           |       |        |          |      |           |        |       |        |        |       |      |               |       |          |         |       |            |      |          |        |             |       |                |      |       |             |        |        |       |               |
| <u>in</u> _ | CLOCK                | B 0           |              | ummu            |                 |       |           |        | UMUUM |          | Manara |           |         | ww          | nunu  | nunu      | MUMU  | nun    | mm       |      |           |        | MILMI |        | nunu   | m     | NUMU |               | uuu   | ww       | 1001001 | ununu | ununu      | MM   | mum      |        |             |       |                |      | wwn   | unun        | uunu   | munu   | nunu  | <u> 10000</u> |
| *           | > PC_OUT             | S 0           | 0            | $\times$        | <u> </u>        | 2     | $\supset$ | 3      | X 4   | $\Box$ X | 5      | $\propto$ | 6       | $X_{\perp}$ | 7     | $\subset$ | 8     | 9      | $\Box$ X | 10   | $\supset$ | 11     | _X_   | 14     | X1     | 2X    | 16   | $\perp X$     | 22    | X        | 16      | 22    | <u>2</u> X | 16   | $\bot X$ | 22     | $X_{\perp}$ | 16    | 22             | X    | 16    | $X_{\perp}$ | 22     | 16     | 5_X   | 22            |
| <b>#</b>    | > Instruction_OUT    | в 00000000000 | 0000000      | 000000          | 000000          | 00000 | 100       | 010000 | 1001  | 00010    | 00100  | 001/0     | 01000   | 01)(00      | 10001 | 0)(10     | 00101 | 1)(110 | 01000    | 1100 | 0100      | 00000  | 000/1 | 000000 | 0000   | 00001 | 0001 | 1100          | 00101 | 011)(0   | 001110  | 0,001 | 01011      | 0001 | 1100)    | 001010 | 1100        | 01110 | 00010          | 1011 | 00011 | 100 0       | 010101 | 1)(000 | 11100 | (1010)        |
| eut :       | > ALU_result_OUT     | S 0           | 0            | $\neg \chi$     | 15              | Λ     | 10        | 6      | Υ     | -4       | X90000 | 000000    | 14      | ТΥ          | 12    | ŻΧ        | 11    | W      |          | 7    |           | Ж      | 0     | 8      | Τχ-    |       |      |               |       |          |         |       |            |      |          | 0      |             |       |                |      |       |             |        |        |       | $\rightarrow$ |
| <b>34</b>   | > Reg1_OUT           | S 0           |              | 0               | X               | 10    | ( )       |        |       |          | 6      | 5         |         | П           |       | ΙX        | 12    | Χ      | П        | 0    |           | ) 1    | Σ     | 12     | X      |       | 10   |               | ( 11  | $\Box$ X | 10      | X     | 11         | χ 1  | 0        | 11     | $\Box \chi$ | 10    | Χ              | 11   | ( 10  | 0 X         | 11     | X      | 10    | (11           |
| eut :       | > Reg2_OUT           | S 0           |              | 0               | $\equiv_{\chi}$ | () 0  | \(6)\     |        |       |          | 1      | 0         |         |             |       | χ         | 60    |        | 11       | χ 6  | χt:       | X      |       | 10     |        |       | χ    | 13            | 11    | $-\chi$  | 13      | χ     | 11         | χ 1  | 3        | 11     | $\pm \chi$  | 13    | χ              | 11   | 1:    | 3 X         | 11     | $\chi$ | 13    | X11           |
| eut :       | > WriteData          | S 0           |              | 0               | $\neg \chi$     | () O  | \(6)\     | $\Box$ |       |          | 1      | 0         |         |             |       | χ         | 60    |        | 11       | χ 6  | )(i       | X      |       | 10     |        |       | χ    | 13            | 11    | Пχ       | 13      | χ     | 11         | χ 1  | 3        | 11     | Τχ          | 13    | χ              | 11   | 1     | 3 X         | 11     | χ      | 13    | (11)          |
| out :       | > Read_Data_OUT      | S 0           | 0            | $-\chi$         | 10              | XX    | 6 X       |        |       |          |        |           | 0       |             |       | Н         | H     | П      |          | χ 1  | 11 )      | -      |       |        |        |       |      |               |       |          |         | Н     |            | 0    |          |        |             |       |                |      |       |             |        | H      |       | ₩.            |
| out         | > Write_Data_OUT     | S 0           | 0            | $\equiv_{\chi}$ | 10              | XX    | 6 X       | 16     | -χ-   | -4       | XXXXX  | 000000    | 14      | ТХ          | 12    | Ж         | 11    | W      | 7        | XX 1 | 11        | (X     | .0    | 8      | χ 1    | 13 X  | χ    |               |       |          |         |       |            |      |          |        | 0           |       |                |      |       |             |        |        |       | ₩,            |
| out.        | > Write_Register_OUT | U 0           |              | 0               |                 | X 1   | Ξχ        | 2      | χΞ    | 5        | 2      | Χ         | 3       | X           | 4     | X         |       | 2      |          | χ=   | 1         | -      | 0     |        | X      |       | 7    | $\rightarrow$ | 2     | Тχ       | 7       | χ     | 2          | χ 7  | χ        | 2      | χ           | 7     | χ              | 2 >  | 7     | $-\chi$     | 2      | χ      | 7     | (2)           |
| out         | > Operand2_OUT       | S 0           | 0            | χ               | 15              | χ 6   | , T       | _      |       |          | 10     | 0         |         | Ħ           |       | χĒ        | -1    | χ      |          | 7    | $\equiv$  | 14     | Τχ    | 10     | X      | 16    | W.   | 13            | ( 11  | ΞX       | 13      | χ     | 11         | χ 1  | 3        | 11     | Τχ          | 13    | χ              | 11   | 1     | 3 X         | 11     | X      | 13    | (11)          |
| is.         | ALU_ENABLE           | B 1           |              |                 |                 |       |           |        |       |          |        |           |         | Н           |       | H         |       | Н      | Н        |      | П         |        |       |        |        | П     |      |               |       |          |         | Н     |            |      |          | Н      |             | -     |                |      | Ŧ     |             |        | H      |       | #             |
| out         | Branch               | В 0           |              |                 |                 |       |           |        |       |          | Ш      |           |         | Н           |       |           |       | Ш      | П        |      |           |        |       |        |        | Ш     | т    |               |       | Н        | -       | Н     |            |      |          |        |             |       |                |      |       |             | -      |        |       | -             |
| out         | ZERO                 | В 0           |              |                 | П               |       |           |        |       |          |        |           |         | П           |       |           |       |        | П        |      |           |        |       |        |        | П     |      |               | m     | Н        | 111     | 10    | 111        | 1    |          | ш      | m           |       | 10             |      | ı     | H           | -      | 10     |       | 1             |
| out         | JAL                  | В 0           |              |                 | П               |       |           |        |       |          |        |           |         | П           |       | П         |       |        | П        |      |           |        |       |        |        |       | 7    |               |       |          |         |       |            |      |          |        |             |       |                |      |       |             |        | l i    |       |               |
| out         | Jump                 | В 0           |              |                 |                 |       |           |        |       |          |        |           |         |             |       |           |       |        |          |      |           |        |       |        |        | H     | ī    |               |       |          |         |       |            |      |          |        |             |       |                |      |       |             |        |        |       | П             |

دقت شود که شماره خط دستورات توضیح داده شده دقیقا در PC\_OUT قابل مشاهده است. مقادیر حاصل هر عملیات را نیز میتوان در reg1\_Out یا reg2\_Out بنابر دستور انجام شده مشاهده کرد. برای سادگی مصحح دور مقاصد احتیاج به مشاهده مستطیل رسم شده است.

### تست سوم:

دستورات تست سوم به شکل زیر است:

| Line | Asssembly       | Machine Code     | Decimal |
|------|-----------------|------------------|---------|
| 1    | ADDi r1, r0, 20 | 001000001010100  | 8276    |
| 2    | SUBi r2, r0, 10 | 0011000010001010 | 12426   |
| 3    | ANDi r3, r1, 4  | 0100001011000100 | 17092   |
| 4    | ORi r4, r1, 6   | 0101001100000110 | 21254   |
| 5    | J 8             | 111000000001000  | 57352   |
| 6    | JR r1           | 0000001000000111 | 519     |
| 8    | JAL 6           | 111100000000110  | 61446   |
| 20   | SB r7, r1(0)    | 0110001111000000 | 25536   |

دستورات خط به خط به شکل زیر اجرا می شوند:

r1 = r0 + 20 = 20

de اول: r2 = r0 - 10 = -10

de دوم: r2 = r0 - 10 = -10

de wوم: 4 = 4 & r3 = r1

de wed: r3 = r1

de wed: r4 = r1 | 6 = 10100 | 00110 = 10110 = 21

de wed: r4 = r1 | 6 = 10100 | 00110 = 10110

de wed: r4 = r1 | 6 = 10100 | 00110 = 6 | r4 = r1

de wed: r5 = r1

de wed: r6 = r1

de wed: r6 = r1

de wed: r7 = r1

de wed: r1

de wed: r1

de wed: r2

de wed: r3

de wed: r3

de wed: r4

de wed: r4

de wed: r4

de wed: r5

de wed: r5

de wed: r6

de wed:



تصویر waveform بالا به وضوح مقادیر را نشان می دهد. (برای مشاهده مقادیر محاسباتی به ALU\_result\_OUT و برای مشاهده درست انجام شدن جامپها به مقادیر PC\_OUT توجه شود.