درس معماری کامپیوتر نیمسال دوم ۲۰-۳۰ استاد: دکتر حسین اسدی



دانشکده مهندسی کامپیوتر

#### تمرین سری پنجم

- پرسشهای خود را در صفحه quera مربوط به تمرین مطرح نمایید.
- سوالات نظری را حتماً به صورت انفرادی و سوالات عملی را میتوانید در گروههای دو نفر تحویل دهید.
  - پاسخها را به صورت تایپی بنویسید.
- اسکرینشاتها، عکسها و فایلهای مربوط به سوال عملی را در فایل فشرده مربوطه در cw و quera قرار دهید. هر گونه عدم تطابق بین دو تمرین آپلود شده در دو سایت منجر به از دست رفتن نمره تمرین مربوطه می شود.
  - پی دی اف قسمت تئوری را در سامانه cw و quera بارگذاری کنید.
  - هُرَ دانشجو ميتواند حداكثر سه تمرين را با دو روز تأخير بدون كاهش نمره ارسال نمايد.

# تمارين تئوري

۱. فرض کنید گونهای از پردازنده میپس را در اختیار دارید که از دستورات addi و ori و sw و sw و R-format و beq پشتیبانی میکند و مسیر داده آن به شکل زیر است. تابع منطقی تولیدکننده سیگنالهای کنترلی خارج شده از واحد کنترل این پردازنده را بدست آورید.



۲. در مسیرداده پردازنده MIPS تغییرات زیر که با رنگ آبی در مدار مشخص شدهاند را اضافه کردهایم:



- آ) مشخص کنید که سیگنال کنترلی جدیدی که اضافه کردهایم چیست و به چه منظوری اضافه شده است؟
- ب) در صورتی که این سیگنال ۱ شود، مقادیر سیگنالهای کنترلی ALUSrc ، MemWrite ، Branch ، RegDst را مشخص کنید.
- ۳. مدار کنترلکننده ALU در پردازنده MIPS را رسم کنید که ورودیهای Funct و Funct را به عنوان سیگنالهای کنترلی دریافت و خروجی مربوطه را تولید میکند. دقت کنید که در این سوال علاوه بر رسم مدار کنترلکننده ALU باید شرح کاملی نیز از آن ارائه گردد.
  - ۴. یکی از مشکلات متداول در مدار های مجتمع بر پایه سیلیکون، ثابت شدن مقدار یک سیگنال روی ۰ یا ۱ است.
- آ) فرض کنید سیگنال RegWrite متصل به رجیستر فایل روی مقدار ثابت شده باشد، در این صورت اجرای چه دستوراتی با مشکل مواجه می شوند؟ توضیح دهید.
- ب) در صورتی که بیت صفرم ALUop روی مقدار ۱۰ ثابت شود، اجرای کدام دستورات با مشکل مواجه می شوند؟ توضیح دهید.
  - ج) در صورتی که RegDest روی ۱ ثابت شود، کدام دستورات با مشکل مواجه می شوند؟ توضیح دهید.
- ه و ورودی دوم b و ورودی دوم ه این شکل که ورودی اول a و ورودی دوم a و ورودی دوم این شکل که ورودی اول a و ورودی دوم a flag در دستور داده می شوند و در مسیرداده مقدار a-b توسط a محاسبه می شود و اگر overflow رخ دهد و معروطه a برابر با یک می شود. در نهایت با داشتن بیتهای آخر a a مقدار خروجی دستور slt بدست می آید. منطق بدست آوردن خروجی را ابتدا در یک جدول نشان دهید و سپس عبارت منطقی آن را بنویسید.

## تمارين عملي

در این تمرین قصد داریم مسیرداده و واحد کنترلی پردازنده MIPS را به صورت کامل طراحی کنیم. همچنین از قطعاتی که در دو تمرین قبل طراحی کردهاید یعنی ALU و بانک ثبات و حافظه در ساخت پردازنده خود استفاده کنید. پس از پایان این تمرین شما با دانش معماری خود یک واحد پردازشی تولید کردهاید که توانایی اجرای برنامههای ساده را دارد. دقت کنید که این تمرین را به صورت کامل انجام دهید و حتما تستهای کافی را روی آن انجام دهید چرا که در غیر این صورت در فازهای بعدی با مشکل مواجه خواهید شد. پس از ساخت کامل این پردازنده باید بتوانید برنامههای ساده را روی آن اجرا کنید که نحوه تست کردن را نیز در ادامه ذکر میکنیم.

برای یادآوری دستورات تمرین سری قبل آورده شدهاند. مانند پردازندهی MIPS این پردازنده نیز سه نوع کدگذاری دستور دارد: Register, Immediate, Jump. تعریف هر کدام از این دستورات در زیر آمده است:

• Register Instructions: این دستورات همان طور که از اسم آنها پیدا است برای زمانی استفاده می شوند که قرار است به کمک محتوای دو ثبات، یک ثبات دیگر را مقداردهی کنیم. این دستورات دارای فرمت زیر هستند:

| opcode | rs     | $\operatorname{rt}$ | $\operatorname{rd}$ | funct  |
|--------|--------|---------------------|---------------------|--------|
| 4 bits | 3 bits | 3 bits              | 3 bits              | 3 bits |

دقیقا مثل پردازندهی MIPS در تمامی دستورات این نوع، ثبات opcode آنها برابر صفر است و بر اساس مقدار سیگنال funct میتوان نوع عملیات را تعیین کرد. جدول عملیات در زیر آمده است:

| Mnemonic | Operation                   | funct |
|----------|-----------------------------|-------|
| ADD      | $rd \leftarrow rs + rt$     | 000   |
| SUB      | $rd \leftarrow rs - rt$     | 001   |
| AND      | $rd \leftarrow rs \& rt$    | 010   |
| OR       | $rd \leftarrow rs \mid rt$  | 011   |
| MULT     | $rd \leftarrow rs * rt$     | 100   |
| XOR      | $rd \leftarrow rs \hat{r}t$ | 101   |
| JR       | $PC \leftarrow rs$          | 111   |

● Immediate Instructions: این دستورات خود سه نوع هستند: (۱) یا مسئول یک پرش شرطی هستند، (۲) یا برای load و store استفاده می شوند (۳) یا اینکه برای انجام دادن یک عملیات با یک مقدار ثابت و ثبات هستند. فرمت این دستورات مانند شکل زیر است:

| opcode | rs     | $\operatorname{rt}$ | immediate |
|--------|--------|---------------------|-----------|
| 4 bits | 3 bits | 3 bits              | 6 bits    |

لیست این دستورات و opcodeهای آن در زیر آمده است:

| Mnemonic | Operation                                                        | opcode |
|----------|------------------------------------------------------------------|--------|
| ADDi     | $rt \leftarrow rs + SIGN\_EXTEND(immediate)$                     | 0010   |
| SUBi     | $rt \leftarrow rs - SIGN\_EXTEND(immediate)$                     | 0011   |
| ANDi     | $\mathrm{rt} \leftarrow \mathrm{rs} \ \& \ \mathrm{immediate}$   | 0100   |
| ORi      | $rt \leftarrow rs \mid immediate$                                | 0101   |
| SB       | $MEM[rs + SIGN\_EXTEND(immediate)] \leftarrow rt$                | 0110   |
| LB       | $rt \leftarrow MEM[rs + SIGN\_EXTEND(immediate)]$                | 0111   |
| BEQ      | if (rt == rs): $PC \leftarrow PC + SIGN\_EXTEND(immediate << 1)$ | 1000   |
| BNQ      | if (rt != rs): $PC \leftarrow PC + SIGN\_EXTEND(immediate << 1)$ | 1000   |

در رابطه با این نوع دستورات به نکات زیر توجه کنید:

 $<sup>^{1}</sup>$ conditional branch

- دقت كنيد كه مقدار immediate در دستورات ANDi و ORi و sign extend نمی شوند.
- اگر به یاد داشته باشید زمانی که در پردازنده میپس پرش نسبی ۲ داشتیم به اندازه ی ۲ بیت مقدار immediate و byte aligned شیفت می دادیم چرا که دستورات 4 byte aligned بودند. اما در اینجا از آنجا که دستورات byte aligned به معنای شیفت دادن هستند باید یک واحد مقدار immediate را شیفت دهید. در دستورات نیز علامت >> به معنای شیفت دادن است.

• Jump Instructions: این دستورات برای پرش استفاده می شوند. شکل این دستورات به صورت زیر است:

| opcode | NOT USED | address |
|--------|----------|---------|
| 4 bits | 5 bits   | 7 bits  |

همان طور که مشاهده میکنید در اینجا طول آدرس ۷ بیت است چرا که با توجه به طراحی ما و اندازه ی حافظه این پردازنده می تواند حداکثر ۱۲۸ دستور را در خود ذخیره و اجرا کند. همچنین همان طور که از اسم آن پیدا است بیتهای NOT می تواند حداکثر ۱۲۸ دستورات شامل دو طرفته می شوند. این سری از دستورات شامل دو دستور زیر هستند:

| Mnemonic | Operation                                            | opcode |
|----------|------------------------------------------------------|--------|
| J        | $PC \leftarrow address << 1$                         | 1110   |
| JAL      | $R[7] \leftarrow PC + 2, PC \leftarrow address << 1$ | 1111   |

در نهایت نیز به این موضوع توجه کنید که تمامی مقادیر opcode و funct که نوشته شدهاند پیشنهادی هستند و در صورت نیاز می توانید آنها را تغییر دهید حتما در گزارش خود ذکر کنید که دستورات شما چه opcode یا funct هایی دارند.

#### تست پردازنده ۱

برای تست این پردازنده باید تابع فیبوناچی با ورودی ۵ را به پردازنده دهید و نشان دهید خروجی صحیح است.

#### تست پردازنده ۲ و ۳

دو تست دیگر به انتخاب خود بنویسید. در هر دو تست باید از تعداد زیادی پرش و عملیات محاسباتی استفاده کنید تا صحت برنامه شما به صورت کامل مشخص شود. همچنین خروجی تستها باید منطقاً قابل ارزیابی و تحلیل باشند به صورتی که هدف تست را باید در گزارش خود بنویسید. همچنین ورودی و خروجی و روند تستهای شما باید به صورت کامل و واضح مشخص باشند به صورتی که بتوانید با یک شبه کد" تست خود را در گزارش توضیح دهید.

### گزارش

برای گزارش این تمرین روند ساخت پردازنده را شرح دهید. همچنین نحوه انجام تستها، شبه کدها، کد دستورات ماشین، نحوه انتقال دستورات ماشین به ROM و همچنین خروجی نهایی را باید به صورت کامل در گزارش خود شرح دهید.

<sup>&</sup>lt;sup>2</sup>relative jump

<sup>&</sup>lt;sup>3</sup>psudo code