# 厦门大学《计算机组成原理》课程期末试卷

软件学院 软件工程系 2017 级 软件工程专业 主考教师: 曾文华 高星 试卷类型: (A卷)

| _  | 、 选择题(请从 A、B、C、D 中选择唯一的一个正确答案, 15 小题, 每       |
|----|-----------------------------------------------|
|    | 小题 1 分,共 15 分;在答题纸填写答案时请写上每小题的对应编号)           |
| 1. | 冯•诺依曼计算机工作方式的基本特点是。                           |
|    | A. 多指令流单数据流 B. 按地址访问并顺序执行指令                   |
|    | C. 堆栈操作 D. 存储器按内容选择地址                         |
| 2. | 不同的信号共用一组信号线,分时传送,这种总线传输方式是                   |
|    | A. 猝发 B. 并行                                   |
|    | C. 串行 D. 复用                                   |
| 3. | 在三种集中式总线控制中,方式对电路故障最敏感。                       |
|    | A. 链式查询 B. 计数器定时查询                            |
|    | C. 独立请求 D. 链式查询和独立请求                          |
| 4. | 在同步通信中,一个总线周期的传输过程是。                          |
|    | A. 先传输数据,再传输地址 B. 只传输数据                       |
|    | C. 先传输地址,再传输数据 D. 只传输地址                       |
| 5. | 主存储器和 CPU 之间增加 Cache 的目的是。                    |
|    | A. 解决 CPU 和主存之间的速度匹配问题 B. 扩大主存储器的容量           |
|    | C. 扩大 CPU 中通用寄存器的数量 D. 既扩大主存容量又扩大 CPU 通用寄存器数量 |
| 6. | 在程序的执行过程中,Cache 与主存的地址映射是由。                   |
|    | A. 操作系统来管理的 B. 程序员调度的                         |
|    | C. 硬件自动完成的 D. 编译器完成的                          |
| 7. | 相联存储器是按进行寻址的存储器。                              |
|    | A. 堆栈存取方式 B.地址指定方式                            |
|    | C. 内容指定方式 D. 地址指定与堆栈存取方式结合                    |
| 8. | 在 DMA 方式中,周期窃取是窃取一个。                          |
|    | A. 存取周期 B. 指令周期                               |
|    | C. CPU 周期       D. 总线周期                       |
| 9. | 在小数定点机中,下述说法正确的是。                             |
|    | A. 原码能表示-1 B. 补码能表示-1                         |
|    | C. 反码能表示-1 D. 原码、补码、反码都能表示-1                  |

| 10. | 在定点补码运算器中,若采用双符号位,当时表示结果溢出。 A. 双符号位相同 B. 双符号位不同 C. 双符号位均为 1 D. 双符号位均为 0                                                                        |
|-----|------------------------------------------------------------------------------------------------------------------------------------------------|
| 11. | 长度相同但格式不同的两种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为。  A. 两者可表示的数的范围和精度相同  B. 前者可表示的数的范围大但精度低  C. 后者可表示的数的范围大且精度高  D. 前者可表示的数的范围大且精度高 |
|     | C. 沿名可从外间效的范围入丘相交间                                                                                                                             |
| 12. | 在 CPU 中跟踪指令后续地址的寄存器是。                                                                                                                          |
|     | A. MAR B. IR C. MDR D. PC                                                                                                                      |
| 13. | 寄存器间接寻址方式中,操作数在中。 A. 通用寄存器 B. 堆栈 C. 主存单元 D. 指令本省                                                                                               |
| 14. | 为了缩短指令中地址码的位数,应采用方式。 A. 立即数寻址 B. 间接寻址 C. 直接寻址 D. 寄存器寻址                                                                                         |
| 15. | 在下列叙述中,能反映 RISC 的特征。 A. 丰富的寻址方式 B. 难以用优化编译生成高效的目标代码 C. 控制器采用微程序设计 D. 指令长度固定                                                                    |
| _   | 、 填空题(10 个空,每一空 1 分,共 10 分;在答题纸填写答案时请写上每个空格的对应编号)                                                                                              |
| 1.  | 总线判优控制是为了解决多个部件同时申请总线时的 <u>(1)</u> 问题,总线通信控制是为了解决通信双方 <u>(2)</u> 问题。                                                                           |
| 2.  | I/O 的编址方式可以分为独立编址和统一编址两大类,前者需有独立的 I/O 指令,后者可通过(3)指令和 I/O 设备交换信息。                                                                               |
| 3.  | 单重中断和多重中断的区别是:在单重中断的中断服务程序中,开中断指令位于 <u>(4)</u> 之前;在多重中断的中断服务程序中,开中断指令位于 <u>(5)</u> 之后。                                                         |
| 4.  | 毫微程序设计采用两级微程序设计方法,第一级微程序采用 <u>(6)</u> 微指令,并行功能不强,但有严格的顺序结构;第二级微程序采用 <u>(7)</u> 微指令,具有很强的并行操作能力。                                                |
| 5.  | 设总线的时钟频率为 8MHz, 1 个总线周期等于 4 个时钟周期,总线宽度为 16 位,则总线的带宽为。                                                                                          |

6. 在异步串行传送系统中,字符格式为:1个起始位、8个数据位、1个校验位、1个停止位,要求每秒

传送 120 个字符,则传送的波特率为: \_\_\_(9)\_\_。

| 7. | 设转移指令   | 令的机器码为 2 个 | 字节,其中第 | 1个字节为操作码, | 第2个字  | <b>芷节为地址码。</b> 已 | 知当前指令 | 令地 |
|----|---------|------------|--------|-----------|-------|------------------|-------|----|
|    | 址为 240, | 要求转移到200,  | 则转移指令的 | 的第2个字节的机器 | 码是(用- | 十六进制表示):         | (10)  | _0 |

- 三、 判断题(下列表述正确的打√,错误的打×,10 小题,每小题 1 分,共 10 分:在答题纸填写答案时请写上每小题的对应编号)
- 1. 在 Cache 的写操作时,对 Cache 与主存单元同时修改的方法称为写回(或拷回)法。
- 2. 汉明码可以发现1位出错,并能纠正1位出错。
- 3. 循环冗余校验码可以发现1位出错,但不能纠正1位出错。
- 4. CPU 在指令执行周期结束时刻查询中断请求信号(在开中断情况下)。
- 5. 采用流水线技术的计算机一定是 RISC 计算机。
- 6. 屏蔽技术可以改变中断响应的优先级次序。
- 7. 在指令长度相同的情况下,所有指令的取指周期都是相同的。
- 8. 在微指令编码方式中,编码效率最低的是直接编码方式。
- 9. 动态微程序设计的控制存储器可采用掩模 ROM (Mask ROM) 实现。
- 10. 指令操作数所需的数据可以来自控制存储器。
- 四、 名词解释(请写出下列英文缩写的中文全称,10 小题,每 1 小题 1 分, 共 10 分;在答题纸填写答案时请写上每小题的对应编号)

1. FLOPS 2. CPI

3. RLLC 4. CRC

5. CAM 6. VHDL

7. DDR SDRAM 8.LRU

9. RAID 10. VLIW

- 五、 问答题(5小题,每小题3分,共15分;在答题纸填写答案时请写上每小题的对应编号)
- 1. 取指周期的任务是什么?间指周期的任务是什么?中断周期的任务是什么?
- 2. 微指令的编码方式主要有哪几种? 微指令序列地址(后续微指令的地址)的形成方法主要有哪几种?
- 3. DRAM 为什么需要刷新(再生)?通常有哪几种刷新方式?哪种刷新方式存在"死时间"?哪种刷新方式不存在"死时间"?哪种刷新方式可以缩短"死时间"?
- **4.** 异步通信的应答方式分为哪三种类型?请在下面的图中画出三种类型主模块请求与从模块回答的关系 (需同时在图上标明应答方式的类型)。



- 5. 设某计算机有 4 个中断源 A、B、C、D, 其硬件排队优先次序为 A-> B-> C-> D。现要求将 4 个中断源的处理次序改为 C-> A-> D-> B。
  - (1) 请写出 4 个中断源的屏蔽字。
  - (2) 若 4 个中断源同时有中断请求,请画出 CPU 执行程序的轨迹。
- 六、 设计题(共40分。其中1-3小题是选做题,请任选2小题;第4小题是 必做题。在答题纸填写答案时请写上每小题的对应编号)
- 1. (12 分)某 Cache-主存层次结构中,主存容量为 1MB, Cache 容量为 4KB,块长为 4 个字,每个字为 32 位,访存地址为字节地址。要求:
  - (1)分别画出直接映射方式、全相联映射方式、四路组相联映射方式下,主存的地址格式和 Cache 的地址格式。
  - (2) 直接映射方式下,地址为 12345H(十六进制)的主存单元,映射到 Cache 的哪个块?如果该 Cache 块的主存字块标志及有效位为以下三种情况,哪种情况 Cache 命中了?

 (3) 四路组相联方式下,地址为 6789AH(十六进制)的主存单元,映射到 Cache 的哪个组?如果该 Cache 组的四个主存字块标志及有效位为以下三种情况,哪种情况 Cache 命中了?如果命中,是命中到哪一个字块?

第1种情况:

| 字块号  | 主存字块标志     | 有效位 |
|------|------------|-----|
| 字块 0 | 1110011100 | 1   |
| 字块1  | 1110011110 | 1   |
| 字块 2 | 1110011110 | 1   |
| 字块 3 | 1110011111 | 1   |

#### 第2种情况:

| 字块号  | 主存字块标志     | 有效位 |
|------|------------|-----|
| 字块 0 | 0110011100 | 0   |
| 字块 1 | 0110011101 | 0   |
| 字块 2 | 0110011110 | 0   |
| 字块 3 | 0110011111 | 0   |

### 第3种情况:

| 字块号  | 主存字块标志     | 有效位 |
|------|------------|-----|
| 字块 0 | 0110011100 | 1   |
| 字块 1 | 0110011101 | 1   |
| 字块 2 | 0110011110 | 1   |
| 字块 3 | 0110011111 | 1   |

- 2. (12 分) 某 CPU 有 20 根地址线、16 根数据线,M/-IO 为访问存储器与访问 I/O 的控制线(高电平访问存储器,低电平访问 I/O),-RD 为读控制信号(低电平有效),-WR 为写控制信号(低电平有效); CPU 通过 BHE 和 A<sub>0</sub>来实现按字节或字(1 个字=16 位)两种形式访问存储器(如下表所示)。现有 32KB ROM、64KB ROM、32KB RAM、64KB RAM 存储器芯片,以及 74LS138 译码器、各种门电路芯片。请问:
  - (1) CPU 按字节访问存储器的地址范围是多少? CPU 按字访问存储器的地址范围是多少?
  - (2) 画出 CPU 与存储器的连接图。要求最小 64KB 为用户存储区,相邻 64KB 为系统程序区; CPU 既可以按字访问存储器,也可以按字节访问存储器,并且按字节访问存储器时,需区分奇偶体。
  - (3)分别写出 CPU 按字访问和按字节访问时,上图(第(2)步画出的图)中每个存储芯片的地址范围(用十六进制表示)。

CPU 访问形式与 BHE 和 A<sub>0</sub> 的关系

| BHE | $\mathbf{A_0}$ | 访问形式 |
|-----|----------------|------|
| 0   | 0              | 字    |
| 0   | 1              | 奇字节  |
| 1   | 0              | 偶字节  |
| 1   | 1              | 不访问  |

3. (12 分)已知 X = 3.3125,Y = 6.125,请采用浮点加减法运算的方法,完成"X - Y = ?"的运算。要求: 先将 X 和 Y 用规格化的浮点数表示,再进行浮点数的加减法运算,运算结果也要用规格化浮点数

表示。浮点数的格式为:阶码为5位(含1位符号位),尾数为11位(含1位符号位);阶码采用移码表示,尾数采用补码表示。

4. (16分)已知 TD-CMA 实验系统在简单模型机方式下的数据通路图如图 1 所示, ALU 的逻辑功能表 如表 1 所示。该简单模型机有 5 条指令,指令的助记符、机器码和说明如下:

| 助记符        |        | 指令机器码            | 说明                      |
|------------|--------|------------------|-------------------------|
| IN         | R0     | 0010 0000        | IN -> R0                |
| ADD        | R0, R0 | 0000 0000        | R0 + R0 -> R0           |
| OUT        | R0     | 0011 0000        | <b>R0</b> -> <b>OUT</b> |
| <b>JMP</b> | addr   | 1110 0000 ****** | addr -> PC              |
| HLT        |        | 0101 0000        | 停机.                     |

该简单模型机的微指令格式如表 2 所示, 5 条指令的微程序流程图如图 2 所示, 微指令的代码如表 3 所示。请问:

(1) 该简单模型机的微指令采用什么编码方式(控制方式)? 微指令的操作控制字段和顺序控制字段各有几位?

如果采用直接编码(直接控制)方式,该简单模型机微指令的操作控制字段需要多么位(假设最高 2 位 M23、M22 仍然需要保留)?

(2) 要求设计一条新的指令,代替原有 5 条指令中的"HLT"指令。该新指令完成将 R0 置为 0 的功能,即执行该指令后,R0=0,其助记符为"CLR R0"。请对图 2 的微程序流程图进行修改,对表 3 的微指令代码表进行修改,使该简单模型机具有新指令"CLR R0"的功能(代替原有的"HLT"指令)。注:只需给出图 2 的修改部分,表 3 的修改部分。

提示:可通过"R0减R0,结果送R0",实现将R0置为0的功能。

- (3) 如果该简单模型机(仍然是具有 IN、ADD、OUT、JMP、HLT 等 5 条指令的简单模型机)的控制器采用组合逻辑设计方法进行设计,请写出下列控制信号(微操作命令信号)的最简逻辑表达式:
  - (1)LDIR
  - (2)LDPC
  - (3)RD

假设取指周期在 T0、T1 节拍内完成(对应微程序设计地址为 01 和 03 的 2 条微指令), ADD 指令的执行周期在 T0、T1、T2 节拍内完成(对应微程序设计地址为 30、04 和 05 的 3 条微指令), IN 指令、OUT 指令、HLT 指令的执行周期都是在 T0 节拍内完成(分别对应微程序设计地址为 32、33 和 35 的 1 条微指令), JMP 指令的执行周期在 T0、T1 节拍内完成(对应微程序设计地址为 3C 和 1D 的 2 条微指令)。用 FE 表示取指周期,EX 表示执行周期。

提示: 首先列出每条微指令所发出的控制信号,然后再写出控制信号与取指周期(FE)、执行周期(EX)、节拍(T0、T1、T2)、指令(ADD、IN、OUT、HLT、JMP)之间的逻辑关系。



图 1 简单模型机的数据通路图



图 2 简单模型机微程序流程图

表 1 简单模型机 ALU 的逻辑功能表

| 运算类型     | S3 S2 S1 S0 | CN | 功能                        |          |
|----------|-------------|----|---------------------------|----------|
|          | 0000        | X  | F=A (直通)                  |          |
|          | 0001        | X  | F=B (直通)                  |          |
| 逻辑运算     | 0010        | X  | F=AB                      | (FZ)     |
|          | 0011        | X  | F=A+B                     | (FZ)     |
|          | 0100        | X  | F=/A                      | (FZ)     |
|          | 0101        | X  | F=A 不带进位循环右移 B (取低 3 位) 位 | (FZ)     |
|          | 0110        | 0  | F=A 逻辑右移一位                | (FZ)     |
| 移位运算     |             | 1  | F=A 带进位循环右移一位             | (FC, FZ) |
|          | 0111        | 0  | F=A 逻辑左移一位                | (FZ)     |
|          |             | 1  | F=A 带进位循环左移一位             | (FC, FZ) |
|          | 1000        | X  | 置 FC=CN                   | (FC)     |
|          | 1001        | X  | F=A 加 B                   | (FC, FZ) |
|          | 1010        | X  | F=A 加B 加FC                | (FC, FZ) |
| <b>省</b> | 1011        | X  | F=A 减 B                   | (FC, FZ) |
| 算术运算     | 1100        | X  | F=A 减 1                   | (FC, FZ) |
|          | 1101        | X  | F=A 加 1                   | (FC, FZ) |
|          | 1110        | X  | (保留)                      |          |
|          | 1111        | X  | (保留)                      |          |

<sup>\*</sup>表中"X"为任意态,下同

# 表 2 简单模型机微指令的格式

| 23  | 22  | 21 | 20 | 19  | 18-15 | 14-12 | 11-9 | 8-6 | 5-0     |
|-----|-----|----|----|-----|-------|-------|------|-----|---------|
| M23 | M22 | WR | RD | IOM | S3-S0 | A字段   | B字段  | C字段 | MA5-MA0 |

| A字段 |    |    |      | B字段 |    |   |       | C字段 |   |   |      |
|-----|----|----|------|-----|----|---|-------|-----|---|---|------|
| 14  | 13 | 12 | 选择   | 11  | 10 | 9 | 选择    | 8   | 7 | 6 | 选择   |
| 0   | 0  | 0  | NOP  | 0   | 0  | 0 | NOP   | 0   | 0 | 0 | NOP  |
| 0   | 0  | 1  | LDA  | 0   | 0  | 1 | ALU_B | 0   | 0 | 1 | P<1> |
| 0   | 1  | 0  | LDB  | 0   | 1  | 0 | RO_B  | 0   | 1 | 0 | 保留   |
| 0   | 1  | 1  | LDRO | 0   | 1  | 1 | 保留    | 0   | 1 | 1 | 保留   |
| 1   | 0  | 0  | 保留   | 1   | 0  | 0 | 保留    | 1   | 0 | 0 | 保留   |
| 1   | 0  | 1  | LOAD | 1   | 0  | 1 | 保留    | 1   | 0 | 1 | LDPC |
| 1   | 1  | 0  | LDAR | 1   | 1  | 0 | PC_B  | 1   | 1 | 0 | 保留   |
| 1   | 1  | 1  | LDIR | 1   | 1  | 1 | 保留    | 1   | 1 | 1 | 保留   |

# 表 3 简单模型机微指令的代码

| 地址 | 十六进制     | 高五位   | S3-S0 | A 字段 | B 字段 | C 字段 | MA5-MA0 |
|----|----------|-------|-------|------|------|------|---------|
| 00 | 00 00 01 | 00000 | 0000  | 000  | 000  | 000  | 000001  |
| 01 | 00 6D 43 | 00000 | 0000  | 110  | 110  | 101  | 000011  |
| 03 | 10 70 70 | 00010 | 0000  | 111  | 000  | 001  | 110000  |
| 04 | 00 24 05 | 00000 | 0000  | 010  | 010  | 000  | 000101  |
| 05 | 04 B2 01 | 00000 | 1001  | 011  | 001  | 000  | 000001  |
| 1D | 10 51 41 | 00010 | 0000  | 101  | 000  | 101  | 000001  |
| 30 | 00 14 04 | 00000 | 0000  | 001  | 010  | 000  | 000100  |
| 32 | 18 30 01 | 00011 | 0000  | 011  | 000  | 000  | 000001  |
| 33 | 28 04 01 | 00101 | 0000  | 000  | 010  | 000  | 000001  |
| 35 | 00 00 35 | 00000 | 0000  | 000  | 000  | 000  | 110101  |
| 3C | 00 6D 5D | 00000 | 0000  | 110  | 110  | 101  | 011101  |