## به نام خدا

# گزارشکار پروژه هم طراحی سخت افزار و نرم افزار

## فريد افراخته – 990122680092

# فهرست

| بخش اول                           | 1  |
|-----------------------------------|----|
| پياده سازي بخش اول                | 7  |
| بخش دوم ً                         | 8  |
| پیاده سازی بخش دوم                | 14 |
| ٧ وي . ق و <sub>۱</sub>           | 15 |
| پیاده سازی بخش سوم<br>بخش امتیازی | 16 |
| <br>بخش امتیازی                   | 16 |

بخش اول

براي پياده سازي اين مدار ابتدا به Register ها نياز داريم، تا هم بتوانيم FSM و هم ثبات هاي پردازنده را پياده سازي كنيم.



براي اين منظور ابتدا يك Type براي حالت هاي مختلف FSM تعريف كرده و دو سيگنال CurrentState و NextState را تعريف مي كنيم و سپس ساير رجيستر هاي پردازنده را نيز تعريف مي كنيم.

```
type State_t is (S0, HaltCheck ,S1, S2, S3, S4, S5, S6, S7);

--FSM
signal CurrentState, NextState : State_t;
-- Registers
signal R0,R1,R2,R3,IR,PC : std_logic_vector (5 downto 0);
signal R0Next,R1Next,R2Next,R3Next,IRNext,PCNext : std_logic_vector (5 downto 0);
```

عملکرد Register ها را با نوشتن process حساس به لبه کلاك و ربست به صورت پیاده سازی کردیم:

```
64
         Registers: process(clk,reset)
65
         begin
             if reset='1' then
66
67
                  CurrentState <= s0:
68
                  IR <= (others => '0');
69
                  PC <= (others => '0');
70
                 R0 <= (others => '0');
71
                 R1 <= (others => '0');
72
                 R2 <= (others => '0');
73
74
                 R3 <= (others => '0');
             elsif (rising_edge(clk)) then
75
                  CurrentState <= NextState;
76
                  IR <= IRNext:</pre>
77
78
                  PC <= PCNext;
                 R0 <= R0Next;
79
                 R1 <= R1Next;
80
                 R2 <= R2Next:
81
                  R3 <= R3Next;
82
             end if;
         end process;
83
```

سایر سیگنال هایی که در معماری پردازنده به صورت زیر تعریف کردیم:

```
-- Controls
signal MData, DataBUS, ALURes, IN1,IN2: std_logic_vector(5 downto 0);
signal SelMux1,SelMux2: std_logic_vector(1 downto 0);
signal ZR0,ZR1,ZR2,ZR3, BUSSel,LDPC,LDIR,INC,RST,CMD, LD0,LD1,LD2,LD3: std_logic;
```

مطابق صورت پروژه مالتی پلکسر در معماری پردازنده:



ليست حساسيت را مطابق تصوير بالا تعيين كرديم و عملكرد آن را به صورت زير پياده سازي نموديم:

```
86
        Mux0: process(MData, ALURes, BUSSel)
87
        begin
88
             case BUSSel is
89
                 when '0' =>
90
                    DataBUS <= MData;
91
                 when '1' =>
92
                    DataBUS <= ALURes;
93
                 when others =>
94
                    DataBUS <= (others => '0');
95
             end case;
96
        end process;
```

همانطور که مشخص است MUX اگر مقدار 0 را بگیرد، MData را به خروجي مي فرستد و اگر مقدار 1 را بگیرد، ALURes را به خروجي مي فرستد.

مطابق صورت پروژه دو مالتي پلکسر ديگر در معماري پردازنده:



ليست حساسيت را مطابق تصوير بالا تعيين كرديم و عملكرد هر كدام را به صورت زير پياده سازي نموديم:

```
98
          Mux1: process(R0,R1,R2,R3,SelMux1)
 99
          begin
100
              case SelMux1 is
101
                  when "00" =>
102
                      IN1 \leq R0;
                  when "01" =>
103
104
                     IN1 <= R1;
105
                  when "10" =>
106
                     IN1 <= R2;
                  when "11" =>
107
108
                     IN1 <= R3;
109
                  when others =>
110
                     IN1 <= (others => '0');
111
              end case;
112
          end process;
113
114
          Mux2:process(R0,R1,R2,R3,SelMux2)
115
116
              case SelMux2 is
117
                  when "00" =>
118
                     IN2 <= R0:
                  when "01" =>
119
                     IN2 <= R1;
120
121
                  when "10" =>
122
                     IN2 <= R2;
123
                  when "11" =>
124
                     IN2 <= R3;
125
                  when others =>
126
                     IN2 <= (others => '0');
127
              end case;
128
          end process;
```

همانطور که مشخص است خروجي هاي MUX ها به ترتيب IN1 و IN2 است. خروجي اين مدارها به ورودي اول و دوم ALU متصل هستند.

مطابق صورت پروژه ALU در معماری پردازنده:



ليست حساسيت را مطابق تصوير بالا تعيين كرديم و عملكرد آن را به صورت زير پياده سازي نموديم:

به دليل اينكه دو دستور داريم، CMD را تك بيتي در نظر گرفتيم. به طوري كه اگر CMD صفر باشد، خروجي حاصل جمع دو مالتي پلكسر است؛ در غير اين صورت اگر CMD يك باشد، حاصل تفريق دو مالتي پلكسر خواهد بود.

مطابق صورت پروژه خروجي هاي ترکيبي مدار را پياده سازي مي کنيم:



```
MData <= Memory(to_integer(unsigned(PC)));

ZR0 <= '1' when R0="000000" else '0';

ZR1 <= '1' when R1="000000" else '0';

ZR2 <= '1' when R2="000000" else '0';

ZR3 <= '1' when R3="000000" else '0';

PCNext <= DataBUS when LDPC='1' else PC+1 when INC='1' else "000000" when RST='1' else PC;

IRNext <= DataBUS when LDIR='1' else IR;

R0Next <= DataBUS when LD0='1' else R0;

R1Next <= DataBUS when LD1='1' else R1;

R2Next <= DataBUS when LD1='1' else R1;

R2Next <= DataBUS when LD2='1' else R2;

R3Next <= DataBUS when LD3='1' else R3;
```

از روي ASM Chart مطابق آنچه که در ویدیو تدریس گفته شد:



Process مربوط به FSM را به صورت Implicit طراحی می کنیم:

```
process(IR, Z, CurrentState)
begin
154
155
156
157
158
159
160
161
162
                 -- Initialize signals
                CMD <= '0';
INC <= '0';
                RST <= '0';
                LD0 <= '0';
                LD1 <= '0';
                LD2 <= '0';
163
164
165
                LD3 <= '0';
                LDPC <= '0';
                LDIR <= '0';

SelMux1 <= "00";

SelMux2 <= "00";
166
167
168
                BUSSel <= '0';
169
170
171
172
173
174
175
176
177
178
179
                -- State transitions case CurrentState is
                       when s0 =>
                              RST <= '1';
                              NextState <= s1:
                       when s1 =>
                              LDIR <= '1';
                              INC <= '1';
BUSSel <= '0';
180
181
182
                              NextState <= HaltCheck;
                       when HaltCheck =>
183
184
185
                              if IR = "111111" then
    NextState <= s2;</pre>
                              elsif IR(5 downto 4) = "00" then
186
                                     NextState <= s3;
                              elsif IR(5 downto 4) = "01" then
NextState <= s4;
187
188
189
                              elsif IR(5 downto 4) = "10" then
                              NextState <= s5;
elsif IR(5 downto 4) = "11" then
if Z(index) = '0' then
190
191
193
194
195
                                            NextState <= s6;
                                            NextState <= s7;
                                      end if;
                              end if;
```

```
199
                          when s2 =>
200
                                  NextState <= s2;
201
202
                          when s3 =>
203
                                  NextState <= s1;
                                  INC <= '1';
BUSSel <= '0';
204
205
206
                                  case IR(3 downto 2) is
                                          when "00" => LD0 <= '1';
when "01" => LD1 <= '1';
207
208
                                         when "10" => LD2 <= '1';
when others => LD3 <= '1';
209
210
211
                                  end case;
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
                      when s4 =>
                            NextState <= s1;
                           CMD <= '0';

SelMux1 <= IR(3 downto 2);

SelMux2 <= IR(1 downto 0);

BUSSel <= '1';
                            case IR(3 downto 2) is
                                  when "00" => LD0 <= '1';
when "01" => LD1 <= '1';
when "10" => LD2 <= '1';
when "10" => LD3 <= '1';
when others => LD3 <= '1';
                            end case;
                     when s5 =>
                            NextState <= s1;
                           CMD <= '1';
SelMux1 <= IR(3 downto 2);
                           SelMux2 <= IR(1 downto 0);
BUSSel <= '1';
                           case IR(3 downto 2) is
   when "00" => LD0 <= '1';
   when "01" => LD1 <= '1';
   when "10" => LD2 <= '1';
   when others => LD3 <= '1';
235
236
                            end case;
241
                          when s6 =>
242
                                  NextState <= s1;
243
                                  LDPC <= '1';
244
                                  BUSSel <= '0';
245
246
                          when s7 =>
                                  INC <= '1';
247
248
                                  NextState <= s1;
249
250
251
                  end process;
         end Processor;
```

لازم است در نظر داشته باشيم براي ساده تر شدن كد حالت HaltCheck، به جاي استفاده از ZR1، ZR1، ZR1 و ZR3 يك آرايه Z ساخته شده است.

### پياده سازي بخش اول

براي بررسي عملكرد بخش اول، كد خواسته شده در بخش اول را در Memory مي نويسيم:

توجه شود که 111111 را حالت Halt در نظر گرفتیم.



همانطور که از نتیجه مشخص است، در آخر در Register 0 مقدار OB ذخیره شد که معادل 11=7+4 است.

#### بخش دوم

برای این بخش از اسمبلری که برای بخش امتیازی آماده کردیم، کمک گرفتیم.

LOAD r0, 6 LOAD r1, 8 LOAD r2, 1 LOAD r3, 0 L0:add r3, r0 sub r1, r2 jnz r1, L0

در این قسمت کد را به اسمبلر می دهیم تا کد باینری را برای ما تولید کند:

با زبان پایتون:

متدها:

در این بخش کتابخانه مربوطه را import میکنیم:

```
sembler
2
from typing import Dict, List
3
```

در این بخش یک رشته فرعی را در یک رشته بدون حساسیت بزرگ و کوچک پیدا می کنیم:

```
3 usages
@staticmethod
def find_ci(data: str, to_search: str, pos: int = 0) -> bool:
    data = data.lower()
    return to_search in data[pos:]
```

در این بخش رشته را با جداکننده معین تقسیم می کند:

```
3 usages
@staticmethod
def split(input_string: str, delimiter: str) -> List[str]:
    return input_string.split(delimiter)
```

در این بخش یک عدد را به یک رشته باینری 6 بیتی تبدیل می کند که بین 0 و 63 گیر می کند:

```
2 usages
@staticmethod
def to_binary(num: int) -> str:
   num = max(0, min(num, 63))
   return format(num, '06b')
```

: Register  $_{\circ}$  Opcode

```
1 usage
class Assembler:
    def __init__(self, input_string: str):
        self.m_Input = input_string
        self.m_CurrentLabel = 1
        self.m_LabelAddress = {}
```

input\_string: کد اسمبلی به عنوان یک رشته.

m\_CurrentLabel: شماره برچسب فعلی را ردیایی می کند (در کد ارائه شده استفاده نمی شود).

m\_LabelAddress: آدرس های برچسب را ذخیره می کند.

متد assemble: کد اسمبلی ورودی را به کد ماشین باینری تبدیل می کند.

```
self.calculate_label_addresses()
m_Output = ""
for line in self.m_Input.splitlines():
    line = line.replace( __old: ',', __new: '')
    instruction = Helpers.split(line, delimiter: ' ')
   opcode = instruction[0]
        opcode = Helpers.split(opcode, delimiter: ':')[1]
    m_Output += opcodes[opcode]
    m_Output += registers[instruction[1]]
    if Helpers.find_ci(opcode, to_search: "load"):
        m_Output += "00\n"
        m_Output += Helpers.to_binary(int(instruction[2]))
    elif Helpers.find_ci(opcode, to_search: "jnz"):
        m_Output += "00\n"
        m_Output += Helpers.to_binary(self.m_LabelAddress[instruction[2]])
        m_Output += registers[instruction[2]]
    m_Output += "\n"
m_Output += "111111"
return m_Output
```

ورودی را خط به خط می خواند.

دستورالعمل را تجزیه و با استفاده از دیکشنری ها به باینری تبدیل می کند.

دستورالعمل های بار و jnz را به طور خاص با افزودن نمایش های دودویی مقادیر فوری یا آدرس های برچسب کنترل می کند. یک ترمیناتور "111111" را در پایان اضافه می کند.

عتد get\_command\_size

```
1 usage
def get_command_size(self, command: str) -> int:
    if Helpers.find_ci(command, to_search: "load"):
        return 2
    else:
        return 1
```

این بخش اندازه یک دستور (یا 1 یا 2) را برمی گرداند.

:calculate\_label\_addresses متد

```
def calculate_label_addresses(self):
    current_address = 0
    for line in self.m_Input.splitlines():
        if ':' in line:
            self.m_LabelAddress[Helpers.split(line, delimiter: ':')[0]] = current_address
        current_address += self.get_command_size(line)
```

این بخش آدرس ها را برای برچسب ها در کد اسمبلی محاسبه می کند.

### بخش انتهایی یک فایل اسمبلی ورودی را می خواند و خروجی باینری مونتاژ شده را چاپ می کند.

```
if __name__ == "__main__":
    input_file = 'input.txt'
    with open(input_file, 'r') as file:
    input_string = file.read()

assembler = Assembler(input_string)
    print("output:\n" + assembler.assemble())

print("output:\n" + assembler.assemble())
```

#### خروجی با توجه به ورودی ما:

```
C:\Users\Farid\AppData\Local\Programs\Python\Pv
output:
000000
000110
000100
001000
000100
000001
001100
000000
011100
100110
110100
001000
111111
Process finished with exit code 0
```

#### حال کد تولید شده توسط اسمبلر را در حافظه پردازنده می نویسیم:

```
signal Memory : Memory_t :=
16
17
          -- PART 1:
                    1:

=> "000000", -- Load R0,

=> "000111", -- 7

=> "000100", -- Load R1,

=> "000100", -- 4
18
          --0
19
20
         -- 2
         -- 3
22
23
24
         --4 => "010001", -- Add, R0, R1
--others => "111111" -- Halt
25
26
27
           -- PART 2:
           0 => "000000",
               => "000110",
28
           2
              => "000100",
29
              => "001000",
           3
30
           4
              => "001000",
              => "000001",
31
           5
32
           6
              => "001100",
33
               => "000000",
              => "011100",
34
           8
35
           9 => "100110",
36
           10 => "110100",
           11 => "001000",
37
38
           others => "1111111"
39
40
    );
```

#### پیاده سازي بخش دوم



همانطور که مشخص است مقدار 30 هگزادسیمال و همان 48 دهدهی در رجیستر R3 ذخیره شده است.

#### بخش سوم

برای اضافه کردن دستور Mult لازم است ALU خود را ارتقا دهیم. برای این کار باید خط کنترلی ALU خود را از حالت تک بیتی به حالت دو بیتی افزایش دهیم. همچنین نیاز است ALURes را بزرگتر کنیم تا بتواند نتیجه حاصل ضرب را در خروجی نمایش دهد.

بنابراین ALU جدید ما به صورت زیر خواهد بود:

```
129
          process(IN1, IN2, CMD)
130
          begin
          case CMD is
131
              when "00" =>
132
133
                  ALURes <= "00000000" & (IN1 + IN2);
134
              when "01" =>
135
                 ALURes <= "00000000" & (IN1 - IN2);
136
                    "10" =>
              when
137
                  ALURes <= IN1 * IN2;
138
              when others =>
139
                  ALURes <= (others => '0');
140
          end case;
141
          end process:
```

در کد بالا کلا 3 حالت داریم، حالت others عملا هیچ گاه رخ نمی دهد. تنها زمانی ممکن است اجرا شود که خطایی رخ داده باشد. ما برای اینکه تمام حالت های case نوشته شود، آن را نیز اضافه کردیم و صرفا خروجی ALU را تمام صفر در نظر گرفتیم.

به خاطر اینکه قرار است دستور جدید اضافه شود، مجبوریم Opcode را از 2 بیت به 3 بیت افزایش دهیم. برای این منظور Opcode به خاطر اینکه قرار است دستور جدید اضافه می شود، اما Opcode جدید یعنی 100 ، Mult در نظر گرفته می شود. های قدیم همان باقی می مانند اما یک 0 به قبل از آن ها اضافه می شود، اما Opcode جدید یعنی Topcode در از خانه ای 6 بیت، به خانه ای 7 بیت افزایش دهیم تا بتوانیم Opcode ها را در آن نگهداری کنیم.

حال نیاز داریم که یک حالت جدید برای FSM خود بنویسیم تا عمل ضرب انجام شود. یک حالت جدید به نام S8 درست می کنیم و در حالت Halt یا Not بررسی می کنیم. اگر IR، حاوی دستور ضرب یعنی 100 بود، به این حالت می رودم:

سایر شرط های این قسمت را مانند همان قبلی می ماند. این تفاوت که یک بیت 0 به قبل از آن ها اضافه می شود.

برای انجام ضرب نیز خواهیم داشت:

```
244
              when s8 =>
245
              NextState <= s1;</pre>
246
              CMD <= "10";
              BUSSel <= '1';
247
248
              SelMux1 <= IR(3 downto 2);</pre>
249
              SelMux2 <= IR(1 downto 0);</pre>
250
251
              case IR(3 downto 2) is
252
              when "00" => LD0 <=
              when "01" => LD1 <= '1';
253
              when "10" => LD2 <= '1';
254
              when others => LD3 <= '1';
              end case:
```

در نهایت کد ضرب عدد 6 در 8 را در حافظه پردازنده خود می نویسیم:

#### پیاده سازی بخش سوم



همانطور که مشخص است، در آخر در ثبات RO، ضرب دو عدد 6 و 8 ذخیره می شود. 30 هگزا دسیمال معادل همان 48 دهدهی است و مدار ما به درستی کار می کند.

#### بخش امتيازي

در بخش دوم کد Assembly نوشته شده نسبتا طولانی بود؛ از اسمبلری که نوشتیم، برای تولید کد باینری استفاده شد.

کد پایتون اسمبلر از Label پشتیبانی می کند و به صورت خودکار آدرس Label را حساب کرده و در دستور JNZ قرار می دهد و نیازی به Hardcode کردن آدرس وجود ندارد. همانطور که مشخص است در بخش دوم نیز از قابلیت اسمبلر استفاده کردیم.