### ALMA MATER STUDIORUM – UNIVERSITÀ DI BOLOGNA

#### SCUOLA DI INGEGNERIA E ARCHITETTURA

# CORSO DI LAUREA TRIENNALE IN INGEGNERIA INFORMATICA

# Progettazione di filtri di convoluzione riconfigurabili per sistema embedded

Tesi di Laurea sperimentale in Ingegneria Informatica

CANDIDATO RELATORE

Luca Bonfiglioli Prof. Stefano Mattoccia

**SESSIONE II** 

ANNO ACCADEMICO 2016-2017

# Indice

| Capitolo 1 - Introduzione                       | 4  |
|-------------------------------------------------|----|
| 1.1 - Obiettivi                                 | 4  |
| 1.2 - Contesto Applicativo                      | 5  |
| Capitolo 2 - Strumenti Utilizzati               | 6  |
| 2.1 - Hardware                                  | 6  |
| 2.1.1 - ZedBoard                                | 6  |
| 2.1.2 - Sensori d'immagine OV7670               | 7  |
| 2.2 - Ambienti di Sviluppo                      | 9  |
| 2.2.1 - Vivado IP Integrator                    | 9  |
| 2.2.2 - Vivado HLS                              | 10 |
| 2.2.3 - Vivado SDK                              | 10 |
| Capitolo 3 - Filtro di Convoluzione             | 12 |
| 3.1 - File configurable_convolution_filter.h    | 16 |
| 3.2 - File configurable_convolution_filter.c    | 18 |
| 3.2.1 - Porte e interfacce                      | 18 |
| 3.2.2 - Strutture dati utilizzate               | 18 |
| 3.2.3 - Pipeline di esecuzione                  | 20 |
| 3.3 - Considerazioni sull'estendibilità         | 25 |
| 3.4 - Integrazione tramite Vivado IP Integrator | 26 |

| Capitolo 4 - Software lato servitore                     | 28 |
|----------------------------------------------------------|----|
| 4.1 - Modulo convolution_filter                          | 28 |
| 4.2 - Cenni sull'implementazione LWIP del protocollo TCP | 34 |
| 4.3 - Modulo "tcp_connection"                            | 35 |
| 4.3.1 - Precedente Implementazione                       | 35 |
| 4.3.2 - Protocollo di comunicazione tra client e server  | 37 |
| Capitolo 5 - Software lato Cliente                       | 44 |
| 5.1 - Modulo "connection"                                | 44 |
| 5.2 - Modulo "control"                                   | 50 |
| Capitolo 6 - Risultati Sperimentali                      | 51 |
| Capitolo 7 - Conclusioni                                 | 59 |
| Bibliografia                                             | 61 |

## Capitolo 1 - Introduzione

### 1.1 - Obiettivi

La seguente tesi sperimentale si prefigge l'obiettivo di estendere le funzionalità di un sistema di elaborazione di immagini embedded preesistente (Mattia Bernasconi [1]), introducendo un sistema di configurazione remoto, che utilizza una connessione TCP.

Il sistema di elaborazione si compone di una entità server, costituita da una ZedBoard [4] dotata di un sensore di immagine digitale OV7670 [5] che acquisisce immagini e le elabora mediante un filtro di convoluzione. Il risultato di tale elaborazione viene mostrato su uno schermo VGA e inviato al client come stream di immagini. Oltre allo stream di immagini elaborate, il client riceve i componenti di luminanza e crominanza dell'immagine originale. Tale client, disponibile per Windows, Linux e Mac, trattato nella tesi di Andrea Boscarino [2], si occupa di ricevere le immagini e mostrarle sullo schermo del computer su cui è in esecuzione, ricostruendo le immagini a colori RGB partendo dalle componenti di luminanza e crominanza.

Come accennato, lo scopo di questa tesi è quello di estendere le funzionalità del sistema introdotto precedentemente, introducendo la possibilità di configurare dinamicamente i pesi del filtro (prima limitati a 8 configurazioni predefinite), apportando eventuali ottimizzazioni e valutando i costi in termini di risorse e performance che la configurabilità comporta.

Le modifiche al progetto preesistente interessano:

- Hardware. È infatti necessario che il filtro di convoluzione possa ricevere i parametri di configurazione a tempo di esecuzione e modificare il proprio comportamento dinamicamente.
- Software lato board. Devono essere fornite astrazioni che consentano di configurare il filtro direttamente dal Processing System (ARM) con maggiore semplicità, indipendentemente dall'implementazione hardware del filtro.
- Software lato cliente. L'utente potrà modificare la configurazione del filtro utilizzando un'applicazione client apposita.

### 1.2 - Contesto Applicativo

Il contesto applicativo di questo progetto è quello della computer vision, settore fortemente influenzato negli ultimi anni dall'avvento delle Convolutional Neural Networks (CNN), un insieme di metodologie di elaborazione ispirate a processi biologici che avvengono nella corteccia visiva. Le CNN hanno recentemente consentito di ridurre significativamente il tasso di errore di classificazione, permettendo di migliorare l'accuratezza di sistemi di visione artificiale.

Le CNN sono tuttavia molto onerose dal punto di vista computazionale, e sono infatti spesso utilizzate su potenti GPU, la cui potenza assorbita si aggira spesso nell'ordine delle centinaia di Watt. Le GPU hanno inoltre lo svantaggio di rendere necessari sistemi di raffreddamento costosi in termini di spazio e consumi, ciò rende difficile il loro utilizzo in presenza di vincoli di spazio, peso o consumi. D'altro canto i sistemi embedded consentono di ottenere prestazioni confrontabili con quelle di moderne GPU, mantenendo limitati consumi (nell'ordine delle unità di Watt), dimensioni, peso e temperature (i sistemi di raffreddamento necessari sono spesso molto semplici e di dimensioni molto ridotte). Nonostante i numerosi vantaggi, lo svantaggio principale di tali sistemi è tuttavia quello della flessibilità, volendo modificare la programmazione è infatti necessario ripetere il processo di sintesi e implementazione del nuovo hardware, operazione che spesso richiede tempi di computazione non indifferenti.

Un ambito di ricerca di notevole interesse negli ultimi anni, la embedded computer vision, è mirato a implementare algoritmi e metodologie di visione artificiale (anche basate su reti neurali come CNN), su dispositivi embedded, rendendo fruibili tali funzionalità anche in presenza di stretti vincoli relativi alle risorse energetiche, ingombro e peso, consentendo di realizzare sistemi di elaborazione estremamente efficienti per esempio su droni, sistemi mobile e wearable.

# Capitolo 2 - Strumenti Utilizzati

### 2.1 - Hardware

#### 2.1.1 - ZedBoard

ZedBoard [4] è una scheda di development dai costi contenuti dotata di un AP SoC (All Programmable System on Chip) Xilinx Zynq 7000 [11]. La scheda è provvista di numerose interfacce e funzionalità di supporto per lo sviluppo di una grande varietà di applicazioni.

Il SoC Xilinx Zynq 7000, dotato di due processori ARM Cortex A9, integrati con una potente logica programmabile Artix-7 a 28nm, è un dispositivo che unisce la programmabilità software tipica di un processore ARM con la programmabilità hardware di un FPGA.



Figura 1: Avnet ZedBoard

Un dispositivo FPGA [7] (Field Programmable Gate Array) rende possibile la realizzazione di sistemi ad elevate prestazioni, pur mantenendo molto ridotti i consumi e di conseguenza le temperature. Le logiche programmabili FPGA sono adatte allo sviluppo di dispositivi logici ad elevata scala di integrazione e consentono un maggiore livello di astrazione rispetto alle tecnologie PAL, PLA e PLD.

I dispositivi FPGA sono usate tipicamente per la realizzazione di reti sequenziali sincrone e algoritmi. Sono quindi dotati di almeno un segnale di clock da inviare alle RSS che compongono il progetto. Spesso, aumentando la complessità del progetto, è necessario introdurre più domini di clock, vale a dire suddividere il progetto in diversi moduli che utilizzano ciascuno un clock diverso (in termini di frequenza, fase, e duty-cycle). Per generare segnali di clock stabili partendo da un segnale di clock esterno, modificando frequenza, fase e duty-cycle, e ridurre skew e jitter, i manufacturer di FPGA mettono tipicamente a disposizione componenti come Digital Clock Manager (DCM) e Phase Locked Loop (PLL).

I segnali di clock esterni hanno frequenze che si aggirano nell'ordine di grandezza delle centinaia di MHz, che appaiono ridotte se confrontate con quelle dei clock di alcune moderne CPU o GPU, che invece oscillano nell'ordine delle unità di GHz. Per ottenere prestazioni elevate si sfrutta quindi, oltre a un elevato e configurabile grado di parallelismo, la possibilità offerta dalla programmabilità hardware di eseguire in un singolo ciclo di clock una quantità di operazioni che una CPU eseguirebbe in decine o centinaia.

Un FPGA è costituito da una matrice di migliaia blocchi logici configurabili (CLB), memorie RAM a blocchi (BRAM), e alcune decine di sommatori e moltiplicatori. Ogni CLB è composto da un insieme di slice, ognuna contenente una serie di Logic Cell (LC), che costituiscono l'unità di base di un dispositivo FPGA.

Ogni LC è composta da una Look Up Table (LUT) programmabile, un Flip Flop D (FFD) per il campionamento del risultato della LUT e un multiplexer che manda in uscita o il risultato della LUT, o il valore campionato all'ultimo fronte di salita del clock.

La programmabilità di tali CLB consente di realizzare qualsivoglia applicazione, anche ad elevata scala di integrazione, e, tramite alcuni strumenti di sintesi, di mantenere un elevato livello di astrazione, consentendo di sintetizzare blocchi hardware utilizzando linguaggi di alto livello come C o C++.

### 2.1.2 - Sensori d'immagine OV7670

Omnivision OV7670 [5] è un sensore d'immagine a basso voltaggio, dai costi ridotti, costituito da una singola camera capace di produrre uno stream di immagini 640x480 a 30 fotogrammi al secondo.

OV7670 supporta vari formati di output a 8 bit:

- YUV/YCbCr 4:2:2
- RGB 565/555
- GRB 4:2:2
- Raw RGB Data

Nel caso trattato, il sensore trasmette le immagini acquisite in spazio di colore YUV alla ZedBoard e viene configurato utilizzando il protocollo I2C.



Figura 2: Sensore d'immagine OV7670

### 2.2 - Ambienti di Sviluppo

L'ambiente di sviluppo scelto per la realizzazione di questo progetto è Xilinx Vivado [6] (versione 2016.2), di cui sono stati utilizzati principalmente i tre seguenti moduli:

- Vivado IP Integrator
- Vivado HLS
- Vivado SDK

Per la realizzazione del client è stato utilizzato CodeBlocks [14], un versatile IDE multipiattaforma, ideale per lo sviluppo in C e C++.

### 2.2.1 - Vivado IP Integrator

Il primo modulo utilizzato, Vivado IP Integrator è un potente strumento di sintesi e validazione di design a blocchi denominati IP cores. Un IP core (Intellectual Property Core) è rappresentato da un blocco che implementa una determinata rete logica o algoritmo, utilizzata nella sintesi di design hardware, nel caso specifico di questa tesi, nel contesto applicativo della programmazione di un FPGA. L'utilizzo di IP cores consente un alto livello di astrazione, e di riusabilità del design.

Lo strumento principale di Vivado IP Integrator è una interfaccia drag and drop dove vengono inseriti, connessi e configurati i suddetti IP cores, rappresentati da blocchi rettangolari.

Ogni IP core possiede un certo numero di ingressi e uscite (a cui è associato un nome e un tipo di interfaccia). Ogni uscita può essere connessa ad un numero arbitrario di ingressi, a ogni ingresso può essere collegata una sola uscita. Per garantire l'alto livello di astrazione, un insieme di IP core collegati e configurati in un determinato modo può essere raggruppato in una hierarchy, che viene trattata in modo uniforme agli IP cores, e può essere inserita a sua volta in un'altra hierarchy di più alto livello. La riusabilità è invece garantita dalla possibilità di configurare ogni IP-core separatamente, e ciò rende possibile la sintesi di blocchi dal comportamento generico e dipendente da una configurazione che non richiede la modifica del sorgente (e la conseguente sintesi).

Vivado IP Integrator offre inoltre la possibilità di validare un determinato design hardware, e di generare il corrispondente file di bitstream (.bit) per la programmazione della FPGA

in modo trasparente al programmatore e quasi completamente automatico. L'intervento del programmatore è richiesto solo nel caso in cui si vogliano apportare modifiche specifiche al design sintetizzato.

È inoltre possibile effettuare test e debug del design sintetizzato mediante strumenti di analisi e simulazione.

#### 2.2.2 - Vivado HLS

Il secondo modulo utilizzato è Vivado HLS, un IDE basato su Eclipse, finalizzato alla sintesi degli IP cores introdotti nel paragrafo precedente. Questo strumento consente di sintetizzare IP cores utilizzabili in Vivado IP Integrator partendo da linguaggi di più alto livello come C e C++. Nel caso trattato in questa tesi, il riferimento per la sintesi di IP cores è il linguaggio C.

Il codice C (o C++) viene compilato in Verilog o VHDL (a scelta), per poi essere compilato nuovamente in RTL, e inserito in una repository accessibile da Vivado IP Integrator. Il processo di sintesi di alto livello è capace di sintetizzare IP cores dalle prestazioni comparabili a quelle ottenibili sintetizzando direttamente a partire dal codice RTL.

Ogni IP core viene implementato come una funzione C (top function), con determinati parametri in ingresso e in uscita. È naturalmente possibile distribuire il codice su diverse funzioni invocate dalla top function e su diversi moduli. Tramite un insieme di direttive è possibile associare ad ogni porta in ingresso e uscita, un'interfaccia e la relativa configurazione. Le direttive influiscono inoltre sul comportamento di HLS durante la sintesi, per introdurre ottimizzazioni, o comportamenti particolari diversi da quello predefinito.

Vivado HLS mette a disposizione del programmatore strumenti di validazione e simulazione, consentendo di effettuare test del funzionamento del singolo IP core, senza rendere necessaria la loro integrazione. La simulazione offre anche la possibilità di conoscere a priori delle stime temporali della latenza, throughput, intervalli, e una tabella che mostra in dettaglio l'utilizzo delle risorse della FPGA da programmare.

#### 2.2.3 - Vivado SDK

Il terzo modulo utilizzato è Vivado SDK, un altro IDE basato su Eclispe, questo finalizzato invece allo sviluppo di applicazioni software che dovranno eseguire sull'hardware prece-

dentemente sintetizzato. Vivado SDK mette a disposizione strumenti di debug, simulazione e supporto; consente di visualizzare l'output ricevuto tramite JTAG UART del System Debugger su un terminale.

## Capitolo 3 - Filtro di Convoluzione

Il processo di filtraggio delle immagini avviene mediante l'operazione di convoluzione [7] tra due matrici bidimensionali: la prima matrice è l'immagine da filtrare, la seconda viene definita kernel e i suoi valori, "pesi". In genere il kernel consiste di una matrice di piccole dimensioni rispetto all'immagine da filtrare, nel caso di questo progetto, le dimensioni del kernel sono limitate superiormente a 7.

Il kernel di dimensioni N\*M viene fatto "scorrere" sull'immagine in ingresso, ogni pixel dell'immagine in uscita è il risultato della media pesata dei pixel dell'immagine in ingresso che costituiscono un rettangolo N\*M centrato sul pixel da determinare. Questo significa che utilizzando un kernel N\*M, per ogni pixel devono essere effettuate N\*M prodotti e N\*M – 1 somme. Cambiando i pesi del kernel è possibile ottenere diversi tipi di filtro, riutilizzando lo stesso algoritmo per ottenere operazioni di filtering diverse (figura 3 e 4).



Figura 3: Esempio di calcolo di un pixel mediante convoluzione

Sfruttando l'accelerazione hardware fornita dalla logica programmabile, si è scelto di implementare il filtro di convoluzione come un ip core, sintetizzandolo tramite Vivado HLS.



 $Figura\ 4:\ Esempio\ di\ alcune\ operazioni\ di\ filtering\ mediante\ convoluzione.\ Nell'ordine:\ mean,\ sharpen,\ sobel\ h,\ sobel\ v.$ 

Si è deciso di rendere indipendente dal kernel il valore della somma dei pesi, liberamente impostabile insieme a un parametro "offset" che viene aggiunto al valore di ogni pixel al termine dell'elaborazione. Questo è necessario per evitare che in alcune elaborazioni, alcuni pixel non risultino corretti in seguito al troncamento dei valori in 8 bit. Se dopo un'elaborazione un pixel assume un valore fuori dal range [0..255], questo verrà interpretato come byte senza segno, producendo un effetto simile a quello mostrato in figura.



Figura 5: Esempio di artefatti in presenza di pixel fuori range

Alternativamente, il problema potrebbe essere gestito inserendo dei margini di saturazione, in modo che tutti i pixel negativi vengano settati a 0, e tutti quelli oltre il valore 255, vengano settati a 255. Così facendo sarebbero però necessari dei controlli ad ogni calcolo, diminuendo l'efficienza e aumentando le risorse necessarie.

Il numero di pixel significativi dell'immagine elaborata è inferiore rispetto a quello dell'immagine in ingresso, infatti non risultano significativi i pixel vicini ai bordi dell'immagine (precisamente tutti i pixel che distano al massimo KERNEL\_MID\_WIDTH da uno dei due bordi verticali o KERNEL\_MID\_HEIGHT da quelli orizzontali), questo perché in quelle aree, parte della processing window risiede fuori dall'immagine.

Non gestendo il problema, ad ogni convoluzione, l'immagine risulterebbe di dimensioni inferiori, in quanto i pixel ai bordi non sono calcolati. Alternativamente è possibile introdurre dei pixel artificiali (padding), per mantenere le dimensioni dell'immagine costanti. Per risparmiare sull'utilizzo di LUT e MUX, si è scelto di non distinguere tra pixel di padding e pixel significativi dell'immagine, lasciando non correttamente inizializzati i registri della processing window e calcolando indifferentemente il risultato.



Figura 6: Illustrazione del problema degli effetti ai bordi

Nella seguente illustrazione viene mostrato l'effetto del padding ai bordi delle immagini elaborate. L'immagine è stata elaborata utilizzando un kernel 7x7, il padding consiste di un bordo spesso 3 pixel, la metà delle dimensioni del kernel.



Figura 7: Padding ai bordi di un'immagine elaborata

### 3.1 - File configurable convolution\_filter.h

```
#ifndef CONFIGURABLE CONVOLUTION FILTER
#define CONFIGURABLE CONVOLUTION FILTER
#include "ap int.h"
#define BIT ACCURATE
#define IMG HEIGHT 480
#define IMG WIDTH 640
#define KERNEL HEIGHT 7
#define KERNEL WIDTH 7
//Default 8
#define PIXEL BITS 8
//Default 8
#define WEIGHT BITS 8
//Set this to at least
//ceil(log 2(PIXEL BITS * WEIGHT BITS * KERNEL HEIGHT * KERNEL WIDTH))
#define MAC BITS 22
//Set this to at least PIXEL_BITS + WEIGHT_BITS
#define MUL BITS 16
typedef ap uint<PIXEL BITS> pixel;
typedef ap_int<WEIGHT_BITS> s_int;
#define END PARAMS 2
const int CONFIG LEN = KERNEL HEIGHT * KERNEL WIDTH + END PARAMS;
const int KERNEL_SUM_INDEX = CONFIG_LEN - 2;
const int KERNEL OFF INDEX = CONFIG LEN - 1;
const int KERNEL MID HEIGHT = (KERNEL HEIGHT - 1) / 2;
const int KERNEL MID WIDTH = (KERNEL WIDTH - 1) / 2;
pixel pixel weighted average (s int kernel [KERNEL HEIGHT] [KERNEL WIDTH],
              s_int kern_sum,
              s int kern off,
              pixel window[KERNEL_HEIGHT][KERNEL_WIDTH]);
void convolution_filter(s_int kernel_config[CONFIG_LEN],
              pixel in img[IMG HEIGHT*IMG WIDTH],
              pixel out_img[IMG_HEIGHT*IMG WIDTH]);
#endif
```

Il file "configurable\_convolution\_filter.h", contiene le definizioni delle costanti utilizzate:

- IMG\_HEIGHT e IMG\_WIDTH: rappresentano l'altezza e la larghezza in pixel dell'immagine in ingresso e uscita.
- KERNEL\_HEIGHT e KERNEL\_WIDTH: rappresentano le dimensioni della matrice kernel.
- PIXEL\_BITS: indica il numero di bit dei registri che memorizzano i pixel dell'immagine.

- WEIGHT\_BITS: indica il numero di bit dei registri che memorizzano i pesi del kernel e i parametri di configurazione aggiuntivi.
- MAC\_BITS: indica il numero di bit del registro utilizzato per memorizzare il valore temporaneo della somma nelle operazioni MAC.
- MUL\_BITS: indica il numero di bit del registro utilizzato per memorizzare il valore temporaneo del prodotto nelle operazioni MAC.
- END\_PARAMS: indica il numero di parametri aggiuntivi presi in ingresso oltre ai pesi del kernel.

#### Vengono ridefiniti due tipi dati:

- "s int" rappresenta un valore intero con segno, a WEIGHTS BITS numero di bit.
- "pixel" rappresenta un valore intero senza segno, utilizzato esclusivamente per i pixel dell'immagine, a PIXEL BITS numero di bit.

La funzione "convolution\_filter" costituisce la top function dell'ip core, essa prende in ingresso:

- Un array di "s int" contenente i pesi del kernel, e i parametri aggiuntivi.
- Un array di "pixel" contenente l'immagine in ingresso.
- Un array di "pixel" utilizzato come uscita per l'immagine elaborata.

La funzione "pixel weighted average" prende in ingresso:

- Una matrice di "s\_int" che rappresenta il kernel
- Un "s\_int" contenente il valore della somma.
- Un "s\_int" contenente il valore dell'offset.
- Una matrice di "pixel" che rappresenta una porzione dell'immagine avente le stesse dimensioni del kernel (processing window).

La funzione restituisce un pixel contenente il risultato dell'elaborazione, ovvero la media pesata dei pixel della processing window, a cui viene aggiunto il valore dell'offset.

### 3.2 - File configurable\_convolution\_filter.c

#### 3.2.1 - Porte e interfacce

Il file "configurable\_convolution\_filter.c" definisce le funzioni dichiarate in "configurable\_convolution\_filter.h". Per ogni parametro della funzione "convolution\_filter", viene inserita una direttiva che via associa un'interfaccia.

Si è scelto di utilizzare:

- AXI\_STREAM per l'immagine in ingresso e in uscita, questo consente di inviare e ricevere dati su canali di comunicazione uno a uno con altri ip core.
- AXI\_LITE per i pesi del kernel e i parametri aggiuntivi, questo consente di effettuare operazioni di scrittura da software, dopo aver mappato questo ip core nello spazio di indirizzamento del PS.

Le due porte in ingresso mettono a disposizione un nuovo byte a ogni ciclo del clock, similmente, a ogni ciclo il filtro produrrà in uscita un pixel (un byte).

Vengono di seguito mostrate le direttive associate a ciascuna porta, la direttiva commentata, "HLS RESOURCE" [8], servirebbe per limitare l'utilizzo di BRAM da parte dell'interfaccia axilite nella porta "filter", è stata commentata a causa di un bug [10] presente nella versione di Vivado utilizzata per questo progetto, che ne impedisce l'utilizzo.

### 3.2.2 - Strutture dati utilizzate

Il filtro di convoluzione fa uso di tre strutture dati di bufferizzazione:

- "line\_buffer": una matrice di pixel, avente larghezza pari alla larghezza dell'immagine, e altezza inferiore di un'unità rispetto a quella del kernel.
- "window": una matrice di pixel, avente le stesse dimensioni del kernel.
- "kernel": una matrice di byte con segno, contenente i pesi del kernel.

```
//line buffer
static pixel line_buffer[KERNEL_HEIGHT - 1][IMG_WIDTH];
#pragma HLS ARRAY_PARTITION variable=line_buffer complete dim=1

//processing window
static pixel window[KERNEL_HEIGHT][KERNEL_WIDTH];
#pragma HLS ARRAY_PARTITION variable=window complete dim=0

//kernel_config
static s_int kernel[KERNEL_HEIGHT][KERNEL_WIDTH];
#pragma HLS ARRAY_PARTITION variable=kernel complete dim=0
```



Figura 8: Illustrazione array "line\_buffer"



Figura 9: Illustrazione array "window"



Figura 10: Illustrazione array "kernel"

Utilizzando la direttiva "HLS ARRAY\_PARTITION" [8] è possibile partizionare array bidimensionali in una serie di array lineari, o direttamente in singoli registri.

Oltre ai buffer precedentemente introdotti, vengono memorizzati i valori che descrivono la somma del kernel e l'offset in due registri "kern\_sum" e "kern\_off". I due registri "i" e "j" serviranno durante la fase di inizializzazione, consentendo di evitare l'utilizzo di un DSP. Il funzionamento verrà descritto nel prossimo paragrafo.

```
static s_int kern_sum = 1;
static s_int kern_off = 0;

static int i = 0;
static int j = 0;

i = 0;
j = 0;
```

### 3.2.3 - Pipeline di esecuzione

L'algoritmo è composto da due cicli for innestati, che iterano orizzontalmente e verticalmente, su un numero di righe pari a IMG\_HEIGHT + KERNEL\_MID\_HEIGHT (480 + 3) e un numero di colonne pari a IMG\_WIDTH + KERNEL\_MID\_WIDTH (640 + 3).

```
Loop_row: for(int row = 0; row < IMG_HEIGHT + KERNEL_MID_HEIGHT; row++)

Loop_col: for(int col = 0; col < IMG_WIDTH + KERNEL_MID_WIDTH; col++)

{
#pragma HLS PIPELINE II=1

//...
}
```

Questi cicli annidati subiscono una operazione di "flattening" ovvero vengono trasformati in un unico loop senza loop annidati, e la sua esecuzione avviene in pipeline (utilizzando la direttiva "HLS PIPELINE" [8], consentendo di migliorare il throughput della rete.

Supponendo che siano necessari N cicli di clock per completare un'operazione, senza parallelismo, il completamento di M operazioni avviene dopo N\*M cicli di clock. Parallelizzando mediante pipeline, l'operazione viene idealmente suddivisa in N step, ognuno eseguito in un ciclo di clock. Mentre l'operazione A si trova nello step K, l'operazione successiva B si trova nello step K-1, C si trova in K-2, eccetera, consentendo di realizzare in parallelo idealmente al massimo N operazioni, riducendo la latenza totale a da N\*M a N+M-1 cicli di clock.



Figura 11: Confronto tra esecuzione sequenziale e in pipeline

Ad ogni iterazione viene determinato il valore della variabile "iteration", che indica il numero dell'iterazione corrente. Questo valore viene utilizzato in fase di configurazione

del filtro che avviene infatti nelle prime CONFIG\_LEN (7 \* 7 + 2 = 51) iterazioni. Ad ogni iterazione l'interfaccia axilite mette a disposizione un nuovo valore, che deve essere inserito nella posizione corretta della matrice "kernel", indicata dai registri precedentemente introdotti: "i" e "j", che verranno conseguentemente aggiornati. Gli ultimi due valori, corrispondenti agli indici 49 e 50, vengono memorizzati nei registri "kern\_sum" e "kern off". La configurazione del kernel viene effettuata una volta per ogni elaborazione.

Alla fase di configurazione (che viene eseguita solo una volta per elaborazione), segue lo shift delle colonne della processing window. La processing window infatti deve scorrere sull'immagine, da sinistra a destra, dall'alto in basso, vengono quindi copiati i valori della colonna "j" per le prime KERN\_WIDTH – 1 colonne.

```
//shift processing window columns
for(int i = 0; i < KERNEL_HEIGHT; i++)
    for(int j = 0; j < KERNEL_WIDTH - 1; j++)
        window[i][j] = window[i][j+1];</pre>
```



Figura 12: Shift delle colonne della processing window (l'esempio illustra per semplicità un kernel 3x3)

Si procede quindi a popolare l'ultima colonna della processing window, si utilizza a tale scopo il line buffer, che mantiene le ultime KERNEL\_HEIGHT – 1 righe dell'immagine in ingresso (il popolamento del line buffer verrà illustrato nel paragrafo seguente). Subito dopo la copia del pixel dal line buffer alla processing window, viene shiftata in alto la colonna occupata dai pixel copiati del line buffer, liberando lo spazio per i nuovi pixel.



Figura 13: Popolamento dell'ultima colonna della processing window e shift verso l'alto del line buffer

L'ultimo pixel della processing window viene letto dallo stream in input, e inserito contemporaneamente sia nella processing window che nel line buffer, completando l'aggiornamento dei buffer.

Terminata la fase di aggiornamento dei buffer, nel caso in cui la processing window contenga una porzione di immagine contigua (si scartano le prime KERN\_MID\_HEIGHT righe e le prime KERN\_MID\_WIDTH colonne), verrà calcolato un pixel dell'immagine in uscita, e scritto sullo stream in output.



Figura 14: Completamento della bufferizzazione

Come è osservabile, la funzione che calcola il pixel in uscita viene invocata la prima volta alla riga KERNEL\_MID\_HEIGHT e alla colonna KERNEL\_MID\_WIDTH, ovvero alla iterazione numero 1932. È pertanto impossibile che il calcolo del pixel in uscita avvenga senza aver prima configurato il kernel, essendo necessarie solo 51 iterazioni per farlo.

Nel dettaglio, il calcolo del pixel in uscita avviene nella funzione "pixel\_weighted\_average", che calcola il prodotto scalare tra le due matrici prese in ingresso, divide il risultato per la somma specificata, e aggiunge infine al risultato il valore specificato come offset.

Tra le direttive utilizzate vi è "HLS INLINE" [8] che consente di sintetizzare la funzione chiamata come un'entità unica con la funzione chiamante, consentendo di condividere le stesse ottimizzazioni applicate alle operazioni circostanti. La direttiva HLS RESOURCE influisce sulle risorse utilizzate in fase di sintesi, verrà discussa nel paragrafo di valutazione delle performance.



Figura 15: Calcolo di un pixel dell'immagine in uscita

### 3.3 - Considerazioni sull'estendibilità

Nel file "configurable\_convolution\_filter.h" compaiono alcune costanti cablate, ciò produce alcuni vantaggi e svantaggi.

#### I vantaggi consistono in:

- Semplicità del codice.
- Ottimizzazione automatica da parte di Vivado HLS.
- Performance migliori.
- Tempi di sintesi ridotti.

#### Gli svantaggi d'altro canto sono:

- Configurabilità limitata.
- Necessità di intervenire modificando il sorgente per cambiare il comportamento dell'ip core.

Si è tuttavia preferita questa realizzazione perché le responsabilità di questo ip core sono ben definite e difficilmente variabili: gli unici punti di estensione potrebbero essere l'aggiunta di eventuali altri parametri allo stream in ingresso, mentre per aumentare le dimensioni del kernel o dell'immagine, basta cambiare il valore di alcune costanti. Introdurre la possibilità di inserimento di kernel di dimensione variabile non porterebbe alcun vantaggio nell'utilizzo di risorse sull'FPGA. Queste infatti sono programmate staticamente prima dell'avvio dell'applicazione. Anzi, sarebbero necessarie più risorse per gestire la maggiore complessità logica e gli eventuali casi d'eccezione, senza considerare l'overhead che questa dinamicità comporterebbe. La sintesi della pipeline risulterebbe infatti più complessa in seguito all'introduzione di cicli con un numero di iterazioni variabile e l'accesso non sequenziale e non deterministico ai registri.

### 3.4 - Integrazione tramite Vivado IP Integrator

Per integrare il nuovo filtro di convoluzione all'interno del diagramma a blocchi è necessario rimuovere la possibilità di impostare il filtro tramite gli switch collocati sulla board. La selezione del filtro avveniva infatti tramite "id\_filter" ovvero un valore di 3 bit che consentiva di scegliere uno tra 8 filtri preimpostati; questa funzionalità è stata rimossa e sostituita da una porta axilite memory-mapped che consente di configurare il filtro dal software in esecuzione sul processore ARM.

Per integrare il nuovo filtro di convoluzione, sarebbe sufficiente creare una nuova uscita nel blocco AXI Interconnect, collegarla alla porta di configurazione del filtro, e effettuare il mapping del nuovo dispositivo nello spazio di indirizzamento del PS. Tuttavia, per facilitare ed uniformare il processo di debug e testing si è preferito collegare in serie il filtro precedentemente descritto con una versione separabile [9] sviluppata da Marco Rossini [3]. In questo modo è possibile eseguire test su entrambi i filtri separatamente, utilizzando lo stesso diagramma a blocchi, senza necessità di re-sintetizzare. Nonostante il collegamento in serie, è comunque possibile verificare separatamente il comportamento di ciascuno dei due filtri, configurando l'altro come un filtro identità.

Per astrarre dal comportamento del filtro, si è deciso di sostituire l'ip\_core del filtro non configurabile con una hierarchy "Convolution\_Filter", mostrata nella figura sottostante (nella figura alcuni collegamenti sono stati omessi, per rendere più comprensibili le modifiche effettuate).



Figura 17: Integrazione del filtro di convoluzione configurabile

All'interno della hierarchy "Convolution\_Filter" è presente un secondo blocco axi interconnect, a cui sono connessi come slave i due filtri. L'immagine in grayscale viene elaborata dal primo filtro "sep\_convolution\_filter\_0" (discusso nella tesi di Marco Rossini) viene passata all'ingresso del secondo filtro "convolution\_filter\_0" (la cui realizzazione è stata discussa precedentemente), che produce in uscita l'immagine elaborata.



Figura 16: Contenuto della Hierarchy "Convolution\_Filter"

## Capitolo 4 - Software lato servitore

Le modifiche al software applicativo consistono nell'introduzione di un nuovo modulo che si occupa del controllo e configurazione del filtro di convoluzione, e l'estensione del modulo di rete preesistente dedicato alla connessione TCP, scritto da Mattia Bernasconi [1].

Il modulo di controllo del filtro di convoluzione si compone dei file "convolution\_filter.h" e "convolution\_filter.c", il modulo di rete si compone di "tcp\_connection.h" e "tcp\_connection.c".

### 4.1 - Modulo convolution\_filter

Il modulo "convolution\_filter" espone funzionalità di alto livello per il controllo e configurazione del filtro di convoluzione, fungendo da wrapper dei driver generati da Vivado HLS.

Viene definita la struttura dati "kernel config" che mantiene le seguenti informazioni:

- Dimensioni del kernel (2 unsigned char)
- Pesi del kernel (un array di double)
- Somma del kernel (signed char)
- Offset (signed char)
- Numero di bit di precisione (unsigned char)

```
typedef struct kernel_config {
    unsigned char height;
    unsigned char width;
    double *weights;
    signed char sum;
    signed char offset;
    unsigned char bit_shift;
} kernel_config;
```

Vengono dichiarati due puntatori a kernel\_config globali, uno che punta alla configurazione corrente ("kernel"), l'altro a una configurazione temporanea ("temp config").

La funzione "convolution\_filter\_get\_kernel\_config" copia la configurazione corrente nell'area di memoria puntata da "temp\_config", e restituisce "temp\_config", in modo che eventuali modifiche affliggano solo l'area copiata. La funzione di utilità "copy\_kernel\_config" non viene esposta nell'header, e si occupa di clonare l'area di memoria puntata da "source" in "dest", procedendo ad eventuali allocazioni e de-allocazioni se necessario.

```
kernel_config* convolution_filter_get_kernel_config(void)
{
    copy_kernel_config(kernel, &temp_config);
    return temp_config;
}
```

Viceversa, la funzione "convolution\_filter\_configure" riceve in ingresso un puntatore a "kernel\_config", effettua controlli di validità, nel caso in cui la nuova configurazione sia valida, viene generato uno stream di byte da scrivere via axilite all'indirizzo a cui è mappato il filtro, il filtro viene configurato, e nel caso in cui la configurazione avvenga correttamente, verrà aggiornato il contenuto dell'area puntata da "kernel" con la nuova configurazione. Lo stream di configurazione è costituito da un array di 51 byte: i primi 49 rappresentano i pesi di un kernel 7x7, gli ultimi due byte rappresentano rispettivamente i valori di somma e offset.

I valori relativi ai pesi sono memorizzati come variabili di tipo "double", mentre il filtro attende pesi interi con valori a 8 bit da -128 a 127. Per trasformare i pesi da fixed point a interi a 8 bit, vengono moltiplicati per una potenza di due (2 ^ bit\_shift), e troncati tramite un cast a "signed char". La somma del kernel sarà moltiplicata per lo stesso numero, consentendo di mantenere il rapporto tra i pesi e la somma. Aumentando "bit\_shift", aumenterà quindi la precisione, a scapito però del range di numeri che sarà possibile inserire.

Della funzione "convolution\_filter\_configure" sono state realizzate due implementazioni differenti, una per il filtro tradizionale, l'altra per quello separabile, realizzato da Marco

Rossini. Nel file di intestazione è possibile scegliere quale dei due filtri utilizzare, specificandolo tramite una direttiva "#define". Le due implementazioni differiscono principalmente per il modo in cui vanno a impostare i pesi del kernel. Nel caso del tradizionale, viene creato un kernel 7x7 a partire da uno di dimensioni variabili allineando quest'ultimo al centro del kernel 7x7; nel caso di quello separabile, il kernel di dimensioni variabili viene allineato con la prima riga e prima colonna.



Figura 18: Configurazione dei pesi del kernel: tradizionale (A) e separabile (B)

```
#if defined(TRADITIONAL)
int convolution filter configure(kernel config *config)
       int length, i, j;
       char filter stream[KERNEL HEIGHT * KERNEL WIDTH + END PARAMS TRAD];
       double temp;
       if (config->height > KERNEL HEIGHT
                       || config->height < 0
                       || config->width > KERNEL WIDTH
                       || config->width < 0)</pre>
               return XST_FAILURE;
       //filter_stream initialization
       for (i = 0; i < KERNEL HEIGHT * KERNEL WIDTH; i++)</pre>
               filter stream[i] = 0;
       //filter stream weights setup
       for (i = 0; i < config->height; i++)
               for (j = 0; j < config->width; j++)
                       temp = config->weights[i * config->width + j] * (1 << config->bit shift);
                       if (temp > 127 || temp < -128)</pre>
                               xil_printf("[CONV FILTER] Weight [%d,%d] is out of range\n",i,j);
                               return CONV FILTER FAILURE;
                       filter stream[(i+(KERNEL HEIGHT - config->height) / 2) * KERNEL WIDTH + j
                               + (KERNEL WIDTH - config->width) / 2] = (signed char) temp;
       //additional parameters setup
       temp = config->sum * (1 << config->bit_shift);
       if (temp > 127 || temp < -128)
               xil printf("[CONV FILTER] Sum is out of range\n");
               return CONV FILTER FAILURE;
       filter_stream[KERNEL_WIDTH * KERNEL_HEIGHT] = (signed char)temp;
filter_stream[KERNEL_WIDTH * KERNEL_HEIGHT + 1] = config->offset;
       //<u>axilite</u> write
       length = XConvolution_filter_Write_kernel_config_V_Bytes
              (&filter trad, 0, filter stream, KERNEL HEIGHT * KERNEL WIDTH + END PARAMS TRAD);
       //check length
       if (length != KERNEL_HEIGHT * KERNEL_WIDTH + END_PARAMS_TRAD)
               xil printf("[CONV FILTER] An error occurred\n");
               return CONV FILTER FAILURE;
       length = XSep convolution filter Write kernel config V Bytes
           (&filter_sep, 0, neutral_kernel_sep, KERNEL_HEIGHT * KERNEL WIDTH + END PARAMS SEP);
       //check length
       if (length != KERNEL_HEIGHT * KERNEL_WIDTH + END_PARAMS_SEP)
               xil printf("[CONV FILTER] An error occurred\n");
               return CONV FILTER FAILURE;
       copy kernel config(config, &kernel);
       return CONV FILTER SUCCESS;
#endif
```

```
#if defined(SEPARABLE)
int convolution filter configure(kernel config *config)
       int length, i, j;
       char filter stream[KERNEL HEIGHT * KERNEL WIDTH + END PARAMS SEP];
       double temp;
       if (config->height > KERNEL HEIGHT
                        || config->height < 0
                        || config->width > KERNEL WIDTH
                        || config->width < 0)</pre>
               return XST_FAILURE;
        //filter_stream initialization
       for (i = 0; i < KERNEL HEIGHT * KERNEL WIDTH; i++)</pre>
                filter stream[i] = 0;
        //filter stream weights setup
       for (i = 0; i < config->height; i++)
               for (j = 0; j < config->width; j++)
                       temp = config->weights[i * config->width + j] * (1 << config->bit_shift);
                       if (temp > 127 || temp < -128)</pre>
                               xil printf("[CONV FILTER] Weight [%d,%d] is out of range\n",i,j);
                               return CONV FILTER FAILURE;
                       filter stream[i * KERNEL WIDTH + j] = (signed char)temp;
       //additional parameters setup
       temp = config->sum * (1 << config->bit shift);
       if (temp > 127 || temp < -128)
               xil printf("[CONV FILTER] Sum is out of range\n");
               return CONV FILTER FAILURE;
       filter_stream[KERNEL_WIDTH * KERNEL_HEIGHT] = (signed char)temp;
filter_stream[KERNEL_WIDTH * KERNEL_HEIGHT + 1] = config->offset;
       length = XSep_convolution_filter_Write_kernel_config_V_Bytes
                        (&filter_sep, 0, filter_stream, KERNEL_HEIGHT * KERNEL WIDTH +
END PARAMS SEP);
        //check length
       if (length != KERNEL_HEIGHT * KERNEL_WIDTH + END_PARAMS_SEP)
               xil printf("[CONV FILTER] An error occurred\n");
               return CONV FILTER FAILURE;
       length = XConvolution filter Write kernel config V Bytes
          (&filter trad, 0, neutral kernel trad, KERNEL HEIGHT * KERNEL WIDTH + END PARAMS TRAD);
       //check length
       if (length != KERNEL HEIGHT * KERNEL WIDTH + END PARAMS TRAD)
       {
               xil printf("[CONV FILTER] An error occurred\n");
               return CONV FILTER FAILURE;
       copy kernel config(config, &kernel);
       return CONV FILTER SUCCESS;
#endif
```

La funzione "init\_convolution\_filter" inizializza i filtri, rappresentati a livello applicativo dalle variabili globali "filter\_trad" e "filter\_sep", il cui tipo è definito nei driver generati automaticamente, nel BSP. Viene chiamata durante la fase di inizializzazione dell'applicazione, insieme alle altre funzioni di inizializzazione degli altri ip core su cui sono necessarie letture e/o scritture dal software applicativo. Dopo l'inizializzazione, entrambi i filtri vengono configurati automaticamente con un kernel neutrale di dimensioni 1x1, somma 1, offset 0 e 0 bit decimali.

```
int convolution filter init(void)
      int status;
      status = XSep convolution filter Initialize(&filter sep,
             XPAR XSEP CONVOLUTION FILTER 0 DEVICE ID);
      status = XConvolution filter Initialize(&filter trad,
             XPAR XCONVOLUTION FILTER 0 DEVICE ID);
      if (status != XST SUCCESS)
              xil printf("An error occurred while initializing the convolution filter\n");
              return status;
      temp config = (kernel config*)malloc(sizeof(kernel config));
      temp config->height = 1;
      temp config->width = 1;
      temp config->sum = 1;
      temp config->offset = 0;
      temp config->bit shift = 0;
      temp_config->weights = (double*)malloc(sizeof(double));
      temp config->weights[0] = 1;
      status = convolution_filter_configure(temp_config);
      if (status != CONV FILTER SUCCESS)
              xil printf("An error occurred while initializing the convolution filter\n");
              return XST FAILURE;
      return XST SUCCESS;
```

# 4.2 - Cenni sull'implementazione LWIP del protocollo TCP

LWIP [12] (LightWeight IP) è una implementazione (in linguaggio C) cross-platform e open source dello stack TCP/IP, originariamente sviluppata da Adam Dunkels, largamente utilizzata nell'ambito dei sistemi embedded, per via del ridotto utilizzo di risorse.

Per quanto concerne il protocollo TCP, tutte le ricezioni di dati, sia in fase di handshake iniziale, sia in fase di comunicazione, avvengono tramite un meccanismo di callback, che consente di ricevere dati senza effettuare chiamate bloccanti. Prima di ricevere un dato infatti, è necessario specificare una funzione di callback, questa funzione verrà invocata automaticamente al momento della ricezione dei dati.

Tra le numerose funzioni offerte, vengono riportate in particolare le più importanti:

```
• struct tcp pcb * tcp new(void)
```

Viene creato e restituito il PCB (Protocol Control Block), e una connessione nello stato "Closed". Il PCB contiene tutte le informazioni relative alla connessione.

```
    err_t tcp_bind(struct tcp_pcb *pcb, ip_addr_t *ipaddr,
u16 t port)
```

Viene effettuato il binding (esplicito) del PCB specificato a un indirizzo e porta locali.

```
• struct tcp pcb * tcp_listen(struct tcp pcb *pcb)
```

Viene deallocato il PCB passato come argomento, che rappresentava una connessione chiusa, e viene inizializzato un nuovo PCB in stato di "listen".

```
• void tcp accept(struct tcp pcb *pcb, tcp accept fn accept)
```

Associa al PCB specificato una funzione da chiamarsi ogni volta che un host effettua una richiesta di connessione.

```
• void tcp_recv(struct tcp_pcb *pcb, tcp_recv_fn recv)
```

Associa al PCB specificato, similmente alla funzione "tcp\_accept", una funzione da chiamarsi ogni volta che vengono ricevuti dati.

```
• err_t tcp_write(struct tcp_pcb *pcb, const void *arg, u16_t len, u8_t apiflags)
```

Invia dati sul canale in uscita della connessione associata al PCB specificato. I dati da inviare sono i primi "len" byte nell'area di memoria puntata da "arg".

```
• err t tcp close(struct tcp pcb *pcb)
```

Viene chiusa la connessione associata al PCB specificato.

### 4.3 - Modulo "tcp\_connection"

### 4.3.1 - Precedente Implementazione

Il modulo "tcp\_connection" si occupa della comunicazione via TCP con il client. Il modulo era già parzialmente implementato, fornendo un servizio dummy di esempio, utilizzando l'implementazione dello stack TCP/IP fornita da LWIP. Della precedente implementazione sono state riutilizzate le funzioni delle fasi di apertura e chiusura della connessione, vale a dire "start\_tcp", "connection\_accept" e "close\_conn", discusse in dettaglio nella tesi di Mattia Bernasconi [1], il cui funzionamento è di seguito brevemente riassunto.

"start\_tcp" viene chiamata in fase di inizializzazione dell'applicazione, crea il PCB, effettua il binding all'indirizzo locale 192.168.1.50, e alla porta 2101. Mette il PCB in stato di "listen" e specifica la funzione "connection\_accept" come callback da chiamarsi al momento della ricezione di richieste di connessione.

```
int start_tcp(void)
{
    xil_printf("[TCP] Starting TCP server on port %d\n", TCP_PORT);

    // Create a new TCP Protocol Cotrol Block abbreviated as PCB.
    pcb_tcp = tcp_new();

    // Bind the PCB to a Port and any IP address.
    tcp_bind(pcb_tcp, IP_ADDR_ANY, TCP_PORT);

    // Put the PCB and TCP connection on Board in listening state
    pcb_tcp = tcp_listen(pcb_tcp);

    xil_printf("[TCP] Listening on port %d\n\n", TCP_PORT);

    // This function specifies the callback function that will be called when a client asks
for connection with board
    tcp_accept(pcb_tcp, connection_accept);

    return XST_SUCCESS;
}
```

"connection\_accept" accetta la richiesta di connessione, e specifica "callback\_tcp\_request" come funzione di callback da chiamare al momento della ricezione di nuovi dati. La funzione "reset\_req\_buffer" inizializza il buffer delle richieste e lo pone nello stato di attesa del prossimo header. Il funzionamento del buffer delle richieste verrà mostrato in dettaglio al paragrafo successivo.

```
static err_t connection_accept(void *arg, struct tcp_pcb *pcb_tcp, err_t err)
{
    print_ip("\n[TCP] Connection accepted from ", &pcb_tcp->remote_ip);

    LWIP_UNUSED_ARG(arg);
    LWIP_UNUSED_ARG(err);

    tcp_setprio(pcb_tcp, TCP_PRIO_MIN);

// request system setup
    reset_req_buffer();
    xil_printf("[TCP] Now waiting for a request header\n", req_len, req_type);

// Specifies the function to call, on reception of data on TCP
    tcp_recv(pcb_tcp, callback_tcp_request);

    tcp_err(pcb_tcp, NULL);
    tcp_poll(pcb_tcp, NULL, 4);

    return ERR_OK;
}
```

La funzione "close\_conn" disabilita tutti i callback e chiude la connessione:

```
static void close_conn(struct tcp_pcb *pcb_tcp)
{
    tcp_arg(pcb_tcp, NULL);
    tcp_sent(pcb_tcp, NULL);
    tcp_recv(pcb_tcp, NULL);
    tcp_recv(pcb_tcp, NULL);
    tcp_close(pcb_tcp);
    print_ip("[TCP] Connection closed with client ", &pcb_tcp->remote_ip);
}
```

#### 4.3.2 - Protocollo di comunicazione tra client e server

La comunicazione tra cliente e servitore avviene seguendo un semplice protocollo definito ad hoc. Ogni richiesta si compone di un header e un body, l'header specifica il tipo di richiesta (1 byte) e la lunghezza del body (2 byte). Tale lunghezza può anche essere nulla, indicando una richiesta senza body. Il body contiene tutti i valori necessari al completamento della richiesta. Il funzionamento del servitore può essere schematizzato dal seguente diagramma di stato.

All'apertura di una connessione il server si trova nello stato "Attesa Header", in cui permane fino al ricevimento dell'header, passando nello stato "Header Ricevuto". In questo stato è noto il tipo di richiesta e la lunghezza del body da ricevere. Il server rimane in questo stato finché non ha ricevuto tutti i byte del body, in qualsiasi momento è possibile passare allo stato "Disconnesso". Terminata la ricezione del body, viene eseguita la richiesta, e si attende la ricezione del prossimo header.

Vista l'assenza di controllo sul momento in cui avviene la lettura dei dati, questi potrebbero arrivare in qualsiasi momento e non necessariamente tutti in un'unica esecuzione della funzione "callback\_tcp\_request". È necessario pertanto memorizzare temporaneamente i byte ricevuti in un buffer "req\_buff", allocato dinamicamente di lunghezza "req\_len", pari al numero di byte da cui la richiesta è composta. La variabile "req\_index" indica la posizione a cui scrivere il prossimo byte all'interno del buffer, e "req\_type" indica il tipo di richiesta che il servitore sta attendendo in questo momento.



Figura 19: Diagramma a stati del servitore

Il buffer delle richieste viene resettato (e inizializzato) utilizzando la funzione "reset\_req\_buffer". Questa funzione de-alloca se necessario la memoria occupata dal precedente buffer, imposta la lunghezza attesa a HEADER\_LEN (pari a 3), alloca la memoria necessaria, imposta l'indice su cui scrivere il prossimo byte a 0, e imposta il tipo di richiesta a REQUEST\_NONE. Quando "req\_type" assume tale valore, significa che il server è in attesa di un header e pertanto non conosce il tipo di richiesta, in tutti gli altri casi indica che il server ha ricevuto un header, conosce quindi il tipo di richiesta e la sua lunghezza. La ricezione di un header è considerata come una richiesta di tipo REQUEST\_NONE, e viene gestita come tutte le altre richieste al momento in cui il buffer è pieno.

La funzione "callback\_tcp\_request", che viene invocata ad ogni ricezione di dati, controlla che non si siano verificati errori di trasmissione, e che il buffer non sia vuoto, in tal caso, notifica il client della ricezione dei dati, utilizzando "tcp\_recved". Ottiene i byte ricevuti, e li memorizza uno alla volta nel buffer delle richieste, "req\_buff", controllando ad ogni inserimento la possibilità di eseguire richieste.

```
// This function gets called on reception of data on TCP.
static err t callback tcp request(void *arg, struct tcp pcb *pcb tcp, struct pbuf *pbuffer,
err_t err)
      unsigned int len;
      unsigned char *pc;
      // Check if no error has occurred and packet buffer is not empty
      if (err == ERR OK && pbuffer != NULL)
              tcp recved(pcb tcp, pbuffer->tot len);
              // Get the pointer to the Payload area of received TCP packet
              pc = (unsigned char *) pbuffer->payload;
              // Get the length of the data payload
              len = pbuffer->tot_len;
              // Debug print
              xil printf("[TCP] Received %d bytes\n", len);
              // For each byte received:
              int i;
              for (i = 0; i < len; i++)</pre>
                      // Update the request buffer
                      req buffer[req index++] = pc[i];
                      // If the request is ready to be performed, perform it
                      while (req_index >= req_len)
                             perform request(pcb tcp);
       // Free the packet buffer
      pbuf_free(pbuffer);
       // Close connection if empty packet and no error
      if (err == ERR OK && pbuffer == NULL)
      {
              close_conn(pcb_tcp);
      return ERR OK;
```

Nel momento in cui una richiesta è pronta per essere eseguita, viene invocata la funzione "perform request", che gestisce le richieste dei seguenti tipi:

- REQUEST\_NONE: il server ha ricevuto un header, e deve mettersi in attesa del body, aggiornando le strutture dati e lo stato.
- REQUEST\_SET\_KERNEL\_SUM: il client richiede di modificare la somma del kernel attualmente impostato.
- REQUEST\_SET\_KERNEL\_OFF: il client richiede di modificare l'offset del kernel attualmente impostato.
- REQUEST\_SET\_KERNEL\_WEIGHTS: il client richiede di modificare i pesi del kernel attualmente impostato.
- REQUEST\_GET\_KERNEL\_CONFIG: il client richiede di conoscere la configurazione del filtro.
- REQUEST\_SET\_KERNEL\_BIT\_SHIFT: il client richiede di modificare i bit di precisione dei pesi.

Al termine dell'esecuzione di una richiesta (dopo aver ricevuto il body), il sistema viene messo in attesa del prossimo header.

```
void perform_request(struct tcp pcb * pcb tcp)
int retval = CONV FILTER FAILURE; //If the system has just finished receiving a partially
      if (req type == REQUEST NONE)
              req type = req buffer[0];
              if (req type != REQUEST NONE)
                     req_len = req_buffer[1] * 256 + req_buffer[2];
                     free (req buffer);
                     reg buffer = (unsigned char*) malloc (reg len);
              req index = 0;
              xil printf("[TCP] Header received, now waiting for a %d bytes request body\n",
req_len);
      //Client requests to modify the kernel sum value
      else if (req type == REQUEST SET KERNEL SUM)
              if (req index >= 1) {
                     kernel config *kernel = convolution filter_get_kernel_config();
                     kernel->sum = req buffer[0];
                     retval = convolution filter configure(kernel);
              reset req buffer();
              send_ack(pcb_tcp, retval);
      //Client requests to modify the kernel offset value
```

```
else if (req type == REQUEST SET KERNEL OFF)
              if (req_index >= 1) {
                      kernel config *kernel = convolution filter_get_kernel_config();
                      kernel->offset = req buffer[0];
                      retval = convolution_filter_configure(kernel);
              reset_req_buffer();
              send ack(pcb tcp, retval);
       //Client requests to modify the kernel weights
      else if (req type == REQUEST SET KERNEL WEIGHTS)
              kernel config *kernel = convolution filter get kernel config();
              if (req_index >= 3) {
                      kernel->height = req buffer[0];
                      kernel->width = req buffer[1];
              if (req_index - 2 >= kernel->height * kernel->width)
                      free(kernel->weights);
                      kernel->weights = (double*)malloc(sizeof(double) * kernel->height *
kernel->width);
                      for (i = 0; i < kernel->height * kernel->width; i++)
                              kernel->weights[i] = char to double(req buffer[2 * i + 2],
req buffer[2 * i + 3]);
              retval = convolution filter configure(kernel);
              reset req buffer();
              send ack(pcb tcp, retval);
      //{\tt Client\ requests\ to\ get\ the\ current\ kernel\ configuration}
      else if (req_type == REQUEST_GET KERNEL CONFIG)
              tcp_send_kernel_config(pcb_tcp);
              reset req buffer();
       //Client requests to get the current kernel bit shift approximation
      else if (req_type == REQUEST_SET_KERNEL_BIT_SHIFT)
              if (req index >= 1) {
                      kernel config *kernel = convolution filter get kernel config();
                      kernel->bit shift = req buffer[0];
                      retval = convolution filter configure (kernel);
              reset req buffer();
              send_ack(pcb_tcp, retval);
       //In case of error: resets the buffer and waits for a new request
      else
              reset req buffer();
      xil printf("[TCP] Now waiting for reception of a request header\n");
```

All'interno della funzione "perform\_request" vengono chiamate altre funzioni di utilità, per rendere il codice più pulito e riutilizzabile. Nello specifico, "tcp\_send\_kernel\_config" invia al client la configurazione del kernel, "send\_ack" invia al client un codice di errore, per notificarlo dell'avvenuto completamento dell'operazione, "char\_to\_double" e "double\_to\_char" convertono due char in un double e viceversa. Ciò avviene in quanto si è scelto di trasmettere i valori fixed-point mediante due byte: il primo con segno, che rappresenta la parte intera arrotondata per difetto, il secondo senza segno, che rappresenta la differenza tra il valore da rappresentare e il primo byte, moltiplicata per 256 e arrotondata per difetto.

```
void tcp send kernel config(struct tcp pcb *pcb tcp)
      kernel config * config;
      int i, len;
      char * data;
      config = convolution filter get kernel config();
      len = 2 + 2 * config->height * config->width + 2;
      data = (char*)malloc(len);
      data[0] = config->height;
      data[1] = config->width;
      xil printf("%d %d\n", data[0], data[1]);
      for (i = 0; i < config->height * config->width; i++)
              double to char(config->weights[i], &data[2 * i + 2], &data[2 * i + 3]);
      xil printf("\n");
      data[2 * i + 2] = config -> sum;
      data[2 * i + 3] = config->offset;
      data[2 * i + 4] = config->bit shift;
      tcp write(pcb tcp, data, len, TCP WRITE FLAG COPY);
      free (data);
```

```
double char_to_double(char a, char b)
{
    double value;

    value = (signed char)a;
    value += ((double)((unsigned char)b)) / (double)256;

    return value;
}
```

```
void send_ack(struct tcp_pcb *pcb_tcp, int err_code)
{
    char *data;
    int size = 1;
    // Open for future changes, err_code size may be variable

    data = (char*)malloc(size);
    data[0] = (char)err_code;
    xil_printf("[TCP] Sending ack code: %d\n", data[0]);
    tcp_write(pcb_tcp, data, size, TCP_WRITE_FLAG_COPY);
    free(data);
}
```

### Capitolo 5 - Software lato Cliente

Il client di configurazione è stato realizzato in linguaggio C, in due versioni, a causa della differenza delle API di rete, per Linux/Mac e per Windows. Il client offre la possibilità di impostare i parametri di configurazione del filtro (dimensione, somma, offset, pesi e precisione), nonché la possibilità di ricevere la configurazione corrente, e ripristinare il filtro alla configurazione di default.

Oltre al modulo "main", il software si compone di due moduli "connection" e "control": il primo funge da wrapper delle API di rete del sistema operativo: socket unix per Linux/Mac e winsock2 [15] per Windows; il secondo utilizza queste funzionalità per implementare il protocollo di comunicazione tra client e server (board).

#### 5.1 - Modulo "connection"

Questo modulo consente di mantenere il modulo "control" indipendente dal sistema operativo utilizzato, in quanto per inviare e ricevere dati, esso utilizza esclusivamente le astrazioni fornite dal modulo "connection".

Nello specifico, nell'header sono importate le librerie appropriate, e dichiarati quattro prototipi di funzione, per apertura e chiusura della connessione, invio e ricezione di dati.

```
int start_connection();
int close_connection();
int send_data(char* data, int len);
int recv_data(char* data, int len);
```

Nello specifico, "start\_connection" inizializza le strutture dati necessarie per mantenere le informazioni di indirizzo e porta, crea una nuova socket, ed effettua un tentativo di connessione alla board (all'indirizzo 192.168.1.50 e porta 2101). Restituisce un codice di errore per notificare o meno il successo dell'operazione.

Nelle pagine successive sono riportate le due implementazioni (Linux/Mac) e (Windows) della funzione "start connection".

```
int sd;
int start connection() // LINUX - MAC
      struct sockaddr in servaddr;
      struct in addr addr;
      struct hostent * host;
      int status;
#ifdef DEBUG
      printf("Connecting with the board...\n");
#endif
      memset((char *)&servaddr, 0, sizeof(struct sockaddr_in));
servaddr.sin_family = AF_INET;
#ifdef DEBUG
      printf("sin family initialized\n");
#endif
      host = gethostbyname(BOARD INET ADDR);
      if (host == NULL)
       {
              printf("No host %s found\n", BOARD_INET_ADDR);
              return FAILURE;
#ifdef DEBUG
      printf("struct hostent initialized\n");
#endif
       servaddr.sin addr.s addr = ((struct in addr *) (host->h addr))->s addr;
       servaddr.sin_port = htons(BOARD_PORT);
#ifdef DEBUG
      printf("struct sockaddr_in initialized\n");
#endif
       sd = socket(AF INET, SOCK STREAM, 0);
      if (sd < 0)
              printf("An error occurred during socket creation\n");
              return FAILURE;
#ifdef DEBUG
      printf("Socket created: %d\n", sd);
       if ((status = connect(sd, (struct sockaddr *)&servaddr, sizeof(struct sockaddr))) < 0)</pre>
              printf("Could not connect with the board %d\n", errno);
              close(sd);
              return FAILURE;
#ifdef DEBUG
printf("Connection established\n");
#endif
      return SUCCESS;
```

```
SOCKET ConnectSocket;
int start connection() // WINDOWS
      WSADATA wsaData;
      struct addrinfo *result = NULL,
                    hints:
      int iResult;
      ConnectSocket = INVALID SOCKET;
      // Initialize Winsock
      iResult = WSAStartup(MAKEWORD(2,2), &wsaData);
      if (iResult != 0) {
             printf("WSAStartup failed with error: %d\n", iResult);
              return FAILURE;
#ifdef DEBUG
      printf("Windows socket initialized successfully\n");
#endif
      ZeroMemory( &hints, sizeof(hints) );
      hints.ai_family = AF_INET;
      hints.ai socktype = SOCK STREAM;
      hints.ai_protocol = IPPROTO_TCP;
#ifdef DEBUG
      printf("Socket hints zeroed successfully\n");
      // Resolve the server address and port
      iResult = getaddrinfo(BOARD INET ADDR, BOARD PORT, &hints, &result);
      if ( iResult != 0 ) {
             printf("getaddrinfo failed with error: %d\n", iResult);
              WSACleanup();
              return FAILURE;
#ifdef DEBUG
      printf("getaddrinfo executed successfully\n");
      // Create a SOCKET for connecting to server
      ConnectSocket = socket(result->ai_family, result->ai_socktype,
                     result->ai_protocol);
      if (ConnectSocket == INVALID SOCKET) {
             printf("socket failed with error: %d\n", WSAGetLastError());
              WSACleanup();
             return FAILURE;
      }
#ifdef DEBUG
      printf("Windows Socket created\n");
#endif
      // Connect to server.
      iResult = connect(ConnectSocket, result->ai_addr, (int) result->ai_addrlen);
      if (iResult == SOCKET ERROR) {
             closesocket(ConnectSocket);
             ConnectSocket = INVALID SOCKET;
             return FAILURE;
      }
#ifdef DEBUG
      printf("Windows Socket connected\n");
#endif
      freeaddrinfo(result);
```

```
if (ConnectSocket == INVALID_SOCKET) {
          printf("Unable to connect to server\n");
          WSACleanup();
          return FAILURE;
}

return SUCCESS;
}
```

Dopo aver stabilito con successo una connessione con la board, è possibile inviare e ricevere dati utilizzando le funzioni generiche "send\_data" e "recv\_data", che rispettivamente inviano e ricevono un certo numero di byte. Nel caso non siano disponibili i dati richiesti, la chiamata a "recv\_data" è bloccante. Entrambe le funzioni restituiscono un codice di errore per notificare dell'avvenuto invio o ricezione dei dati.

È necessario, come per la funzione "connection\_start", fornire due implementazioni diverse per ciascuna di queste funzioni, una basata su socket unix e l'altra basata su winsock2. Nelle pagine seguenti, viene riportato il codice di entrambe le versioni delle funzioni "send data" e "recv data".

```
int send data(char * data, int len) // LINUX - MAC
    if (write(sd, data, len)<0)</pre>
        printf("An error occurred while sending data\n");
        return FAILURE;
    #ifdef DEBUG
    printf("Sent %d bytes of data\n", len);
    #endif
    return SUCCESS;
int recv data(char * data, int len) // LINUX - MAC
   if (read(sd, data, len)<0)</pre>
       printf("An error occurred while receiving data\n");
        return FAILURE;
    #ifdef DEBUG
    printf("Received %d bytes of data\n", len);
    #endif
   return SUCCESS;
```

```
int send_data(char * data, int len) // WINDOWS
   int res;
   // Send an initial buffer
   res = send( ConnectSocket, data, len, 0 );
   if (res == SOCKET ERROR)
       printf("send failed with error: %d\n", WSAGetLastError());
       return FAILURE;
#ifdef DEBUG
   printf("Sent %d bytes of data\n", res);
#endif
   return SUCCESS;
int recv_data(char * data, int len) // WINDOWS
   res = recv(ConnectSocket, data, len, 0);
    if (res < 0)
       printf("recv failed with error: %d\n", WSAGetLastError());
       return FAILURE;
   if (res == 0)
       printf("connection closed\n");
       return FAILURE;
#ifdef DEBUG
   printf("Received %d bytes of data\n", res);
#endif
   return SUCCESS;
```

La funzione "close\_connection" chiude la connessione e libera le risorse di sistema ad essa associate. Anche per questa funzione sono necessarie due versioni, in base al sistema operativo utilizzato.

```
int close_connection() // LINUX - MAC
{
   int retval;

   #ifdef DEBUG
   printf("Disconnecting from the board...\n");
   #endif

   retval = close(sd);

   return retval;
}
```

```
int close_connection() // WINDOWS
{
    int retval;
    #ifdef DEBUG
    printf("Disconnecting from the board...\n");
    #endif

    // shutdown the connection since no more data will be sent
    retval = shutdown(ConnectSocket, SD_SEND);
    if (retval == SOCKET_ERROR)
    {
        printf("shutdown failed with error: %d\n", WSAGetLastError());
        closesocket(ConnectSocket);
        WSACleanup();
        return FAILURE;
    }

    // cleanup
    closesocket(ConnectSocket);
    wSACleanup();
    return SUCCESS;
}
```

#### 5.2 - Modulo "control"

Il modulo di controllo si occupa di implementare il semplice protocollo di comunicazione tra client e board, precedentemente definito. Grazie alle funzionalità offerte dal modulo "connection" è completamente indipendente dal sistema operativo utilizzato, favorendo la portabilità del codice.

Sono definite inoltre due funzioni per l'invio e ricezione di valori fixed-point, che trasformano un double nella rappresentazione a due byte (descritta precedentemente) e viceversa, analoghe a quelle presenti lato servitore.

La funzione "read\_loop" avvia un loop di letture da standard input, interpreta il comando inserito, e invia conseguentemente una richiesta al server. Attende infine una risposta, e nel caso di errore notificherà l'utente.

I comandi disponibili sono i seguenti (possibilità di estensione):

set sum|off|weights|bit shift <value>

Imposta i valori di somma, offset, pesi e precisione. Nel caso dei pesi, attende l'inserimento di 2 valori rappresentanti le due dimensioni del kernel H e W, e H\*W valori rappresentanti i pesi.

• Reset

Ripristina la configurazione di default: kernel 1x1 identità, somma 1, offset 0 e precisione unitaria.

• Print

Riceve e stampa la configurazione corrente del filtro.

• Exit

Disconnette il client e termina l'applicazione di configurazione.

# Capitolo 6 - Risultati Sperimentali

La possibilità di configurare il filtro dall'esterno introduce dei cambiamenti nella logica del filtro, ciò influisce sulle performance e sulle risorse utilizzate. Sono quindi state effettuate sintesi di prova variando le dimensioni del kernel, da un minimo di 3x3 ad un massimo di 17x17, aumentando ogni volta entrambe le dimensioni di 2 unità.

Di queste sintesi sono stati raccolti alcuni dati significativi, ovvero:

- Timing: tempo medio necessario al completamento di una iterazione. Per garantire il corretto funzionamento dell'hardware sintetizzato, questo valore deve mantenersi al di sotto di un valore di riferimento (clock target), fissato a 41,67 ns. Questo valore è pari al periodo del clock a cui verrà collegato il filtro.
- Total Latency: numero di cicli di clock necessari al completamento dell'operazione.
- Loop Latency: numero di cicli di clock necessari al completamento della pipeline.
- Loop Trip Count: numero di iterazioni nel loop, idealmente pari al prodotto delle dimensioni dell'immagine, incrementate della metà delle rispettive dimensioni del kernel. (Per un kernel 7x7 e un'immagine 640x480, dovrebbe risultare 643 \* 483 = 310569)
- Iteration Latency: numero di step in cui viene suddivisa la singola iterazione.
- BRAM, DSP48, FF, LUT: risorse hardware impiegate. Viene riportato anche il relativo valore percentuale, relativo alle risorse disponibili.

| Kernel size              | 3x3    | 5x5    | 7x7    | 9x9    | 11x11  | 13x13  | 15x15  | 17x17  |
|--------------------------|--------|--------|--------|--------|--------|--------|--------|--------|
| Timing                   | 20.69  | 22.81  | 25.06  | 27.31  | 27.31  | 29.55  | 29.55  | 31.8   |
| <b>Total Latency</b>     | 308348 | 309472 | 310598 | 311726 | 312855 | 313987 | 315120 | 316256 |
| Loop Latency             | 308346 | 309470 | 310596 | 311724 | 312853 | 313985 | 315118 | 316254 |
| <b>Loop Trip Count</b>   | 308321 | 309444 | 310569 | 311696 | 312825 | 313956 | 315089 | 316224 |
| <b>Iteration Latency</b> | 27     | 28     | 29     | 30     | 30     | 31     | 31     | 32     |
| BRAM                     | 2      | 4      | 6      | 8      | 10     | 12     | 14     | 16     |
| DSP48                    | 9      | 25     | 49     | 81     | 121    | 169    | 255    | 289    |
| FF                       | 1138   | 1489   | 1968   | 2579   | 3255   | 4162   | 5510   | 7125   |
| LUT                      | 1321   | 1491   | 1726   | 2103   | 2570   | 2893   | 4287   | 5933   |
| BRAM %                   | 0.71   | 1.43   | 2.14   | 2.86   | 3.57   | 4.29   | 5.00   | 5.71   |
| DSP48 %                  | 4.09   | 11.36  | 22.27  | 36.82  | 55.00  | 76.82  | 115.91 | 131.36 |
| FF %                     | 1.07   | 1.40   | 1.85   | 2.42   | 3.06   | 3.91   | 5.18   | 6.70   |
| LUT %                    | 2.48   | 2.80   | 3.24   | 3.95   | 4.83   | 5.44   | 8.06   | 11.15  |

Come previsto, i tempi e le risorse impiegate aumentano all'incrementare delle dimensioni massime del kernel. Sulla sintesi del filtro di convoluzione sono imposti dei forti vincoli relativi al timing, che non deve superare i 41,67 ns, ovvero il periodo di un ciclo di clock a 24 MHz, tuttavia, sebbene ciò costituisca un problema nella sintesi di filtri con kernel di dimensione maggiore, il principale problema di scalabilità del filtro è dovuto ai limiti delle risorse presenti sul FPGA. In particolare si osserva come già un filtro 7x7 da solo utilizzi ben il 23% dei DSP presenti sul FPGA, e come un filtro di dimensioni maggiori o uguali a 15x15 non risulti nemmeno integrabile sulla logica programmabile, in quanto necessiterebbe di un numero di DSP maggiore rispetto a quanti ne siano presenti sul FPGA. Bisogna inoltre tenere conto dei BSP utilizzati da eventuali altri ip core integrati nel design, per cui se il filtro utilizzasse una percentuale eccessivamente prossima al 100% dei BSP presenti, altri ip core potrebbero non riuscire ad essere integrati correttamente.

L'utilizzo di DSP è dovuto alla presenza di numerose operazioni MAC (Multiply and Accumulate operation), tuttavia, tramite una direttiva, è possibile mappare queste operazioni MAC su delle tabelle LUT, senza utilizzare i DSP. Questo incide sull'utilizzo delle LUT, ma rende il design più scalabile, in quanto, in rapporto ai DSP, le LUT sono presenti in quantità superiori.

Per forzare la mappatura su LUT delle operazioni MAC si utilizza la direttiva [8] #pragma HLS RESOURCE variable=temp core=Mul\_LUT

Associate alla variabile "temp", su cui vengono ad ogni ciclo memorizzati i prodotti dei pixel per i pesi del kernel. Questo produce i risultati riportati nella seguente tabella:

| Kernel size              | 3x3    | 5x5    | 7x7    | 9x9    | 11x11  | 13x13  | 15x15  | 17x17  |
|--------------------------|--------|--------|--------|--------|--------|--------|--------|--------|
| Timing                   | 18.27  | 20.39  | 22.64  | 24.89  | 24.89  | 27.13  | 27.13  | 29.38  |
| <b>Total Latency</b>     | 308348 | 309472 | 310598 | 311726 | 312855 | 313987 | 315120 | 316256 |
| Loop Latency             | 308346 | 309470 | 310596 | 311724 | 312853 | 313985 | 315118 | 316254 |
| <b>Loop Trip Count</b>   | 308321 | 309444 | 310569 | 311696 | 312825 | 313956 | 315089 | 316224 |
| <b>Iteration Latency</b> | 27     | 28     | 29     | 30     | 30     | 31     | 31     | 32     |
| BRAM                     | 2      | 4      | 6      | 8      | 10     | 12     | 14     | 16     |
| DSP48                    | 0      | 0      | 0      | 0      | 0      | 0      | 0      | 0      |
| FF                       | 1138   | 1489   | 1968   | 2579   | 3255   | 4162   | 5510   | 7125   |
| LUT                      | 1983   | 3370   | 5421   | 8137   | 11409  | 15535  | 20894  | 27199  |
| BRAM %                   | 0.71   | 1.43   | 2.14   | 2.86   | 3.57   | 4.29   | 5.00   | 5.71   |
| DSP48 %                  | 0.00   | 0.00   | 0.00   | 0.00   | 0.00   | 0.00   | 0.00   | 0.00   |
| FF %                     | 1.07   | 1.40   | 1.85   | 2.42   | 3.06   | 3.91   | 5.18   | 6.70   |
| LUT %                    | 3.73   | 6.33   | 10.19  | 15.30  | 21.45  | 29.20  | 39.27  | 51.13  |

Come è osservabile, il tempo necessario al completamento dell'operazione è leggermente diminuito, i cicli di clock necessari, le BRAM e i FF impiegati, sono rimasti invariati. Differisce l'utilizzo di DSP, ora nullo, e di conseguenza l'utilizzo di LUT, che è ovviamente aumentato notevolmente. Ciononostante, se senza la direttiva il filtro con il kernel 17x17 arrivava ad impiegare oltre il 100% delle risorse disponibili, ora è perfettamente sintetizzabile, utilizzando poco più del 50% delle LUT.

La scalabilità è ancora un problema, ma è mitigato dal compromesso fornito dalla direttiva. Per migliorare ulteriormente l'impiego di risorse, potrebbe essere valutata la sintesi di un filtro separabile, discussa nella tesi di Marco Rossini. Ciò consentirebbe, nel caso in cui il kernel abbia rango pari a 1, di eseguire un numero di MAC pari al doppio del lato del kernel, non più al suo quadrato, diminuendo notevolmente il numero di operazioni da eseguire.

Per effettuare una stima dei costi della configurabilità del filtro, vengono presi in esame i dati relativi al filtro precedente, non configurabile. Per effettuare stime più accurate e ripetibili, il filtro è stato pre-configurato, in tutti i casi analizzati, con un kernel generato casualmente. Anche di questo filtro è stata realizzata una versione che limita l'utilizzo di DSP.

I risultati sono riportati nelle due seguenti tabelle.

| Kernel size              | 3x3    | 5x5    | 7x7    | 9x9    | 11x11  | 13x13  | 15x15  | 17x17  |
|--------------------------|--------|--------|--------|--------|--------|--------|--------|--------|
| Timing                   | 29.82  | 35.04  | 20.51  | 35.67  | 22.07  | 24.79  | 37.44  | 26.99  |
| <b>Total Latency</b>     | 308324 | 309447 | 310573 | 311699 | 312289 | 313690 | 315092 | 316228 |
| Loop Latency             | 308322 | 309445 | 301571 | 311697 | 312287 | 313688 | 315090 | 316226 |
| <b>Loop Trip Count</b>   | 308321 | 309444 | 310569 | 311696 | 312825 | 313956 | 315089 | 316224 |
| <b>Iteration Latency</b> | 3      | 3      | 4      | 3      | 4      | 4      | 3      | 4      |
| BRAM                     | 2      | 4      | 6      | 8      | 10     | 12     | 14     | 16     |
| DSP48                    | 9      | 19     | 34     | 56     | 83     | 117    | 154    | 203    |
| FF                       | 175    | 339    | 588    | 1077   | 1237   | 1658   | 2780   | 3147   |
| LUT                      | 310    | 544    | 937    | 1381   | 2010   | 2585   | 3212   | 4672   |
| BRAM %                   | 0.71   | 1.43   | 2.14   | 2.86   | 3.57   | 4.29   | 5.00   | 5.71   |
| DSP48 %                  | 4.09   | 8.64   | 15.45  | 25.45  | 37.73  | 53.18  | 70.00  | 92.27  |
| FF %                     | 0.16   | 0.32   | 0.55   | 1.01   | 1.16   | 1.56   | 2.61   | 2.96   |
| LUT %                    | 0.58   | 1.02   | 1.76   | 2.60   | 3.78   | 4.86   | 6.04   | 8.78   |

| Kernel size            | 3x3    | 5x5    | 7x7    | 9x9    | 11x11  | 13x13  | 15x15  | 17x17  |
|------------------------|--------|--------|--------|--------|--------|--------|--------|--------|
| Timing                 | 26.75  | 32.38  | 34.29  | 19.93  | 36.18  | 22.13  | 22.73  | 24.10  |
| Total Latency          | 308324 | 309447 | 310573 | 311699 | 312289 | 313690 | 315092 | 316228 |
| Loop Latency           | 308322 | 309445 | 301571 | 311697 | 312287 | 313688 | 315090 | 316226 |
| <b>Loop Trip Count</b> | 308321 | 309444 | 310569 | 311696 | 312825 | 313956 | 315089 | 316224 |
| Iteration Latency      | 3      | 3      | 3      | 4      | 3      | 4      | 4      | 4      |
| BRAM                   | 2      | 4      | 6      | 8      | 10     | 12     | 14     | 16     |
| DSP48                  | 1      | 2      | 2      | 2      | 2      | 2      | 3      | 4      |
| FF                     | 175    | 339    | 567    | 880    | 1215   | 1657   | 2141   | 3194   |
| LUT                    | 856    | 2050   | 3784   | 6090   | 9002   | 12350  | 16106  | 21412  |
| BRAM %                 | 0.71   | 1.43   | 2.14   | 2.86   | 3.57   | 4.29   | 5.00   | 5.71   |
| DSP48 %                | 0.45   | 0.91   | 0.91   | 0.91   | 0.91   | 0.91   | 1.36   | 1.82   |
| FF %                   | 0.16   | 0.32   | 0.53   | 0.83   | 1.14   | 1.56   | 2.01   | 3.00   |
| LUT %                  | 1.61   | 3.85   | 7.11   | 11.45  | 16.92  | 23.21  | 30.27  | 40.25  |

Nei seguenti grafici vengono messe a confronto alcune statistiche delle quattro versioni del filtro.



Nel caso dei due filtri configurabili, le tempistiche aumentano progressivamente all'aumentare delle dimensioni del kernel. Nella versione senza DSP, l'esecuzione è lievemente più rapida. Per quanto concerne invece i due filtri non configurabili, i tempi oscillano, a causa delle ottimizzazioni effettuate da HLS. È osservabile infatti una correlazione tra la latenza e i tempi dei filtri non configurabili: a maggiore latenza corrisponde infatti un tempo di esecuzione minore.

Il grafico "Latency" mostra il numero di step in cui viene suddivisa l'esecuzione in pipeline. A causa delle ottimizzazioni di HLS (conoscendo a tempo di compilazione i pesi del filtro), la latenza viene notevolmente ridotta nelle versioni non configurabili.











#### Circa le risorse utilizzate:

- L'utilizzo di BRAM è identico per tutte le versioni del filtro.
- L'utilizzo di DSP cresce molto rapidamente con l'aumentare delle dimensioni del kernel. Nella versione non configurabile, questa crescita risulta ridotta nella versione non configurabile, a causa probabilmente delle ottimizzazioni operate da HLS. Le due versioni che non utilizzano i DSP per le operazioni MAC hanno un impiego di DSP drasticamente ridotto: nullo per la versione configurabile, prossimo allo zero altrimenti.
- L'utilizzo di FF è identico nelle due versioni configurabili, anche in questo caso vi è una crescita molto rapida in relazione alle dimensioni del kernel. Nelle due versioni non configurabili, l'utilizzo di Flip Flop è drasticamente ridotto, probabilmente a causa di ottimizzazioni da parte di HLS.
- L'utilizzo di LUT risulta superiore in entrambe le versioni configurabili. Esso risulta notevolmente amplificato nelle versioni che limitano l'utilizzo di DSP, mantenendosi comunque entro il 51% nel caso peggiore.

## Capitolo 7 - Conclusioni

Grazie ai dati raccolti, è stato possibile effettuare una stima sul numero di filtri (di ciascun tipo) che sarebbe possibile integrare contemporaneamente sulla board, tenendo in conto anche le risorse necessarie a sintetizzare anche i restanti componenti del diagramma a blocchi, riportate nella seguente tabella.

| Tipo Risorsa | Quantità |
|--------------|----------|
| BRAM         | 6        |
| DSP          | 8        |
| FF           | 8627     |
| LUT          | 6120     |

Delle quattro versioni realizzate, è stato determinato il tipo di risorsa più utilizzato: DSP per le versioni standard e LUT per le versioni con limitazione sui DSP. È stato calcolato quindi il rapporto tra le risorse disponibili e quelle impiegate dal filtro, approssimando per difetto a 1. I risultati sono messi a confronto nel grafico seguente, seppur con le dovute incertezze relative alle versioni non configurabili.



Com'è osservabile, l'utilizzo di LUT al posto di DSP porta vantaggi in termini di risorse, bilanciando meglio le percentuali di utilizzo, è infatti possibile sintetizzare un numero di filtri maggiore. Nel caso della versione non configurabile, utilizzando le LUT al posto dei DSP è possibile integrare approssimativamente il doppio dei filtri, per la versione configurabile, il rapporto cresce all'aumentare della dimensione del kernel, rendendo persino possibile la sintesi dove non sarebbe stato possibile altrimenti (15x15 e 17x17).

Come era prevedibile, l'introduzione della configurabilità ha un impatto sulle risorse utilizzate e riduce il numero di filtri sintetizzabili. In rapporto con la versione non configurabile, quella configurabile si mantiene lievemente più costosa nella realizzazione di filtri con kernel di dimensione maggiore (dal 13x13 al 17x17), mentre nel caso di kernel più ridotti, (3x3 e 5x5 in particolare) i vantaggi della versione non configurabile in termini di risorse sono notevoli.

Per quanto riguarda il sistema di controllo remoto, l'elevata modularizzazione del codice precedentemente realizzato ha consentito di implementare le dovute estensioni evitando la riscrittura di codice preesistente, limitando le modifiche ai soli moduli che erano stati intesi, fin dal principio, come punti di estensione del progetto (in particolare il modulo "tcp\_connection"). L'estensione del progetto ha reso possibile la configurazione del filtro di convoluzione da un host remoto, senza influire significativamente sulle performance. La funzione di configurazione viene infatti invocata solo in caso sia necessario aggiornare la configurazione del filtro, mantenendo un utilizzo di risorse ridotto.



Figura 20: Foto del sistema in esecuzione

La foto mostra l'esecuzione contemporanea del client UDP (Andrea Boscarino) e il client TCP (discusso in questa tesi) su piattaforma Windows. La ZedBoard acquisisce le immagini dal sensore OV7670 ed è collegata al personal computer mediante un cavo ethernet. Gli altri due cavi USB sono necessari rispettivamente per la configurazione della FPGA e per la visualizzazione delle stampe di debug dell'applicazione.

Su schermo vengono mostrate le seguenti schermate:

- Client TCP (in alto a sinistra) da cui viene effettuata la configurazione del filtro
- Stream di immagini in grayscale (in alto a destra)
- Ricostruzione delle immagini a colori RGB (in basso a sinistra)
- Stream di immagini grayscale elaborate (in basso a destra)

Gli altri stream di immagini sono stati nascosti al fine di rendere più comprensibile il contenuto della schermata.

# Bibliografia

- [1] Mattia Bernasconi Streaming di immagini via ethernet con sistemi operativi Linux e Baremetal per un sistema di visione embedded con elaborazione su FPGA Tesi di Laurea, A.A. 2015/2016
- [2] Andrea Boscarino Porting verso Mac e Linux di un client per un sistema di visione embedded Tesi di Laurea, A.A. 2016/2017
- [3] Marco Rossini Progettazione di filtri di convoluzione separabili su piattaforma embedded Tesi di Laurea, A.A 2016/2017
- [4] <a href="http://zedboard.org/sites/default/files/documentations/Zed-">http://zedboard.org/sites/default/files/documentations/Zed-</a>
- Board HW UG v2 2.pdf
- [5] <a href="https://www.voti.nl/docs/OV7670.pdf">https://www.voti.nl/docs/OV7670.pdf</a>
- [6] <a href="https://www.xilinx.com/products/design-tools/vivado.html">https://www.xilinx.com/products/design-tools/vivado.html</a>
- [7] <a href="http://vision.deis.unibo.it/~smatt/Site/Courses.html">http://vision.deis.unibo.it/~smatt/Site/Courses.html</a>
- [8] <a href="http://users.ece.utexas.edu/~gerstl/ee382v\_f14/soc/vivado\_hls/VivadoHLS\_Im-proving\_Performance.pdf">http://users.ece.utexas.edu/~gerstl/ee382v\_f14/soc/vivado\_hls/VivadoHLS\_Im-proving\_Performance.pdf</a>
- [9] <a href="http://www.cse.usf.edu/~r1k/MachineVisionBook/MachineVision.files/Machine-VisionBook/MachineVision.files/Machine-VisionBook/MachineVision.files/Machine-VisionBook/Machine-Vision.files/Machine-VisionBook/Machine-Vision.files/Machine-VisionBook/Machine-Vision.files/Machine-VisionBook/Machine-Vision.files/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/Machine-VisionBook/
- [10] <a href="https://forums.xilinx.com/">https://forums.xilinx.com/</a>
- [11] <a href="http://www.zynqbook.com/">http://www.zynqbook.com/</a>
- [12] <a href="https://savannah.nongnu.org/projects/lwip/">https://savannah.nongnu.org/projects/lwip/</a>
- [13] <a href="http://www.nongnu.org/lwip/2">http://www.nongnu.org/lwip/2</a> 0 x/index.html
- [14] <a href="http://www.codeblocks.org/">http://www.codeblocks.org/</a>
- [15] <a href="https://msdn.microsoft.com/it-it/library/windows/desktop/ms741416.aspx">https://msdn.microsoft.com/it-it/library/windows/desktop/ms741416.aspx</a>