

# پروژه درس طراحی سیستمهای دیجیتال

استاد درس: دکتر خدادادی

افراد گروه:

محمد اصوليان

محمدحسين عباسيور

فرزان رحماني

آيلين نائبزاده

بهار ۱۴۰۲

# توضيحات پروژه:

در این پروژه به پیادهسازی یک ساعت با استفاده از زبان vhdl میپردازیم. این برنامه چهار عملکرد متفاوت را پشتیبانی میکند.

ا. ساعت عادی: این بخش ساعت را نمایش میدهد. میتوان ساعت جدیدی را set/reset کرد.
همچنین میتوان ساعت را متوقف و دوباره اجرا کرد. امواج خروجی مربوط به این بخش را در تصویر زیر میتوانید مشاهده کنید.



 آلارم: میتوان برای یک تایم خاص آلارم تنظیم کرد. با رسیدن آلارم صدای زنگ فعال میشود. میتوان با یک دکمه آلارم رو خاموش کرد. همچنین میتوان چندین آلارم را تنظیم کرد. (تا پنج آلارم)



۳. شمارش معکوس: می توان شمارش معکوس تنظیم کرد. با پایان رسیدن زمان، ساعت زنگ می خورد و می توان زنگ را خاموش کرد. در هر لحظه فقط یک شمار معکوس وجود خواهد داشت.



۴. کرنومتر: می توان برای سنجش بازه زمانی (به عنوان کرنومتر) از قطعه استفاده کرد و چهار عمل شروع و پایان و توقف و ادامه را دارد.



## توضیحات کد package.vhdl:

این کدیک بسته (package) با نام mypackage است که شامل دو بخش package و package این کدیک بسته (logic signals) در body می شود. این بسته ماژولها و توابعی را برای کار با سیگنالهای منطقی (VHDL فراهم میکند.

در بخش package، سه كتابخانه استاندار د IEEE استفاده شده است:

- ieee.std\_logic\_1164.all: این کتابخانه شامل تعریفها و توابع مربوط به سیگنالهای منطقی در استاندار د IEEE 1164 است.
  - ieee.MATH\_REAL.all: این کتابخانه شامل توابع ریاضی برای اعداد حقیقی است.
- ieee.NUMERIC\_STD.all: این کتابخانه شامل توابع ریاضی برای اعداد صحیح است.

در بخش package، یک نوع از داده ها و یک تابع تعریف شده است:

- alarmarr: این نوع داده، یک آرایهای از اعداد بدون علامت با طول ۶ و بیتهای ۲۱ تا ۰ را تعریف میکند. این نوع داده به عنوان یک نوع سفارشی در بسته استفاده میشود.
- increase\_clock: این تابع یک سیگنال منطقی به نام intime را به عنوان ورودی دریافت میکند و سیگنال منطقی clock\_time را به عنوان خروجی بازمیگرداند. این تابع سیگنال clock\_time را به عنوان یک ساعت مجازی در نظر میگیرد و با هر فراخوانی به آن، مقدار ساعت را یک واحد افزایش میدهد.

در بخش package body، تابع increase\_clock پیادهسازی شده است. این تابع به عنوان ورودی یک سیگنال منطقی به نام intime دریافت میکند و سیگنال clock\_time را به عنوان متغیر محلی تعریف میکند و مقدار اولیه آن را برابر با intimeقرار میدهد.

سپس با استفاده از تعریفهای alias، قسمتهای مختلف سیگنال clock\_time که برای نمایش ساعت مجازی استفاده می شود را تعریف میکند. به عنوان مثال، secondl و secondb به ترتیب رقم یک و دهم ساعت را نشان می دهند.

سپس با استفاده از دستورات شرطی، مقادیر قسمتهای مختلف ساعت مجازی تغییر داده میشوند. به طور مثال، با افزایش secondl به یک واحد، اگر مقدار آن برابر با "۱۰۱۰" شود، به "۰۰۰۰" تنظیم میشود و همچنین secondb نیز یک واحد افزایش می یابد.

در نهایت، مقدار ساعت مجازی به عنوان خروجی تابع برگشت داده میشود.

با استفاده از این بسته، میتوان سیگنالهای منطقی را به عنوان ساعت مجازی استفاده کرده و مقدار آنها را با فراخوانی تابع increase\_clockبه صورت پیوسته افزایش داد.

#### توضیحات کد clock.vhdl:

این کد یک مدل VHDL برای ساخت یک ساعت هشدار است که از بسته ('package) قبلی استفاده میکند. این مدل با استفاده از یک سیگنال 'clk' که ورودی است و چندین سیگنال دیگر که خروجی هستند، عملکرد ساعت هشدار را اجرا میکند و مقادیر ساعت، زمانهای هشدار، تایمر معکوس و وضعیت هشدار را به خروجی میدهد.

در بخش 'entity'، موارد زیر تعریف شدهاند:

- ورود*یه*ا:
- `clk`: سيگنال كلاك ورودى.
- `input\_time`: زمان ورودی که به عنوان تنظیم ساعت استفاده می شود.
- 'reset': سیگنال بازنشاندن (ریست) که در صورت فعال بودن، ساعت را صفر میکند.
- 'reset\_stopwatch': سیگنال بازنشاندن (ریست) تایمر استاپ واچ که در صورت فعال بودن، تایمر را صفر میکند.
- `stop\_stopwatch': سیگنال توقف تایمر استاپ واچ که در صورت فعال بودن، تایمر را متوقف میکند.
  - `clock\_set': سیگنال تنظیم ساعت که در صورت فعال بودن، ساعت را با زمان ورودی input\_time' تنظیم میکند.
- `alarm\_set': عدد هشدار که در صورت برابر بودن با یکی از اعداد ۱ تا ۵، زمان هشدار متناظر را با زمان ورودی 'input\_time' تنظیم میکند.
  - 'alarm\_stop': سیگنال توقف هشدار که در صورت فعال بودن، هشدار را غیرفعال میکند.
  - `revtimer\_set`: سیگنال تنظیم تایمر معکوس که در صورت فعال بودن، تایمر معکوس را با زمان ورودی 'input time' تنظیم میکند.

## - خروجیها:

- `clock`: ساعت مجازی که به صورت یک عدد با طول ۲۲ بیتی نشان داده می شود.
- `alarms': مجموعه زمانهای هشدار که به صورت یک آرایه از اعداد با طول ۲۲ بیتی نشان داده می شود.
  - `stopwatch`: تايمر استاپ واچ كه به صورت يك عدد با طول ۲۲ بيتى نشان داده مىشود.

- 'reverse\_timer': تايمر معكوس كه به صورت يك عدد نشان داده مى شود.
- `on\_alarm`: وضعیت هشدار که به صورت یک سیگنال منطقی نشان داده می شود.
- در بخش 'architecture'، عملکرد ساعت هشدار تعریف شده است. داخل فرآیند 'process' که با تغییر 'clk' فعال می شود، عملیات زیر انجام می شود:
- عملکرد تایمر معکوس ('revtimer'): اگر مقدار 'revtimer' برابر با صفر نباشد، آن را یک واحد کاهش داده و در صورت برابر بودن با صفر، سیگنال 'on\_alarm' را فعال میکند.
  - عملکر د ساعت مجازی (`clock\_time'): با استفاده از تابع 'increase\_clock' از بسته 'mypackage'، مقدار ساعت مجازی را افزایش میدهد.
- عملكرد تايمر استاپ واچ ('stopwatch\_time'): اگر سيگنال 'stop\_stopwatch' غيرفعال باشد، مقدار تايمر را با استفاده از تابع 'increase\_clock' از بسته 'mypackage'، افزايش مي دهد.
- عملکرد بازنشاندن (ریست) ساعت: اگر سیگنال `reset` فعال باشد، ساعت مجازی را به صفر تنظیم میکند.
  - عملکرد بازنشاندن (ریست) تایمر استاپ واچ: اگر سیگنال 'reset\_stopwatch' فعال باشد، تایمر استاپ واچ را به صفر تنظیم میکند.
- عملکرد تنظیم ساعت: اگر سیگنال 'clock\_set' فعال باشد، بخش ساعت مجازی را با مقدار ورودی 'input\_time' تنظیم میکند.
  - عملکرد تنظیم هشدار: اگر مقدار سیگنال 'alarm\_set' برابر با یکی از اعداد ۱ تا ۵ باشد، بخش مربوط به هشدار در آرایه 'alarm\_time' را با مقدار ورودی 'input\_time' تنظیم میکند.
- عملکرد فعالسازی هشدار: اگر بخش ساعت مجازی با یکی از زمانهای هشدار برابر باشد، سیگنال `on\_alarm` را فعال میکند.
  - عملکرد غیرفعالسازی هشدار: اگر سیگنال 'alarm\_stop' فعال باشد، سیگنال 'on\_alarm' را غیرفعال میکند.
- عملکرد تنظیم تایمر معکوس: اگر سیگنال `revtimer\_set` فعال باشد، مقدار تایمر معکوس را با استفاده از مقادیر ورودی `input\_time` تنظیم میکند.
- در نهایت، مقادیر ساعت مجازی (`clock\_time')، زمانهای هشدار (`alarm\_times')، تایمر استاپ واچ ('stopwatch\_time') و تایمر معکوس ('revtimer') به خروجی داده می شوند. همچنین، وضعیت هشدار ('on\_alarm') به عنوان خروجی برای نشان دادن وضعیت فعال یا غیرفعال بودن هشدار تعیین می شود.

## توضیحات کد alarmclock\_TB.vhdl:

این کد یک 'testbench' برای 'entity' با نام 'alarmclock' است که در بالا کد اصلی آن بررسی و توضیح داده شده است. 'testbench' برای تست و بررسی صحت عملکرد 'entity' استفاده می شود.

در بخش `architecture TB\_ARCHITECTURE`، یک سری سیگنال ورودی و خروجی برای 'architecture TB\_iter' تعریف شده است. این سیگنالها برای ایجاد ورودیها و نظارت بر خروجیها در 'testbench' استفاده میشوند.

در بلاک 'process' اول، سیگنال 'clk' با توجه به مقدار فعلی خود تغییر میکند تا یک سیگنال کلاک ساده ایجاد شود. این کلاک در حلقه 'wait for 0.5 ns' با فاصله زمانی کوتاه تغییر میکند.

در بلاک 'process' دوم، اقدامات تستی برای 'entity' انجام می شوند. ابتدا مقادیر ورودی 'clock\_set' ، 'stop\_stopwatch' ، 'reset\_stopwatch' ، 'input\_time' ، reset' ، 'alarm\_stop ، 'alarm\_set' به مقادیر مشخص شده تنظیم می شوند.

سپس با استفاده از دستورات 'wait for' و '<='، ورودی های 'input\_time' و '<=' درودی 'veset' تغییر میکنند و سپس به مقادیر اولیه باز میگردند. همچنین، ورودی 'reset' به مدت کوتاهی فعال شده و سپس غیرفعال می شود.

سپس تست هشدارها ('alarms') صورت میگیرد. ابتدا چهار هشدار فعال میشوند و سپس پس از مدت زمان مشخصی غیرفعال میشوند. همچنین، یکی از هشدارها برای مدت زمانی تنظیم شده و سپس متوقف میشود. در نهایت، تست تایمر معکوس ('reverse\_timer') و تست تایمر استاپ واچ ('stopwatch') انجام میشود.

بعد از انجام اقدامات تستی، مقادیر خروجیهای 'stopwatch' ، 'alarms'، 'clock' ، 'on\_alarm' و 'on\_alarm' که به صورت سیگنالها تعریف شدهاند، تست شده و عملکرد 'entity' بررسی می شود.

در بخش `testbench` ،configuration `TESTBENCH\_FOR\_alarmclock` برای ( استفاده `testbench تعیین شده است. این بخش برای پیکربندی `testbench استفاده می شود.

در نهایت نیز میتوانید صحت عملکرد کد های architecrue 'entity 'package و proj\AlarmClock\src وجود testbench ها با مراجعه به فایل های awc. که در مسیر proj\AlarmClock\src وجود دارند را مشاهده کنید.



# پایان