

# **VHDL Design Guidelines**

# Eine Einführung in die Schaltungsentwicklung mit VHDL

Autoren: Prof. Laszlo Arato und Prof. Dr. Urs Graf

Version: 2020-1

Erstellt am: Juli 2014 Letzte Änderung am: 14. Sep. 2020

Zum Teil wurden Beispiele und Illustrationen entnommen aus:

«VHDL Kompakt», http:// tams-www.informatik.uni-hamburg.de

Dok: VHDL Guidelines Deutsch.docx Seite 1

OST | ARAL

Aktualisiert: 14. Sep. 2020

- «The Student's Guide to VHDL», P. Ashenden
- «VHDL Tutorial», https://www.vhdl-online.de/



# Änderungsnachweis

| Datum          | Version    | Autor        | Bemerkungen                                          |
|----------------|------------|--------------|------------------------------------------------------|
| 2009           | 1.0        | Laszlo Arato | Erste Ausgabe, noch in Englisch                      |
| 19. Okt. 2011  | 2.0 Beta   | Laszlo Arato | Übersetzung auf Deutsch                              |
|                |            |              | Neu-Strukturierung nach einzelnen Stufen             |
| 28. Okt. 2011  | 2.0.1 Beta | Laszlo Arato | Feed-Back von Martin Züger, Urs Graf und zusätzliche |
|                |            |              | Beispiele                                            |
| 22. Nov. 2011  | 2.0.2 Beta | Laszlo Arato | Korrektur nach Feed-Back von Martin Züger            |
|                |            |              | - Seite 27: Record "r" in Sensitivity-Liste          |
|                |            |              | - Seite 27: konsequent "isl_clock" statt "isl_clk"   |
| 20. Feb. 2012  | 2.0.3 Beta | Laszlo Arato | Kleine Korrekturen Dank Marco Tinner auf Seite 15.   |
|                |            |              | Konsequente Grossschreibung von BIT und              |
|                |            |              | BOOLEAN.                                             |
| Juli 2018      | 2.1        | Laszlo Arato | Viele kleine Korrekturen und Verbesserungen          |
| Juli 2019      | 2.2        | Laszlo Arato | Anpassung an Vivado Farbschema.                      |
|                |            |              | Grosschreibung der Typen aus STD LOGIC 1164 und      |
|                |            |              | NUMERIC_STD.                                         |
| 14. Sept. 2020 | 3.0        | Laszlo Arato | Anpassung an die OST, und kleinere Korrekturen       |



# Inhaltsverzeichnis

| Quickstar          |                                                   | 5        |
|--------------------|---------------------------------------------------|----------|
| Guidelines Stufe I |                                                   | 5        |
| Guidelines         | s Stufe II                                        | 5        |
| Guidelines         | s Stufe III                                       | 6        |
| Guidelines         | s Stufe IV                                        | 6        |
| Einleitung         | 3                                                 | 7        |
| 1.                 | Guidelines Stufe I                                | 8        |
| 1.1.               | Zeilenlänge                                       | 8        |
| 1.2.               | Gross- und Kleinschreibung bei VHDL               | 8        |
| 1.3.               | Einrücken von untergeordneten Elementen           | 10       |
|                    | ,                                                 | 12       |
| 1.4.1.             | Library IEEE.STD_LOCIG_1164                       | 12       |
|                    | ,                                                 | 12       |
|                    | , – –                                             | 13       |
|                    | , 3                                               | 13       |
|                    | 9                                                 | 14       |
|                    |                                                   | 14       |
|                    | •                                                 | 15       |
| 1.6.3.             | , ,                                               | 15       |
| 2.                 |                                                   | 16       |
|                    | ,                                                 | 16       |
|                    | 0 0 71                                            | 18       |
|                    | 5 71 "                                            | 18       |
|                    | <b>9 71</b> "                                     | 18       |
| 2.2.3.             | Vermeidung vom Typ «NATURAL», «INTEGER» und «POSI | ΓIVE» 19 |
| 3.                 |                                                   | 21       |
|                    |                                                   | 21       |
|                    |                                                   | 22       |
|                    |                                                   | 22       |
|                    | <b>5</b> ,                                        | 23       |
| 3.5.               | 1 3 3                                             | 24       |
|                    | <b>71</b>                                         | 26       |
|                    | 5                                                 | 27       |
|                    | ' ' '                                             | 30       |
|                    | S S                                               | 31       |
| 3.10.              |                                                   | 31       |
| 3.11.              | ,                                                 | 31       |
| 3.11.1.            | <b>–</b> –                                        | 32       |
| 3.11.2.            |                                                   | 33       |
| 3.11.3.            | <b>–</b> –                                        | 33       |
| 3.11.4.            |                                                   | 36       |
| 3.11.5.            |                                                   | 37       |
| 3.12.              | 9                                                 | 37       |
|                    |                                                   | 39       |
|                    | <b>5</b>                                          | 40       |
| 3.15.              | RTL Design File Namen                             | 40       |



#### Hinweis zur Benutzung dieses Leitfadens:

In den folgenden Kapiteln zeigt in der Regel die linke Spalte stets Theorie und Erklärung, während in der rechten Spalte dazu passende Beispiele aufgezeigt werden.

Da wir die nächsten 2 Semester sehr viel mit Xilinx «Vivado» als Werkzeug für VHDL und FPGA arbeiten werden, richtet sich die farblichen Markierungen der Code- Beispiele nach dem Xilinx Farbschema:

VHDL Code, wie auch zitierte Schlüsselwörter im Text sind im Font «Courier New» gehalten.

VHDL Schlüsselwörter wie z.B. ENTITY und BEGIN sind zusätzlich fett und lila markiert.

Boole'sche Ausdrücke wie «FALSE» und «NULL» sind fett und rosarot markiert.

String Ausdrücke in doppelten Anführungszeichen "any string" sind fett und dunkelblau.

Kommentare in VHDL beginnen mit « -- Remark » und sind fett und hellgrau markiert.

Label wie z.B Namen der Module und Prozesse wie «signal\_generator : PROCESS» sind fett und hellgrün. Leider wird diese Farbgebung für Labels in Vivado zurzeit noch nicht wirklich konsequent angewendet ... die grüne Färbung ist daher wenig aussagekräftig.

VHDL Schlüsselwörter sind grossgeschrieben, damit sie besser von den Namen für Signale, Variablen und Funktionen unterschieden werden können.

Man könnte auch die Signalnamen grossschreiben, und die VHDL Schlüsselbegriffe klein, den VHDL selbst achten nicht auf Gross/Kleinschreibung ...

... aber viele Simulationswerkzeug ändern alle Signalnamen zu Kleinschreibung. Deshalb machen «Camel Case» Namen auch keinen Sinn – was dann im Code noch gut lesbar wäre (z.B. «myStableSignal») wird zu einem unübersichtlichen Ausdruck «mystablesignal». Besser sind Underscore \_ zum Trennen der Namen, wie z.B. «my stable signal».



### Quickstart

#### **Guidelines Stufe I**

**Zeilenumbruch**: Am besten nur 80 Zeichen pro Zeile, inklusive Kommentar.

Damit lässt sich der Code in nützlicher Grösse auf A4 ausdrucken.

Gross und Kleinschreibung:

Alle Sprachelemente wie ENTITY, ARCHITECTURE, BEGIN, IF, END, DOWNTO, AND, OR, NOT, etc. werden grossgeschrieben. Alle benutzerdefinierten Namen von Instanzen und Signalen werden

klein geschrieben.

Keine «MixedCase» Schreibweise (wie z.B. in C und Java).

Konstanten und Zustände in FSM dürfen grossgeschrieben werden. IEEE-Typen, wie STD\_LOGIC, SIGNED werden gross geschriben, aber Funktionen wie rising edge, werden klein geschrieben.

(Es ist eine gute Sache, durch Gross- und Kleinschreibung Elemente der Sprache und des Designs zu trennen. Da jedoch bei ModelSim und der Synthese alle Signal-Namen sowieso auf Kleinschreibung geändert

werden, ist es praktischer, gleich damit zu starten ...)

Einrückung: Bei Hierarchiestufen, Schleifen und Bedingungen wird der "innere"

Teil um 4 Leerschläge nach rechts eingerückt. Das geht natürlich auch

mit einer Tabulatoreinstellung von 4.

Bibliotheken: Für synthetisierbaren Code verwenden wir nur die IEEE Bibliotheken

STD LOGIC 1164 und NUMERIC STD.

Signal-Namen: Signale und Module sollen starke, aussagekräftige Namen erhalten.

Keine VHDL, Verilog oder SystemVerilog Schlüsselwörter als Namen.

File-Pfade & Namen Keine Leerzeichen, Umlaute wie ä, ö, ü oder Sonderzeichen im Datei-

Pfad oder Filenamen. VHDL stört das nicht, aber die nachfolgenden oft aus UNIX stammenden Werkzeuge wie ModelSim und Xilinx SDK!

#### Guidelines Stufe II

**PACKAGE**: Jedes Modul soll nicht nur die **ENTITY-**Deklaration enthalten,

sondern auch ein PACKAGE mit der COMPONENT-Deklaration.

Package-Namen heissen gleich wie die Entity, aber mit Zusatz « pkg»

Signal-Typen: Für synthetisierbaren Code sollen nur die Signaltypen STD LOGIC,

STD\_LOGIC\_VECTOR, SIGNED und UNSIGNED verwendet werden.

Dok: VHDL Guidelines Deutsch.docx

Seite 5

OST | ARAL

Kein BOOLEAN, INTEGER, NATURAL oder gar REAL für synthetisierbaren ASIC oder FPGA Code, nur für Testbenches!

Aktualisiert: 14. Sep. 2020



#### **Guidelines Stufe III**

Prefix I: I/O-Signale zu einem Modul werden mit einem vorangestellten

Buchstaben markiert: i für Input, o für Output und b für Bidirektional. Typen mit t, Records mit r, und Variablen mit einem v markiert.

Prefix II: Signaltyp und Breite werden mit Kürzel dem Namen vorangestellt:

sl für STD LOGIC,

slv8 für STD LOGIC VECTOR (7 DOWNTO 0)

sig16 für SIGNED (15 DOWNTO 0)
usig18 für UNSIGNED (17 DOWNTO 0)

Prefix I und II werden kombiniert: isig16\_xxx, vsl\_temp, oslv8\_data

Records: Registrierte Signale im Modul werden in einem RECORD gebündelt.

Dieses braucht man als Signale mit den Prefix r und r next.

und als Variable mit Prefix v

**Dual Process** Pro Modul gibt es am Besten jeweils nur einen kombinatorischen und

Coding Style: einen registrierten Prozess. Im komb. Prozess wird r zu v kopiert,

verarbeitet, und am Schluss zu r next.

Im registrierten Prozess wird dann r next zu r.

Kein WITH Befehl Diese Konstrukte, welche Ursache und Wirkung vertauscht haben,

**Kein WHEN Befehl** soll man meiden, da sie nur Verwirrung stiften.

(Nicht zu verwechseln mit «WHEN» als Teil des «CASE»-Befehls.)

**Architektur Namen** Je nach implementation heisst die Architektur

rtl für synthetisierbaren VHDL Code struct für einen Block nur mit Verbindungen behavior für einen nicht-synthetisierbaren Code

tb für eine Testbench-Architektur

File-Namen: .vhd steht für Module mit Architektur, Package und Entity.

\_tb.vhd steht für Testbench.

.p.vhd steht für nur ein File nur mit Package Definition .e.vhd steht für ein File das nur Entity Deklaration enthält .a rtl.vhd steht für ein File das nur die RTL Architektur enthält.

Dok: VHDL Guidelines Deutsch.docx

Aktualisiert: 14. Sep. 2020

Seite 6

OST | ARAL

(Die letzten 3 machen nur Sinn bei sehr grossen Projekten).

#### **Guidelines Stufe IV**

**Dokumentation**: Jedes Modul hat ein "Datenblatt" wo seine Funktion sowie seine

Eingänge und Ausgänge beschrieben sind.

Self-Checking Jedes Modul hat eine (oder mehrere) Testbenches, welche die

**Testbench:** Funktion vollständig überprüfen.



## **Einleitung**

Die Grenzen zwischen Hardware und Software sind am Verschwinden.

Früher war alles in der Elektronik "Hardware", bestehend aus einzelnen Transistoren, Operationsverstärkern und Dioden, und dazwischen befinden sich all die passiven Bauelemente wie Widerstände, Kondensatoren und Spulen.

Durch die Erfindung des Mikroprozessors, die Einführung von A/D und D/A Wandlern sowie die Verarbeitung von Informationen und Signalen in Prozessoren kam eine neue Dimension ins Spiel: Software.

Ab sofort galt eine klare Trennung zwischen den Bauteilen die man "anfassen" konnte als Hardware, und die programmierte Software um die Hardware zum "Leben" zu erwecken. Unabhängig davon, ob es sich jetzt um einen Mikrocontroller, Mikroprozessor oder DSP handelt, wird die Software sequentiell abgearbeitet, in eine Sprache wie C, C++, C# oder Java geschrieben, im Speicher flüchtig oder nichtflüchtig abgelegt und ausgeführt.

Bald schon zeigte es sich, dass die Software ganz andere Kompetenzen erforderte als das Design der Hardware, und dass sich die Software am besten völlig losgelöst von der Hardware entfalten konnte. Die notwendige Anpassung zwischen der "losgelösten" Software und der anwendungsspezifischen Hardware wurde "Firmware" genannt: Firm, weil sie von der Hardware diktiert wurde und relativ starr war.

Mit dem Konzept von FPGAs und ASIC kommt nun eine ganz andere Ware ins Spiel. Bausteine, die von der Produktion her noch unbestimmt sind, und programmiert werden können, von der Struktur her jedoch überhaupt nicht der Logik der sequentiellen Software gehorchen, sondern im Grunde reine Hardware sind: fest verdrahtete Transistor-Schaltungen.

Es haben sich mit den Jahren zwei Sprachen zur Beschreibung dieser konfigurierbaren Logik durchgesetzt: Verilog und VHDL.

Verilog war zuerst da ... ein de-facto Industrie-Standard der Firma "Gateway Design Auto-mation" um das Jahr 1984. Eine Kombination aus der Hardware-Beschreibungssprache HiLo mit Elementen von C. Erst 1995 wurde Verilog von IEEE standardisiert und vereinheitlicht.

Die Entwicklung von VHDL begann zwar bereits 1981 als ein Projekt des amerikanischen Verteidigungsministeriums, um Logik einheitlich zu beschreiben, und wurde 1993 von IEEE standardisiert ... jedoch hatte es sich bis dahin in der Industrie nur sehr zögerlich verbreitet.

Trotzdem, oder gerade weil es eine länger durchdachte Entwicklung durchgemacht hat, ist VHDL wesentlich "sauberer" und klarer, und hat viele Vorteile gegenüber Verilog.

VHDL (wie auch Verilog) sind in vielen Punkten sehr ähnlich wie Software, wie zum Beispiel die Erstellung am Bildschirm, Simulation, Sprachregeln, Code Reviews, etc.
Es macht daher Sinn, Werkzeuge aus der Software-Entwicklung zu nutzen, wie zum Beispiel Syntax-Highlighting, Revision-Control, Linting, Automated Code Metrics, etc.



## 1. Guidelines Stufe I

Diese Stufe gilt für ALLE VHDL Projekte und Beispiele an der NTB.

#### 1.1. Zeilenlänge

Nur 80 Zeichen (inklusive Leerschlag) pro Zeile

#### Gründe ...

Zusammen mit einer Zeilennummerierung passen bei einem normalen Drucker im A4-Hochformat 80 Zeichen auf eine Zeile. Wenn der Ausdruck dann keine Zeilen-Umbrüche von überlangen Zeilen hat macht es den Ausdruck entsprechend leichter lesbar. Es passen auch je nach Kopf- und Fusszeile ca. 50 Zeilen Code auf eine Seite (z.B. beim Programm Notepad++).

#### 1.2. Gross- und Kleinschreibung bei VHDL

VHDL als Sprache ignoriert Gross- und Kleinschreibung. Es gibt jedoch Programme, welche diese Eigenschaft völlig ignorieren und pauschal alles in Kleinbuchstaben umwandeln. Dazu gehört unter anderem das Simulationsprogramm ModelSim von Mentor Graphics.

Eben weil VHDL Gross- und Kleinschreibung ignoriert sind die folgenden Signal-Definitionen identisch und werden in VHDL nicht unterschieden:



SIGNAL external\_clock : STD\_LOGIC;
SIGNAL EXTERNAL\_CLOCK : STD\_LOGIC;
SIGNAL External Clock : STD\_LOGIC;

Gemischte Gross- und Kleinschreibung wie z.B. bei C und Java ist in VHDL eher unglücklich, weil dann vermeintlich gut lesbare Namen bei der Simulation in ModelSim verwischt und unleserlich werden:



#### VHDL Editor Andere VHDL Tools

ExternalClock externalclock
MyNewSyncSignal mynewsyncsignal
TrigNextGenState trignextgenstate



Aus den oben genannten Eigenschaften von VHDL und dessen Werkzeuge ergeben sich Vorteile bei der Einhaltung gewisser Regeln:

- VHDL Sprachelemente alle grossschreiben, wie z.B. PACKAGE, COMPONENT, ENTITY, ARCHITECTURE, CONSTANT, TYPE, SIGNAL, TO, DOWNTO, PROCESS, FUNCTION, BEGIN, END, IF, THEN, FOR, LOOP
- Namen von Komponenten, Signalen und Variablen nur mit Kleinbuchstaben schreiben
- Keine «gemischten» Namen aus Gross- und Kleinbuchstaben verwenden
- Zur Trennung von Bezeichnern in Namen das Zeichen «\_» (Underscore) verwenden **ACHTUNG:** Zwei « » (Underscore) hintereinander sind in VHDL **verboten**!
- IEEE Definitionen werden auch gross geschrieben, wie z.B. STD\_LOGIC,
   STD\_LOGIC\_VECTOR, SIGNED, UNSIGNED.
   Aber Funktionen wie rising\_edge, etc. werden klein geschrieben.
   (Technisch gesehen sind dies nicht Teile von VHDL, sondern kamen erst später dazu).
- Zustände von FSM (Final-State-Machine) Kodierung kann man grossschreiben, wie z.B.
   TYPE t fsm states IS (INIT, START, CALC, WAIT);

#### Gründe ...

Übersichtlichkeit und Lesbarkeit sind ganz wichtig um effizienten Code zu schreiben und Code zu lesen.

Durch das Auseinanderhalten von Schlüsselwörtern der Sprache und den eigenen Signal-Namen wird der Code übersichtlicher. Dies wirkt sich vor allem bei Teamwork aus, wo im Rahmen einer Fehlersuche oder eines Design-Reviews "fremde" Personen den Code lesen und erfassen müssen.

Natürlich hilft auch die Einfärbung der Textstellen mit Editoren wie Notepad++, aber all dies geht wieder verloren, wenn man den Code ausdruckt.

#### Beispiel:

```
PACKAGE my_design_pkg IS

COMPONENT my_design

PORT (
        isl_input_signal : IN STD_LOGIC;
        osl_output_signal : OUT STD_LOGIC;
    );

END COMPONENT my_design;

END PACKAGE my_design_pkg;
```



#### 1.3. Einrücken von untergeordneten Elementen

Hier gilt es, hierarchische Zusammenhänge offensichtlich zu machen. Vier Leerschläge sind ein guter Kompromiss zwischen Übersichtlichkeit und horizontaler Platzverschwendung.

Als hierarchische Einheit wird alles gesehen, das von Schlüsselwörtern "eingerahmt" ist.

- Zeilen zwischen den folgenden Schlüsselwörtern sollen eingerückt werden:

```
O PORT ( ... );
O PORT MAP ( ... );
O GENERIC ( ... );
O GENERATE ... END;
O BEGIN ... END;
O FOR ... END;
O IF ... END;
O RECORD ... END;
O CASE ... END;
```

- Definition von Konstanten, Typen und Signalen zwischen ARCHITECTURE und BEGIN sollen eingerückt werden.
- Definition von Variablen zwischen PROCESS und BEGIN, bzw. FUNCTION und BEGIN sollen eingerückt werden.
- Ausnahmsweise kann man kurze IF ... THEN oder eine ELSE ... END; Anweisung auf einer Zeile stehen lassen, solange es übersichtlich bleibt. Zum Beispiel

#### Gründe ...

Übersichtlichkeit und Lesbarkeit sind ganz wichtig um effizienten Code zu schreiben und zu lesen.

Durch das systematische Einrücken werden Fehler offensichtlicher, und der Code lesbarer.

# Beispiel 1: main\_proc : PROCESS (clock) BEGIN IF rising\_edge(clock) THEN IF start = '1' AND finished = '1' THEN new\_start <= '1'; ELSE wait\_counter <= wait\_counter + 1; END IF; END PROCESS main proc;</pre>



- Bei FSM (Final State Machine) Kodierung mit CASE empfiehlt es sich, die Zeilen noch viel weiter einzurücken als nur 4 Leerschläge, damit die CASE-Struktur übersichtlicher wird.

```
Beispiel 2:
     CASE
            fsm state IS
                       => -- Init output
          WHEN INIT
                          counter out <= (OTHERS => '0');
                          fsm_state <= START;</pre>
          WHEN WAIT
                       => -- Wait for start button
                          IF start button = '1' THEN
                               fsm_state <= START;</pre>
                          END IF;
          WHEN START
                       => -- Count and wait for stop
                          wait counter <= wait counter + 1;</pre>
                          IF stop button = '1' THEN
                               fsm state <= OUTPUT;</pre>
                          END IF;
          WHEN OUTPUT => -- Update counter output value
                          counter out <= wait counter;</pre>
                          fsm state <= WAIT;</pre>
          WHEN OTHERS => -- Catch all other states
                          fsm state <= INIT;</pre>
     END CASE;
```



#### 1.4. Bibliotheken (Libraries)

Es gibt viele verschiedene Bibliotheken mit unterschiedlichen Definitionen für logische und mathematische Funktionen, Signaltypen, etc. Einige davon stehen im Konflikt zueinander, andere sind veraltet oder grundsätzlich nicht synthetisierbar.

#### 1.4.1. Library IEEE.STD\_LOCIG\_1164

Die Bibliothek «STD\_LOGIC\_1164» basiert auf dem Standard IEEE 1164 «Multivalue Logic Model Interoperability» von 1993 ist dies die wichtigste Bibliothek für alle FPGA und ASIC.

#### Inhalt:

| STD_LOGIC         | resolved STD_ULOGIC    | Dies ist der Standard-Typ für alle Bit-Signale.  STD_ULOGIC steht für "unresolved STD_LOGIC" und hat früher die Designer gewarnt, wenn ein Signal gleichzeitig von 2 Quellen unterschiedlich getrieben wurde. Speziell bei FPGAs kann das heute aber gar nicht mehr vorkommen, und so hat STD_ULOGIC an Bedeutung verloren. |
|-------------------|------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| STD_LOGIC_VECTOR  | R array of STD_LOGIC   | Dies ist der Typ für alle Multi-Bit Vektoren wie<br>Enable-Bündel, Interrupt Vektoren, Schalter, etc.<br>Aber NCHT für Zahlen verwenden.                                                                                                                                                                                    |
| STD_ULOGIC unreso | lved logic             | Hat nur noch in ganz seltenen Fällen bei ASIC Design einen Sinn. Nicht mehr in Gebrauch.                                                                                                                                                                                                                                    |
| STD_ULOGIC_VECTO  | OR array of STD_ULOGIC | Für den Bit-Vektor gilt auch hier dasselbe wie für den Bit-Typ. Veraltet und nicht verwenden.                                                                                                                                                                                                                               |

#### 1.4.2. Library IEEE.NUMERIC\_STD

Dies ist die gute, formelle IEEE Bibliothek für neue Projekte. NUMERIC STD NIE ZUSAMMEN MIT STD LOGIC ARITH VERWENDEN !!!

#### Inhalt:

| UNSIGNED | array of STD_LOGIC | Speziell für rein positive Zahlen, wie z.B. Zähler, Timer, Pointer, etc.                                                                                       |  |
|----------|--------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| SIGNED   | array of STD_LOGIC | Ein Bit-Feld speziell markiert, dass es als Zahmit Vorzeichen aufgefasst wird.<br>Kodiert als Zweierkomplement Zahl.<br>Verwendet z.B. für Audio-Signale, etc. |  |



#### 1.4.3. Library IEEE.STD LOGIC ARITH

Dies ist keine echte IEEE Bibliothek, aber ein de-facto Industrie-Standard von Synopsys. Dabei gibt es jedoch Konflikte mit der echten IEEE Bibliothek NUMERIC\_STD, und verschiedene Hardware-Hersteller haben auch unterschiedliche Interpretationen dieser Bibliotheken.

NICHT FÜR NEUE PROJEKTE VERWENDEN.

STD\_LOGIC\_ARITH NIE ZUSAMMEN MIT NUMERIC\_STD VERWENDEN!!!

Inhalt:

unsigned & signed array of STD LOGIC ist scheinbar dasselbe wie in der Bibliothek

NUMERIC STD, aber eben nur scheinbar.

#### 1.5. Namen für Module, Signale und Variablen

Namen bestimmen, ob man sich bei einem Signal sofort etwas darunter vorstellen kann, oder ob man jedes Mal neu rekonstruieren muss, was das Signal oder Modul eigentlich macht ...

- Immer starke, sinnvolle, präzise Namen verwenden, die in einem direkten Zusammenhang zur Aufgabe oder Tätigkeit stehen.
- Namen sollten nicht länger als ca. 20 Zeichen lang sein
- Namen sollten nur Kleinbuchstaben enthalten
- Namen dürfen (in VHDL) nicht mit einer Zahl beginnen, und dürfen keine doppelten «\_» (Underscore) Zeichen verwenden.
- Gute Namen für Module bestehen meistens aus einem Verb und einem Objekt

```
ENTITY clear_screen
ENTITY count_transitions
ENTITY convert hex to bcd
```

- Gute Namen für **Signale** bestehen meistens aus einem Objekt und einem Typ- oder Tätigkeitsbezeichnung, wie z.B.

```
SIGNAL vga_clock
SIGNAL camera_start_sync
SIGNAL lcd hex_data
```

- Keine profanen, absichtlich irreführenden oder trivialen Namen verwenden, wie z.B.

```
ENTITY do_something
SIGNAL bullshit_clock
SIGNAL foo_bar
SIGNAL peters signal
```

- Verwendung der Zahl 2 als Ersatz für \_to\_ im englischen ist oft nicht eindeutig und daher ungünstig. Z.B. ist sync\_to\_camera eindeutiger als sync2camera.
- Verwendung von profanen, rassistischen oder abwertenden Ausdrücken ist unprofessionell und der NTB nicht würdig.

Dok: VHDL Guidelines Deutsch.docx

Aktualisiert: 14. Sep. 2020

Seite 13

OST | ARAL



#### Gründe ...

So wie der Code immer grösser und grösser wächst, wird die Übersichtlichkeit und schnelle Lesbarkeit zu einem kritischen Faktor. Speziell während der Test- und Erweiterungsphase ist es wichtig, Zusammenhänge schnell und richtig zu erfassen.

Als Autor ist man sehr rasch der erste, der von eigenen klaren und starken Namen profitiert und dadurch seine Effizienz steigern kann. Wenn der Code gut ist, wird man ihn selbst wahrscheinlich in ein paar Monaten oder Jahren wieder verwenden ... und ist dann dankbar für die Klarheit!

#### 1.6. Keine Schlüsselwörter als Signalnamen verwenden

- Keine VHDL Schlüsselworte als Modul- oder Signalnamen
- Auch keine Verilog oder SystemVerilog Schlüsselworte als Modul- oder Signalnamen

#### Gründe ...

VHDL Schlüsselwörter können keine Signal- oder Modulnamen sein. Das ist klar.

Mixed-Mode Simulatoren (wie z.B. ModelSim) schauen (bei Lizenzierung für mehr als nur eine Sprache) nicht auf den File-Typ im Namen, sondern nur auf Schlüsselwörter. Wenn man jetzt ein Modul entwickelt, das irgendwann später in einer System-Verilog Verifikationsumgebung laufen soll, dann sollte man einfach jetzt schon zukünftige Konflikte vermeiden, und keine Verilog oder System-Verilog Schlüsselwörter verwenden. Mit Prefix I und II ist das sowieso schon gelöst ...

#### 1.6.1. Reservierte Schlüsselwörter in VHDL:

ABS, ACCESS, AFTER, ALIAS, ALL, AND, ARCHITECTURE, ARRAY, ASSERT, ATTRIBUTE, BEGIN, BIT, BLOCK, BODY, BOOLEAN, BUFFER, BUS, CASE, COMPONENT, CONFIGURATION, CONSTANT, DISCONNECT, DOWNTO, ELSE, ELSIF, END, ENTITY, EXIT, FALSE, FILE, FOR, FUNCTION, GENERATE, GENERIC, GROUP, GUARDED, IF, IMPURE, IN, INERTIAL, INOUT, IS, INTEGER, LABEL, LIBRARY, LINKAGE, LITERAL, LOOP, MAP, MOD, NAND, NATURAL, NEW, NEXT, NOR, NOT, NULL, OF, ON, OPEN, OR, OTHERS, OUT, PACKAGE, PORT, POSITIVE, POSTPONED, PROCEDURE, PROCESS, PURE, RANGE, REAL, RECORD, REGISTER, REJECT, RETURN, ROL, ROR, SELECT, SEVERITY, SIGNAL, SHARED, SLA, SLI, SRA, SRL, SUBTYPE, THEN, TO, TRANSPORT, TRUE, TYPE, UNAFFECTED, UNITS, UNTIL, USE, VARIABLE, WAIT, WHEN, WHILE, WITH, XNOR, XOR



#### 1.6.2. Reservierte Schlüsselwörter in Verilog:

(Nur Schlüsselwörter aufgelistet, die nicht auch in VHDL vorkommen, wie z.B. AND. In der Sprache Verilog müssen alle Sprachelemente klein geschrieben sein.)

always, assign, buf, bufif0, bufif1, casex, casez, cmos, deassign, default, defparam, disable, edge, endattribute, endcase, endfunction, endmodule, endprimitive, endspecify, endtable, endtask, event, force, forever, fork, highz0, highz1, ifnone, initial, inout, input, join, large, macromodule, medium, module, negedge, nmos, notif0, notif1, output, parameter, pmos, posedge, primitive, pull0, pull1, pulldown, pullup, rcmos, realtime, reg, release, repeat, rnmos, rpmos, rtran, rtranif0, rtranif1, scalared, signed, small, specify, specparam, strength, strong0, strong1, supply0, supply1, table, task, time, tran, tranif0, tranif1, tri, tri0, tri1, triand, trior, trireg, unsigned, vectored, wand, weak0, weak1, wire, wor

#### 1.6.3. Reservierte Schlüsselwörter in SystemVerilog:

(Nur Schlüsselwörter aufgelistet, die nicht schon in VHDL oder Verilog vorkommen. In der Sprache Verilog müssen alle Sprachelemente klein geschrieben sein.)

alias, always\_comb, always\_ff, always\_latch, assert\_strobe, automatic, await, before, bind, break, byte, chandle, class, clocking, const, constraint, context, continue, cover, dist, do, endclass, endclocking, endinterface, endprogram, endproperty, endsequence, enum, export, extends, extern, final, first\_match, forkjoin, iff, import, inside, int, interface, intersect, join\_any, join\_none, local, logic, longint, mailbox, modport, packed, priority, program, property, protected, rand, randc, ref, resume, semaphore, sequence, shortint, shortreal, solve, static, string, struct, super, suspend, this, throughout, timeprecision, timeunit, typedef, union, unique, var, virtual, void, wait\_order, with, within



#### 2. Guidelines Stufe II

#### 2.1. PACKAGE, COMPONENT und ENTITY ...

In VHDL muss jedes Modul zur Verwendung eine ENTITY und eine COMPONENT Deklaration besitzen. In der Regel wird die ENTITY zusammen mit der Architektur in einem File beschrieben, während die Definition der dazugehörenden COMPONENT im hierarchisch nächst höher gelegenen File als Teil der Architektur im Bereich der Signale definiert wird.

Dies ist sehr unpraktisch, wenn das gleiche Modul in mehreren Projekten und Stellen verwendet werden kann ... wie es ja mit dem "Re-Use" (Wiederverwendung von guten Elementen) eigentlich sein sollte.

Deshalb definiert man viel besser zu jedem Modul gleich von Anfang an

- die component
- die ENTITY
- eine (oder mehrere) ARCHITECTURE

Wenn man die COMPONENT innerhalb eines PACKAGE definiert hat, wird sie für alle zugänglich, und muss nicht mehr in jeder höheren Hierarchiestufe neu geschrieben werden.

- ⇒ Der Name des PACKAGE soll gleich sein wie der Name der ENTITY, aber mit dem Post-Fix \_pkg
- ⇒ Natürlich **muss** das **COMPONENT** den gleichen Namen wie die **ENTITY** haben.
- ⇒ Wenn PACKAGE und ENTITY Deklaration im gleichen File stehen, muss trotzdem vor der ENTITY Deklaration die Liste der notwendigen Bibliotheken (LIBRARY und USE-Statements) wiederholt werden.

Auf der nächsten Seite sind zwei Beispiele gegeben, jeweils mit einer Top-Level Entity und einem hierarchisch tiefer liegenden Block (my\_and\_gate).

Auf der linken Seite ist die COMPONENT Deklaration Teil eines PACKAGE für die ENTITY my\_and\_gate, und muss daher nicht nochmals in der nächsten Stufe (my\_logic\_top) definiert werden. Dadurch wird die Struktur von my logic top "leichter".

Auf der rechten Seite ist die herkömmliche Art gezeigt, mit der COMPONENT Deklaration als Teil von my logic top .



#### Beispiel für die Platzierung der "COMPONENT" Definition

#### **Gutes Beispiel:**

```
File my logic top.vhd
LIBRARY IEEE;
                                       Einbindung
USE IEEE.STD LOGIC 1164.ALL;
                                       des Package
USE work.my_and_gate_pkg.ALL;
                                        der Unter-
                                         einheit
ENTITY my triple and IS
    PORT (
        a, b, c : IN STD LOGIC;
         out : OUT STD_LOGIC
END ENTITY my triple and;
ARCHITECTURE struct OF my_triple_and IS
    SIGNAL temp : STD_LOGIC;
    u1 : my_and_gate PORT MAP (
        \begin{array}{ccc}
a & => a, \\
b & => b,
\end{array}
        out => temp
    u2 : my_and_gate PORT MAP (
         a => c,
b => temp,
         out => out
END ARCHITECTURE struct;
```

```
File my_and_gate.vhd
                                      Library
LIBRARY IEEE;
                                     Definition
USE IEEE.STD LOGIC 1164.ALL;
                                    nur für das
                                     Package
PACKAGE my_and_gate_pkg IS
    COMPONENT my_and_gate IS
        PORT (
               a, b : IN std_logic;
out : OUT std_logic
    END COMPONENT my_and_gate;
END PACKAGE my_and_gate_pkg;
                                     Library
                                    Definition
LIBRARY IEEE;
                                     für Entity
USE IEEE.STD_LOGIC_1164.ALL;
                                      und
                                     Package
ENTITY my_and_gate IS
    PORT (
        a, b : IN STD LOGIC;
        out : OUT STD LOGIC
END ENTITY my_and_gate;
ARCHITECTURE rtl OF my_and_gate IS
BEGIN
    comb_proc : PROCESS (a,b)
        IF a = '1' AND b = '1' THEN
            out <= '1';
        ELSE
            out <= '0';
        END IF;
    END PROCESS comb_proc;
END ARCHITECTURE rtl;
```

#### Schlechtes Beispiel:

```
File my logic top.vhd
LIBRARY IEEE;
                                      Einbindung
USE IEEE.STD LOGIC 1164.ALL;
                                      des Package
USE work.my_and_gate_pkg.ALL;
                                       der Unter-
                                        einheit
ENTITY my triple and IS
    PORT (
        a, b, c : IN STD LOGIC;
        out : OUT STD_LOGIC
END ENTITY my triple and;
ARCHITECTURE struct OF my_triple_and IS
    COMPONENT my_and_gate IS
        PORT (
                a, b : IN STD_LOGIC;
out : OUT STD_LOGIC
   END COMPONENT my and gate;
    SIGNAL temp : STD_LOGIC;
BEGIN
    u1 : my_and_gate PORT MAP
                                      Component
        a => a,
b => b,
                                      Definition
                                       muss
                                      bei jeder
        out => temp
                                    Instanziierung
                                      jedes Mal
                                       wieder
    u2 : my_and_gate PORT MAP
                                     eingegeben
        a => c,
b => temp,
                                      werden ...
        out => out
END ARCHITECTURE struct;
```

```
File my_and_gate.vhd
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
ENTITY my_and_gate IS
       a, b : IN STD_LOGIC;
       out : OUT STD_LOGIC
END ENTITY my_and_gate;
ARCHITECTURE rtl OF my and gate IS
    comb_proc : PROCESS (a,b)
        IF a = '1' AND b = '1' THEN
           out <= '1';
        ELSE
           out <= '0';
        END IF;
    END PROCESS comb proc;
END ARCHITECTURE rtl:
```



#### 2.2. Einschränkung bei den Signal-Typen

Nicht alle Signal-Typen von VHDL sind gleich effizient und praktisch im Einsatz. Damit der Code synthetisierbar ist, empfehlen sich folgende Einschränkungen:

Nur die folgenden Signal-Typen werden verwendet:

- STD LOGIC Für alle Single-Bit Signale

- STD\_LOGIC\_VECTOR Für alle nicht-mathematischen Vektoren aus Bits, z.B. Interrupt-Signale, Schalter und Knöpfe, etc.

- UNSIGNED Für alle rein positiven Zahlen, wie z.B. Zähler, etc.

SIGNED Für alle Zahlen mit Vorzeichen.

#### 2.2.1. Vermeidung vom Typ "REAL"

Der Typ **REAL** stellt eine Floating-Point Zahl dar. VHDL definiert eine Mindestgenauigkeit von 64 Bit, woraus sich ein Mindestwertebereich von -10<sup>38</sup> bis + 10<sup>38</sup> ergibt. Je nach Implementation kann dies jedoch stark variieren und ist vom Benutzer nicht wirklich kontrollierbar.

Dieser Typ ist sehr gut für Testbench Funktionen und andere Code-Elemente geeignet, welche nicht synthetisiert werden. Für VHDL Code, der aber kompiliert und auf logische Gatter wie FPGA oder ASIC abgebildet werden soll, darf er nicht verwendet werden!

#### 2.2.2. Vermeidung vom Typ "BOOLEAN" und "BIT"

Die Typen BOOLEAN und BIT sind vergleichbar mit dem Typ STD\_LOGIC, haben jedoch nur genau 2 Zustände: FALSE und TRUE, beziehungsweise '0' und '1'.

Für die Simulation heisst das, dass Signale von diesem Typ nie "unbekannt" sind … sie können ja nur zwei Zustände annehmen. Der Simulator löst dieses Problem elegant, indem einfach eine Annahme gemacht wird …

... ganz egal, ob das den Gedanken des Designers entspricht, oder nicht. Dadurch können schwächen im Design verborgen bleiben und erst viel später zu Problemen führen.

Wenn ein STD\_LOGIC Signal nicht initialisiert wird, dann wird es als **U** für «Unknown» dargestellt ... alle davon abhängigen Signale sind dann auch unbestimmt, und es fällt auf.

Gerade deshalb kennt STD\_LOGIC eben neben den Zuständen **1** und **0** auch – (Dont Care), **X** («Undefined») **U** («Unknown»), **H** («Weak High»), **L** («Weak Low»), **W** («Weak»), und **Z** («High Impedance»). Nicht so aber bei BOOLEAN und BIT.



#### 2.2.3. Vermeidung vom Typ «NATURAL», «INTEGER» und «POSITIVE»

Auch hier hat der Designer praktisch keine Kontrolle über die effektive Implementation.

Bei Quartus wird der Typ INTEGER immer als 32-Bit Zahl implementiert. Bei Quartus wird der Typ NATURAL immer als 31-Bit Zahl implementiert.

Bei Quartus wird der Typ **POSITIVE** immer als 31-Bit Zahl implementiert. Ausserdem kennt **POSITIVE** die wichtige Zahl "0" nicht!

```
Beispiel mit dem Typ "INTEGER" ...
ARCHITECTURE demo OF bad fsm IS
    SIGNAL counter : INTEGER := 0;
BEGIN
    main proc : PROCESS (clock)
    BEGIN
         IF rising edge (clock) THEN
             IF counter < 11 THEN</pre>
                 counter <= counter + 1;</pre>
                 pulse_out <= '0';</pre>
             ELSE
                 counter <= 0; -- Go by default to 0
                  pulse_out <= '1';
         END IF:
    END PROCESS main proc;
END ARCHITECTURE demo;
```

Dies ist ein einfacher Zähler bis 11, der dann wieder bei 0 anfängt. Bei jeder Runde generiert er einen kurzen Puls am Ausgang. Es ist nichts grundsätzlich falsch, es funktioniert, aber ...



Im "RTL netlist viewer" von Quartus erkennt man jedoch, dass "counter" mit vollen 32 Bits implementiert wurde, obwohl der Zähler nie über 11 (= 4 Bits) hinauskommt. Ausserdem sieht man auch, dass für das Inkrementieren des Zählers entsprechend ein 32-Bit Addierer verwendet wird. Dazu kommt noch, dass die "Less Than" Funktion auch aus einem 32-Bit Subtrahierer besteht.

Alles in allem wenig effizient ... mit 43 Logik-Elementen.

Mit dem Typ NATURAL oder POSITIVE statt INTEGER sind es sogar 72 Logik-Elemente!



pulse out <= '1';</pre>

END IF;

END ARCHITECTURE demo;

END PROCESS main proc;

Wieder ein einfacher Zähler bis 11, der dann wieder bei 0 anfängt. Bei jeder Runde generiert er einen kurzen Puls am Ausgang. Mit Typ UNSIGNED erreicht man eine effiziente Implementation:

counter <= (OTHERS => '0'); -- Go by default to 0



Durch die einfache Umstellung von INTEGER auf UNSIGNED (3 DOWNTO 0) kann man hingegen den Aufwand von 43 auf nur 5 Logik-Elemente reduzieren(!!!).



#### 3. Guidelines Stufe III

#### 3.1. Prefix I

Prefix I dient dazu, die Verwendung von Signalen zu markieren.

Bei I/O Signalen ist dies besonders nützlich, da die Richtungen von Schnittstellen-Signalen eines Moduls auf der nächst höheren Ebene bei der Instanziierung von VHDL aus nicht mehr sichtbar sind. Dazu dienen die Buchstaben «i», «o» und «b»

Innerhalb eines Moduls ist es auch nützlich, wenn man Variablen und Konstanten leicht erkennen kann. Dazu dienen die Buchstaben «v» und «c».

#### Übersicht:

- i für Eingangssignale zu einem Modul, Procedure oder Function (Input)
- o für Ausgangssignale aus einem Modul oder Procedure (Output)
- b für Bidirektionale Eingangs- und Ausgangssignale. (Inout)
- c für Konstanten
- v für Variablen

Diese Buchstaben werden dem Prefix-II direkt vorangestellt.

#### Gründe ...

Besonders bei Modulgrenzen hilft es bei der Instanziierung enorm, wenn man weiss, in welche Richtung die Signale laufen, ob sie Ein- oder Ausgänge sind. Das Verbindungs-Symbol « => » hilft hier gar nicht. Wenn man die Richtung von Signalen kennt, weiss man auch bei «quick-n-dirty» provisorischen Einbindungen, welche Signale man z.B. offenlassen kann, und welche man unbedingt anschliessen sollte.

Wenn man den Code gerade schreibt, ist noch alles im Kopf präsent, und solche «offensichtlichen» Hinweise erscheinen als Zeit- und Platzverschwendung. Wenn man jedoch den eigenen Code nach ein paar Wochen, Monaten oder Jahren wieder anschauen muss, helfen diese kleinen Hinweise den Code schneller wieder zu verstehen und zu überblicken ...

... so ist es zum Beispiel bei grösseren Projekten und Modulen richtig mühsam, im Nachhinein die Signalrichtungen und Zusammenhänge zu erkennen.



#### 3.2. Prefix II

Prefix II gibt einen Hinweis auf den Typ und die Bit-Breite eines Signals:

| sl_     | Typ std_logic                                                 |
|---------|---------------------------------------------------------------|
| usl_    | Typ std_ulogic                                                |
| slv8_   | Typ STD_LOGIC_VECTOR, mit Anzeige der Bitbreite (hier 8-Bits) |
| uslv16_ | Typ STD_ULOGIC_VECTOR, mit einer Breite von 16 Bits           |
| sig8_   | Typ SIGNED, mit 1 Vorzeichen-Bit und 7 Bit Magnitude          |
| usig32_ | Typ UNSIGNED ohne Vorzeichen-Bit und mi 32 Bit Magnitude      |
| t_      | Typen-Definition                                              |
| <br>r   | Record                                                        |
| a_      | Array                                                         |

Postfix I und II werden mit einem «Underscore» vom Rest des Namens getrennt.

#### Gründe ...

Bei der Umwandlung von Signalen erleichtert es die Arbeit, wenn man den Signaltyp schon mit dabei hat. Werkzeuge wie Eclipse zeigen die Definition von Signalen bereits an, aber haben noch für VHDL andere wesentliche Nachteile ...

Studenten die diese Regeln beachtet haben, äusserten sich nach einer kurzen Eingewöhnungsphase in der Regel sehr positiv dazu. Die Anderen erkennen später die Notwendigkeit, das in ihrem Code rückwirkend zu standardisierten ...

#### 3.3. Postfix

Postfix markiert gewisse Eigenschaften eines Signals, ähnlich wie bereits Prefix-I und II. Es macht dies jedoch am Ende des Namens. Zurzeit sind nur 2 sinnvolle Arten definiert:

«Active low signal» für Signale wie Chip-Enable-NOT, Read-NOT, n Write-NOT, etc.

#### Gründe ...

Es ist sehr sinnvoll, «active low» Signale auch entsprechend zu kennzeichnen. Besonders bei Logik-Verknüpfungen mit AND und OR werden dann die Zusammenhänge offensichtlicher.

\_ena Verwendung von «\_ena» als Abkürzung von «Enable». Dabei soll darauf geachtet werden, dass immer «\_ena» geschrieben wird, und

nicht nur «\_en». Die Abkürzung «\_en» ist nicht eindeutig, ob das Signal jetzt «acitve high» (enable) oder als «active low» (enable not)

gilt. Bei Namen mit « ena» bzw. « ena n» ist es dann klar.

#### Gründe ...

Nehmen wir an, wir finden in einem fremden Code das Signal «memory en» ... ... Ist dieses Signal jetzt «active high», oder «active low» ... ?



#### 3.4. Dual Process Coding Style

(Dieser Abschnitt kommt ursprünglich aus dem Dokument «vhdl2proc.pdf» von Jiri Gaisler)

Der grösste Unterschied zwischen VHDL und einer Standard-Programmiersprache wie C ist, dass VHDL gleichzeitig auszuführende Befehle erlaubt, welche über Events ausgelöst werden, und nicht so sequentiell abgearbeitet werden, wie sie geschrieben sind. Dies bildet die tatsächlichen Vorgänge in Hardware besser ab, doch bleibt es eine Herausforderung, dies richtig zu verstehen und zu analysieren wenn die Zahl der gleichzeitig ablaufenden Vorgänge zu gross wird (so ab 50....).

Andererseits sind Ingenieure gewohnt sequentiell geschriebene Programme durchzudenken. Der Fluss von «vorher», «jetzt» und «nachher» ist einfacher und verständlicher.

Die zwei-Prozess-Methode bildet eine einheitliche Art von VHDL Programmierung, welche die Parallelität von VHDL mit den Vorteilen einer sequentiellen Programmierung verbindet.

Jedes Modul oder Einheit hat dabei genau 2 Prozesse: einen kombinatorischen Prozess für alle asynchronen Vorgänge, und einen registrierten Prozess mit allen Registern.

Dabei wird der Algorithmus in sequentieller Art (nicht-gleichzeitig) im kombinatorischen Prozess kodiert, während sich im registrierten Prozess nur Register (Flip-Flops) befinden.



Die Figur zeigt die schematische Darstellung eines Moduls mit 2 Prozessen. Alle Eingänge sind mit "D" markiert und mit dem kombinatorischen Prozess verbunden. Registrierte Signale kommen als "r" in den kombinatorischen Prozess, und verlassen diesen als "r next".

Die Funktion des kombinatorischen Prozesses kann mit 2 Gleichungen beschrieben werden:

$$Q = fq(D, r)$$

$$r \text{ next} = fr(D, r)$$

Zusammen mit dem registrierten Prozess, welcher praktisch nur aus Flip-Flops besteht, genügen diese beiden Prozesse, um die gesamte Funktionalität des Moduls auszudrücken.

Der Code wird noch wesentlich kompakter und übersichtlicher, wenn man Records verwendet.



#### 3.5. Beispiel für Dual-Coding Style ohne Records

Das Beispiel zeigt einen 8-Bit Zähler mit Wrap-around und mit Start- und Stopp Funktion.

Mit einem Start-Signal kann man den Zähler starten, und er zählt so lange, bis ein Signal auf dem Stopp-Knopf kommt. Wenn beide Signale gleichzeitig kommen, dann "gewinnt" das Start-Signal.

Durch die Implementation hat das Start-Signal gewollt Priorität über das Stopp Signal.

```
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
PACKAGE counter8 pkg IS
     COMPONENT counter8 PORT (
         isl_clock : IN STD_LOGIC; -- System Signals isl_reset : IN STD_LOGIC; isl_start : IN STD_LOGIC; -- counter control isl_stop : IN STD_LOGIC; --
                                     : IN STD LOGIC; -- counter control
          ousig8_count_value : OUT UNSIGNED(7 DOWNTO 0)
     END COMPONENT counter8;
END PACKAGE counter8_pkg;
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
USE IEEE.NUMERIC STD.ALL;
ENTITY counter8 IS
     PORT (
          isl_clock : IN STD_LOGIC; -- System Signals
isl_reset : IN STD_LOGIC;
isl_start : IN STD_LOGIC; -- counter control
isl_stop : IN STD_LOGIC; --
          ousig8 count value : OUT UNSIGNED (7 DOWNTO 0)
     );
END ENTITY counter8;
```



```
ARCHITECTURE rtl OF counter8 IS
    SIGNAL usig8_counter_r, usig8_counter_r_next : UNSIGNED(7 DOWNTO 0);
    SIGNAL sl counting r, sl counting r next
                                                  : STD LOGIC;
    BEGIN
    -- ## Combinatorial process
    -- #############################
    counter8 comb proc : PROCESS (isl reset, isl start, isl stop,
                                  usig8 counter r, sl counting r)
        VARIABLE vusig8_counter
                                         : UNSIGNED (7 DOWNTO 0);
        VARIABLE vsl counting
                                          : STD LOGIC;
    BEGIN
        -- Keep variables stable at all times
        vusig8 counter := usig8 counter r;
        vsl counting := sl counting r;
        -- Counter control
        IF isl start = '1' THEN
           vsl counting := '1';
        ELSIF isl stop = '1' THEN
           vsl_counting := '0';
        END IF;
        -- Counter
        IF sl counting r = '1' THEN
           vusig8 counter := usig8 counter r + 1;
        END IF;
        -- Reset condition last ... to give highest priority
        IF isl reset = '1' THEN
            vsl_counting := '0';
            vusig8 counter := (OTHERS => '0');
        END IF;
        -- Copy variables to signals
        usig8_counter_r_next <= vusig8_counter;
sl_counting_r_next <= vsl_counting;</pre>
    END PROCESS counter8 comb proc;
    -- ## Register process
    -- ######################
    counter8 reg proc : PROCESS (isl clock) BEGIN
        IF rising_edge(isl clock) THEN
            usig8_counter_r <= usig8_counter_r_next;
sl_counting_r <= sl_counting_r_next;</pre>
        END IF;
    END PROCESS counter8_reg_proc;
    -- Generate output signals
    ousig8 count value <= usig8 counter r;
END ARCHITECTURE rtl;
```



#### 3.6. Record Typen

(Dieser Abschnitt basiert ebenfalls auf dem Dokument «vhdl2proc.pdf» von Jiri Gaisler.)

Auch wenn die Methode des «Dual Coding Style» recht elegant ist, wird dies mit realen Signalen und Bussen rasch komplex und unübersichtlich. In der Grafik auf der vorgehenden Seite stehen die Bezeichnungen «r» und «r\_next» für ein Bündel von Signalen, das aus dem FSM (Final State Machine) Zustand, registrierten Ausgängen und internen registrierten Variablen besteht, wie zum Beispiel Zähler, Flags, Konfigurations-Bits, Start- und Stopp-Einstellungen und noch vielem mehr.

Entsprechend gibt es eine lange Liste bei der Definition der Signale z.B. mit dem Prefix oder Postfix «r», und dann auch noch dasselbe für «r next».

Andererseits gibt es in VHDL das Konstrukt «Record», was im Grunde einer Bündel-Definition von Signalen gleichkommt. Man muss dabei nur zwei kleine Details beachten, damit diese Records wirklich synthetisierbar bleiben:

- Alle Elemente des Records müssen statisch und zum Zeitpunkt der Übersetzung bekannt sein. Zum Beispiel kann die Busbreite nicht dynamisch verändert werden.
- Bei der Verwendung für Schnittstellen müssen alle Elemente eines Records die gleiche «Richtung» aufweisen. Man darf also nicht Signale vom Typ «IN» mit Signalen vom Typ «OUT» mischen … sondern muss allenfalls 2 Records definieren.

Wenn man dies berücksichtigt, ist alles sehr einfach und sehr sauber.

Man greift mit dem «·» Operator (Punkt) auf jedes Element eines Records zu.



#### 3.7. Variablen statt Signale im kombinatorischen Prozess

(Auch dieser Abschnitt basiert auf dem Dokument «vhdl2proc.pdf» von Jiri Gaisler.)

In einem Prozess kann ein Signal mehrfach zugewiesen werden. Dabei ist dann aber nur letzte Zuweisung gültig ist, und sie wird erst am Ende des Prozesses ausgeführt. Soweit so gut.

```
Beispiel Binärer Teiler durch 10 (2 x 5) – aber mit 2 schweren Fehlern!
ARCHITECTURE rtl OF bad binary divide IS
    TYPE t registers IS RECORD
        END RECORD t registers;
    SIGNAL r, r_next
                               : t registers := (
                                      usig4 counter
                                                            => (OTHERS => '0')
                                                            => '0'
                                      sl slow clock
                                  );
                                         Obwohl unmittelbar in der vorherigen Zeile
BEGIN
                                         inkrementiert, habem hier alle Signale in
                                         «r_next» immer noch den «alten» Wert ...
                                                 bis zum Prozess Ende!
    -- ## Combinatorial process
    comb proc : PROCESS (r)
    BEGIN
         r next.usig4 counter - r.usig4 counter + 1;
         IF r next.usig4 counter = 5 THEN
             r next.sl slow clock <= NOT r.sl slow clock;
         END IF;
                                               Diese Zeile wird nur bei jedem 5. Durchlauf
    END PROCESS binary divide proc;
                                                  «getroffen». Während den anderen
                                                Durchläufen ist der Wert unbestimmt ...
    -- ## Register process
    comb proc : PROCESS (isl clock)
    BEGIN
         IF rising edge(isl clock) THEN r <= r next END IF;</pre>
    END PROCESS binary divide proc;
    -- ## Output Assignments
    osl slow clock <= r. sl slow clock;
END ARCHITECTURE rtl;
Grundsätzlich ist dies ein gutes Beispiel, wie aus einem schnellen Taktsignal ein Langsames
gemacht werden kann. «isl_clock» wird dabei um den Faktor 10 reduziert.
Die Problematik ergibt sich bei der Bedingung «IF r next.usig4 counter = 5 THEN ...»,
weil in der Zeile zuvor r_next.usig4_counter zwar erhöht wurde, dies aber erst am Ende des
Prozesses zur Ausführung kommt. Obwohl man hier in «klassischer» Programmierung den
aktuellen Wert erwarten würde, erhält man noch den «alten» Wert.
Aber was noch viel, viel schlimmer ist: «r next.sl slow clock» erhält nur jeden 5. Durchgang
überhaupt einen Wert zugewiesen. Das Synthesis-Werkzeug macht daraus entweder ein Latch
oder aber eine kombinatorische Schleife – und beides ist nicht was wir eigentlich wollten!
```



In einem rein kombinatorischen Prozess kann es leicht vorkommen, dass ein Signal nicht in jedem der verschachtelten IF .... THEN ... ELSE ... END IF; Pfad gebraucht wird und so nicht immer einen expliziten Wert erhält. In diesem Fall nimmt der VHDL Compiler an, dass der Benutzer den alten Wert über eine Taktflanke hinaus behalten will ... und fügt in der Schaltung ein Latch ein. Dies ist im Beispiel der Seite 25 geschehen.

Aus dem Verhalten und den Warnungen sind diese Fehler nur sehr schwer zu identifizieren! Beim nächsten Beispiel sind die Fehler von Seite 25 korrigiert:

```
Beispiel Binärer Teiler durch 10 (2 x 5) - ohne Fehler!
ARCHITECTURE rtl OF good binary divide IS
    TYPE t registers IS RECORD
       END RECORD t registers;
    SIGNAL r, r next
                            : t registers := (
                                                     => (OTHERS => '0')
                                 usig4 counter
                                                     => '0'
                                  sl slow clock
                              );
BEGIN
                                            Die Signale in « r next» erhallten so
    -- ## Combinatorial process
                                               immer einen stabilen Wert
    comb proc : PROCESS (r)
                                         Vergleiche immer nur auf stabile Signale in
       r next <= r;
                                             «r», nie auf Signale in «r next»!
        r next.usia4 counter <= r.usig4 counter + 1;
        IF r.usiq4 counter = 4 THEN --<= Vergleiche nur auf r statt
r_next
            r next.sl slow clock <= NOT r.sl slow clock;
        END IF;
    END PROCESS binary divide proc;
    -- ## Register process
    comb proc : PROCESS (isl clock)
        IF rising edge(isl clock) THEN r <= r next END IF;</pre>
    END PROCESS binary divide proc;
    -- ## Output Assignments
    osl slow clock <= r. sl slow clock;
END ARCHITECTURE rtl;
```

All diese Probleme kann man elegant vermeiden, wenn man im kombinatorischen Prozess nur mit Variablen arbeitet. Am Anfang des Prozesses weist man alle Signale aus «r» Variablen zu, und am Ende des Prozesses werden die Variablen an «r\_next» weitergegeben.



Auf diese Weise kombiniert man die Vorteile der beiden Typen zu einem sauberen Stil:

#### Eigenschaften von Signalen

- Existieren auch ausserhalb von Prozessen
- Nur die letzte Zuweisung gilt
- Werden parallel / gleichzeitig verarbeitet, aber erst am Ende des Prozesses!

#### Eigenschaften von Variablen

- Existieren nur innerhalb von Prozessen werden bei Prozess-Aufruf erschaffen und am Prozessende zerstört
- Beliebig Mehrfachzuweisungen möglich
- Werden sequentiell abgearbeitet
- Werden sofort zugewiesen, und stehen entsprechend sofort weiter zur Verfügung

Zusammen mit der Verwendung von Records wird die Sache ganz einfach und elegant, da auch ein ganzes Record dem anderen zugewiesen werden kann, und nicht jedes Signal einzeln eine Zuweisung braucht. Die Variable "v" ist vom selben Typ wie "r" und "r\_next". Durch die pauschale Zuweisung am Anfang des Prozesses sind alle Teile von "v" initialisiert. Am Ende wird dann das unterdessen veränderte "v" dem "r\_next" zugewiesen, und fertig.

```
Beispiel ...
      SIGNAL r, r next : t demo 2;
 BEGIN
   -- ## Combinatorial process
   demo 2 comb proc : PROCESS (isl reset, r)
      VARIABLE V
                              : t demo 1;
   BEGIN
      v := r;
                 -- Initialize to keep variables stable at all
times
      -- Process internals ...
         . . .
      r next <= v; -- Copy variables to signals
   END PROCESS demo 2 comb proc;
```



#### 3.8. Beispiel Counter8 (Kapitel 3.5) aber mit Records

```
ARCHITECTURE rtl_with_records OF counter8 IS
   TYPE t_registers IS RECORD
       usig8 counter : UNSIGNED (7 DOWNTO 0);
       sl counting : STD LOGIC;
   END RECORD t registers;
   SIGNAL r, r next : t registers;
 BEGIN
   -- ## Combinatorial process
   -- ##############################
   comb proc : PROCESS (isl_reset, isl_start, isl_stop, r)
   VARIABLE V
                 : t_registers;
   BEGIN
       v := r; -- Keep variables stable at all times
       -- Counter control
       IF isl start = '1' THEN
           v.sl_counting := '1';
       ELSIF isl_stop = '1' THEN
           v.sl counting := '0';
       END IF;
       -- Counter
       IF r.sl counting = '1' THEN
           v.usig8 counter := r.usig8 counter + 1;
       END IF;
       -- Reset condition last ... to give highest priority
       IF isl reset = '1' THEN
                                  := '0';
           v.sl counting
           v.usig8 counter := (OTHERS => '0');
       END IF;
       r next <= v; -- Copy variables to signals
   END PROCESS comb proc;
   -- ## Register process
   -- #######################
   reg proc : PROCESS (isl clock)
       IF rising_edge(isl clock) THEN r <= r next; END IF;</pre>
   END PROCESS reg proc;
     -- Output Assignments
     ousig8_count_value
                           <= r.usig8_counter;
END ARCHITECTURE rtl_with_records;
```



#### 3.9. Verwendung von Records für I/O Signale

(Dieser Abschnitt basiert auf dem Dokument "vhdl2proc.pdf" von Jiri Gaisler.)

Genauso wie ein Record-Bündel hilft, die verschiedenen Signale innerhalb eines Moduls zusammenzufassen und übersichtlich zu gestalten, kann man die gleiche Methode anwenden um die Eingänge und Ausgänge eines Moduls übersichtlicher zu gestalten.

#### Zwingend zu beachten:

 Records müssen nach Signal-Richtung getrennt werden. Es können nicht IN und OUT oder INOUT Signale im gleichen Record nebeneinander existieren.

#### Praktisch zu beachten:

- Man muss nicht alle I/O Signale in ein Input- und ein Output-Record stecken ... man kann diese viel sinnvoller aufteilen
- Man kann Records so gruppieren, dass die Bündel dann auf der nächst höheren Ebene als Bündel zu einem anderen Block verbunden werden können, ohne diese aufzutrennen.
- Man kann die Bündel auch nach Schnittstellen übersichtlich zusammenfassen, wie z.B. DRAM, SRAM, UART, etc.

Jiri Gaisler empfiehlt ausserdem, dass man Takt- und Reset-Signale zur Übersichtlichkeit nicht in ein Bündel integriert, sondern ausdrücklich als "normale" explizite Verbindungen führt.

#### 3.10. Definition von RECORDs im PACKAGE

Wenn man für Schnittstellen-Signale Records verwendet, dann muss natürlich die hierarchisch nächst höhere Einheit diesen Typen auch kennen. Die elegante Methode dafür ist es, ein solches Record nur einmal im PACKAGE zu einem Modul zu definieren, und dieses dann jeweils mit USE sowohl der nächst höheren Einheit wie auch dem eigenen Modul zur Verfügung zu stellen.

#### 3.11. Beispiel für Dual Coding Style und Records

Das folgende Beispiel zeigt ein reales Modul zur konfigurierbaren Erzeugung von Synchronsignalen für eine VGA Schnittstelle.

Für die Ausgabe der Signale wurden 2 verschiedene Records gewählt:

- Synchronsignale, welche direkt an die VGA Schnittstelle gehen
- Adress-Information, welche die Datengenerierung oder Memory-Zugriff benötigt

Entsprechend wurden die registrierten Signale innerhalb des Moduls gruppiert.



#### 3.11.1. VGA\_addr\_counter PACKAGE

```
Die Bit-Breite ist für alle Zähler und
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
                                                       Schnittstellen über die Konstante
USE IEEE.NUMERIC STD.ALL;
                                                       ci vga coord width parameterisiert
PACKAGE vga_addr_counter_pkg IS
                                                := 11; number of bits
    CONSTANT ci vga coord width : INTEGER
                                                := 2 * ci_vga_coord_width;
    CONSTANT ci_vga_addr_width : INTEGER
    TYPE t_vga_timing_record IS RECORD
         sl_sync
sl_hsync
                                                     Diese Signale
                                  : STD LOGIC;
                                  : STD LOGIC;
                                                     gehen in erster Lin
                                                                       Diese Signale
         sl_vsync
                                  : STD LOGIC;
                                                     zur VGA
                                                                       gehen in erster Linie
         sl_data_valid
                                  : STD LOGIC;
                                                     Schnittstelle
                                                                       zum Bildspeicher
                                  : STD LOGIC;
         sl image start
    END RECORD t_vga_timing_record;
    TYPE t vga addr record IS RECORD
                                  : UNSIGNED (ci_vga addr width-1 DOWNTO 0);
        usig addr
         usig x coord
                                  : UNSIGNED (ci vga coord width-1 DOWNTO 0);
         usig_y_coord
                                  : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0);
                                  : STD LOGIC;
         sl data valid
    END RECORD t_vga_addr_record;
                                        Generische Parameter können bei der Instanziierung
    COMPONENT vga addr counter IS
                                        über-schrieben werden, oder als Default-Werte
        GENERIC (
                                 : STD LOGIC := 'I'; -- Active high
            gsl hsync polarity
            gusig_vga_hsync_width: UNSIGNED (ci_vga_coord_width-1 DOWNTO 0)
                                  := to unsigned(120, ci vga coord width);
                                  : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0)
            gusig_h_front_porch
                                  := to unsigned (56, ci vga coord width);
                                  : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0)
            gusig vga img width
                                  := to unsigned(800, ci vga coord width);
                                  : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0)
            gusig h back porch
                                  := to_unsigned (64, ci_vga_coord_width);
            gsl vsync polarity
                                  : STD LOGIC := '1'; --
                                                             Active high
            gusig vga vsync width : UNSIGNED (ci vga coord width--1 DOWNTO 0)
                                  := to unsigned (6, ci vga coord width);
                                  : UNSIGNED (ci vga coord width-1 DOWNTO 0)
            gusig v front porch
                                  := to unsigned (37, ci vga coord width);
            gusig_vga_img_height : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0)
                                  := to unsigned (600, ci vga coord width);
                                  : UNSIGNED (ci vga coord width-1 DOWNTO 0)
            gusig v back porch
                                  := to_unsigned (23, ci_vga_coord_width)
        );
                               Hier endlich die PORT Definition ... sehr kompakt!
        PORT (
                                  : IN STD LOGIC;
            isl reset
            isl clock
                                 : IN STD LOGIC;
                                  : OUT t_vga_timing_record;
            {\tt r\_vga\_timing\_out}
            r vga addr out
                                  : OUT t vga addr record
    END COMPONENT vga addr counter;
END PACKAGE vga addr counter pkg;
```



#### 3.11.2. VGA\_addr\_counter ENTITY



Die generischen Parameter zur Konfiguration müssen in der Entity auch deklariert sein, sonst sind sie innerhalb der Entity unbekannt. Je nach Simulations- oder Synthese Werkzeug müssen diese auch einen expliziten Wert haben, auch wenn sie durch das Package überschrieben werden.

```
Damit die ENTITY die Definitionen des PACKAGE
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
                                              kennt, muss es hier mit USE Klausel eingeführt
USE IEEE.NUMERIC STD.ALL;
USE work.vga addr counter pkg.ALL;
                                             Generische Parameter müssen auch in der ENTITY
ENTITY vga addr counter IS
                                             Werte haben, auch wenn diese immer vom
                                             PACKAGE oder der Instanziierung überschrieben
  GENERIC (
    gsl hsync polarity
                            : STD LOGIC := '1';
    gusig_vga_hsync_width : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0):=(OTHERS =>'0');
    gusig_vya_no,no_
gusig_h_front_porch
                            : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0):=(OTHERS =>'0');
                            : UNSIGNED (ci vga coord width-1 DOWNTO 0):=(OTHERS =>'0');
    gusig vga img width
                           : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0):=(OTHERS =>'0');
    gusig h back porch
                            : STD_LOGIC := '1';
    gsl_vsync_polarity
    gusig_vga_vsync_width : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0):=(OTHERS =>'0');
    gusig_v_front_porch : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0):=(OTHERS =>'0');
gusig_vga_img_height : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0):=(OTHERS =>'0'):
                            : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0):=(OTHERS =>'0');
    gusig_vga_img_height
    gusig v back porch : UNSIGNED (ci vga coord width-1 DOWNTO 0):=(OTHERS =>'0');
  );
  PORT (
                            : IN STD LOGIC;
      isl_reset
                            : IN STD LOGIC;
      isl clock
       r vga timing out
                          : OUT t vga timing record;
       r_vga_addr_out : OUT t_vga_addr_record
  );
END ENTITY vga_addr_counter;
```

#### 3.11.3. VGA\_addr\_counter ARCHITECTURE

```
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
                                       Dies sind aus den Parametern abgeleitete
USE IEEE.NUMERIC STD.ALL;
                                       Konstanten. Da sie statisch sind, ist es einfach
USE work.vga_addr_counter_pkg.ALL;
                                       praktisch diese im Voraus zu berechnen, statt erst
ARCHITECTURE rtl OF vga_addr_counter IS
    CONSTANT cusig pixel per line
                                          : UNSIGNED (gi vga coord width-1 DOWNTO 0)
                                          := gusig vga hsync width
                                          + gusig h front porch
                                           + gusig_vga_img_width
                                           + gusig_h_back_porch;
   CONSTANT cusig_lines_per_frame
                                          : UNSIGNED (gi_vga_coord_width-1 DOWNTO 0)
                                          := gusig_vga_vsync_width
                                          + gusig_v_front_porch
                                           + gusig_vga_img_height
                                           + gusig v back porch;
```

VHDL Design Guidelines Empfehlungen für erfolgreiches Programmieren Dok: VHDL Guidelines Deutsch.docx Aktualisiert: 14. Sep. 2020 Seite 33 OST | ARAL



```
TYPE vga addr count registers IS RECORD
       usig_vga_h_counter : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0);
       usig_vga_v_counter : UNSIGNED (
sl_h_pixel_valid : STD_LOGIC;
sl_v_pixel_valid : STD_LOGIC;
                                 : UNSIGNED (ci_vga_coord_width-1 DOWNTO 0);
    END RECORD vga addr count_registers;
    SIGNAL r, r_next
                                        : vga_addr_count_registers;
    SIGNAL r_timing, r_next_timing : t_vga_timing_record;
    SIGNAL r_addr, r_next_addr
                                        : t vga addr record;
                                            Drei verschiedene Records ... einer für die
BEGIN
                                            internen Register, und zwei für die Output-
    -- ## Combinatorial Process
                                            Signale zu verschiedenen Blöcken ...
    vga_addr_counter_comb_proc : PROCESS (isl_reset, r, r_timing, r_addr)
        VARIABLE V
                                        : vga_addr_count_registers;
        VARIABLE v timing
                                        : t_vga_timing_record;
        VARIABLE v_addr
                                       : t_vga_addr_record;
    BEGIN
                                                    -- Keep variables stable
                                        := r;
        v_timing
                                        := r_timing; —
                                                        So vermeidet man Latches
        v addr
                                        := r_addr;
                                       := '0'; -- Single-cycle pulse
        v_timing.sl_image_start
        -- Horizontal Counter
        IF r.usig_vga_h_counter < cusig_pixel_per_line - 1 THEN</pre>
           v.usig vga h counter := r.usig vga h counter + 1;
                   Clear horizontal sync
           IF r.usig_vga_h_counter = gusig_vga_hsync_width - 1 THEN
               v_timing.sl_hsync := NOT gsl_hsync_polarity;
           END IF:
                  Calculate horizontal address
           IF r.usig_vga_h_counter >= gusig_h_back_porch
           AND r.usig_vga_h_counter < gusig_h_back_porch+gusig_vga_img_width-1 THEN
               v_addr.usig_x_coord := r_addr.usig_x_coord + 1;
               v.sl_h_pixel_valid
           ELSE
                                              := '0';
               v.sl_h_pixel_valid
           END IF;
        ELSE
             -- Horizontal signal wrap-around
             v.usig_vga_h_counter
v_timing.sl_hsync
v_addr.usig_x_coord
:= (OTHERS => '0');
v= gsl_hsync_polarity;
v= (OTHERS => '0');
             -- Vertical Counter
             -- -----
             IF r.usig_vga_v_counter < cusig_lines_per_frame - 1 THEN</pre>
                 v.usig vga v counter := r.usig vga v counter + 1;
                 -- Clear vertical sync
                 IF r.usig vga v counter = gusig vga vsync width - 1 THEN
                    v_timing.sl_vsync := NOT gsl_vsync_polarity;
                 END IF:
```



```
-- Calculate vertical address
                IF r.usig_vga_v_counter >= gusig_v_back_porch
AND r.usig_vga_v_counter < gusig_v_back_porch</pre>
                                         + gusig vga img height - 1 THEN
                    v_addr.usig_y_coord := r_addr.usig_y_coord + 1;
                    v.sl_v_pixel_valid
                                           := '<u>1</u>';
                ELSE
                                           := '0';
                   v.sl_v_pixel_valid
                END IF;
            ELSE
                -- Vertical wrap-around
                v.usig_vga_v_counter := (OTHERS => '0');
v_timing.sl_image_start := '1';
v_timing.sl_vayre
                := gsl_vsync_polarity;
            END IF;
       END IF:
       -- Derived Signals
          _____
                              := v addr.usig y_coord * cusig_pixel_per_line
       v addr.usig addr
                                + v_addr.usig_x_coord;
       v_timing.sl_data_valid
                               := v.sl_h_pixel_valid AND v.sl_v_pixel_valid;
       v_addr.sl_data_valid
                               := v.sl_h_pixel_valid AND v.sl_v_pixel_valid;
       v timing.sl sync
                               := (v timing.sl hsync AND gsl hsync polarity)
                                OR (v_timing.sl_vsync AND gsl_vsync_polarity);
       -- Reset
                          Reset kommt ganz am Schluss ... so hat es die höchste Priorität.
           =====
       IF isl reset = '1' THEN
            v.usig vga h counter
                                            := gusig pixel per line - 1;
            -- Avoid stuck-at warning for higher pins
           v_addr.usig_addr
                                            := (OTHERS => '1');
       END IF;
       -- Copy variables to signals
       r_next <= v;
                                                   Alle 3 Register-Records müssen
                      <= v_timing; —
<= v_addr;
       r next timing
                                                  hier umkopiert werden!
       r next addr
   END PROCESS vga_addr_counter_comb_proc;
   -- ## Register Process
       *****************
   vga_addr_counter_reg_proc : PROCESS (isl_clock)
       IF rising_edge(isl_clock) THEN
                                                  Alle 3 Register-Records müssen
            r
                       <= r next;
                                                  hier umkopiert werden!
            r_timing
                        <= r_next_timing;
                       <= r_next_addr;
            r addr
       END IF:
   END PROCESS vga_addr_counter_reg_proc;
   -- Output assignments
   r_vga_timing_out <= r_timing;</pre>
                        <= r addr;
   r_vga_addr_out
END ARCHITECTURE rtl;
```



#### 3.11.4. VGA\_addr\_counter Testbench

Das spezielle bei dieser Testbench ist die Ausnützung der Parameterisierung des Moduls.

Dabei werden relativ kleine Werte für die horizontalen und vertikalen Bildeigenschaften genommen, was die Simulationszeit erheblich verkürzt. Bei gleicher Pixel-Frequenz sind es dann nur noch 150 µs pro Bild statt 13.88 ms.

```
LIBRARY IEEE;
USE IEEE.STD LOGIC 1164.ALL;
USE IEEE.NUMERIC STD.ALL;
USE work.vga addr counter pkg.ALL;
ENTITY vga_addr_counter_tb IS
END ENTITY vga addr counter tb;
ARCHITECTURE sim OF vga addr counter tb IS
SIGNAL sl_clock
                        : STD_LOGIC := '0';
                                                  Bekannt aus dem Package
SIGNAL sl reset
                         : STD LOGIC := '0';
                                                  «vga addr counter pkg»
SIGNAL r vga timing
                        : t vga timing record;
SIGNAL r vga addr
                        : t vga addr record;
   -- ## Instantiate Device Under Test
                                                   Instanziierung des Moduls mit
                                                   ganz eigenen (kleinen)
   my_vga_addr_counter : vga_addr_counter____
   GENERIC MAP (
      csl_hsync_polarity
                              => '1',
                                                  Active high polarity
       cusig_vga_hsync_width => to_unsigned (12, ci_vga coord width),
      cusig_h_front_porch
cusig_vga_img_width
cusig_h_back_porch
=> to_unsigned (6, ci_vga_coord_width),
cusig_h_back_porch
=> to_unsigned (80, ci_vga_coord_width),
=> to_unsigned (8, ci_vga_coord_width),
       csl_vsync_polarity => '1',
                                                  Active high polarity
       cusig_vga_vsync_width => to_unsigned ( 6, ci_vga_coord_width),
       PORT MAP (
       r_vga_timing_out => r_vga_timing,
r_vga_addr_out => r_vga_addr
   ):
    -- ## sl clock and sl reset SIGNALs
       sl_clock <= NOT sl_clock after 10 ns;</pre>
                                                  -- 50 MHz
   sl reset <= '1' AFTER 20 ns,'0' AFTER 60 ns; -- Active for 2 cycles
END ARCHITECTURE sim;
```



#### 3.11.5. Beispiel VGA\_addr\_counter Instanziierung

Ganz analog zur Instanziierung in der Testbench kann dieses Modul z.B. mit Parametern für eine XGA Ausgabe eingebaut werden. Die verschiedenen Zähler sind bereits für die notwendigen 11-Bit Breite bereits konfiguriert.

Die einzige Herausforderung ist dann nur noch, das Timing für 193.16 MHz Pixelfrequenz zu erfüllen.

```
Instanziierung des Moduls mit
   ##
       Instantiate XGA Timing Generator
   ##
                                               ganz anderen Parametern für
   einen grossen Bildschirm
my_vga_addr_counter : vga_addr_counter
GENERIC MAP (
   csl hsync polarity
                          => '1',
                                              Active high polarity
   cusig_vga_hsync_width => to_unsigned ( 208, ci_vga_coord_width),
   cusig h front porch => to_unsigned ( 128, ci_vga_coord_width),
   cusig_vga_img_width
                          => to_unsigned (1920, ci_vga_coord_width),
   cusig h back porch
                          => to_unsigned ( 336, ci_vga_coord_width),
                           => '1',
   csl vsync polarity
                                             Active high polarity
   cusig_vga_vsync_width
                          => to_unsigned ( 3, ci_vga_coord_width),
                                             1, ci_vga_coord_width),
   cusig_v_front_porch
                           => to unsigned (
   cusig_vga_img_height
                          => to unsigned (1200, ci vga coord width),
                        => to_unsigned ( 38, ci_vga_coord_width)
   cusig_v_back_porch
PORT MAP (
                    => sl_reset,
   isl_reset
   isl clock
                    => sl clock,
   r_vga_timing_out => r_vga_timing,
   r_vga_addr_out
                   => r vga addr
);
```

#### 3.12. Vermeidung von WHEN Befehlen

Es gibt in VHDL einen Konstrukt mit Namen «WHEN», welche von der Funktion her einer IF .... THEN .... ELSE .... END IF; - Folge sehr ähnlich ist, aber auch ausserhalb von einem Prozess verwendet werden kann. Nur ist dieses Konstrukt absolut nicht intuitiv: Ursache und Wirkung sind vertauscht. Deshalb führt dessen Verwendung leicht zu Fehlern.



Gleiches gilt auch für den «WITH» Befehl, den man ebenfalls meiden sollte:

Es gehört zu einem guten und lesbaren Stil, dass man auf diese Konstrukte verzichtet.



#### 3.13. VHDL Block Namen

ENTITY Name: Der Name soll ausdrucksstark sein und die Funktion des Moduls klar

benennen. Es werden nur Kleinbuchstaben verwendet, mit dem « »

Underscore Character zur Trennung von Wörtern.

COMPONENT Name: Ist der gleiche Name wie für die ENTITY.

PACKAGE Name: Ist der Name der ENTITY mit dem Zusatz pkg.

ARCHITECTURE

Name:

«rtl» Für synthetisierbare RTL Logik welche aus kombina-

torischen und registrierten Prozessen besteht.

«struct» Für reine Verbindunges-Hierarchien.

Dabei hat es in diesem Modul dann keine Prozesse oder

Entscheidungen, nur "Verdrahtung".

«sim» Für nicht-synthetisierbare Logik, die nur zur Simulation

dient. Das gleiche wie "behavioral", aber "kürzer".

«fpga» Für FPGA-optimierte Schaltungen.

«altera» Für Altera FPGA-spezifische Schaltungen «intel» (z.B. Speicher oder PLL Instanziierungen).

«xilinx» Für Xilinx FPGA-spezifische Schaltungen

(z.B. Speicher oder PLL Instanziierungen).

«actel» Für Actel FPGA-spezifische Schaltungen

(z.B. Speicher oder PLL Instanziierungen).

«asic» Für ASIC-optimierte und synthetisierbare RTL Logik.

«net» Für bereits synthetisierte Netzlisten, die dann aus reinen

Gate-Level Modulen und ihren Verbindungen bestehen.

«mixed» Für synthetisierbare Logik aus einem Gemisch von

RTL, Verbindungen und synthetisierten Elementen.

«dummy» Für einen leeren Platzhalter, einfach damit die anderen

Module in einem Design verbunden und simuliert werden können. Idealerweise hat es keine hängenden Verbindungen, und erzeugt bei der Kompilation keine

unnötigen Fehlermeldungen oder Warnungen.



#### 3.14. Auswahl der Architektur mit «Configuration»

VHDL würde es auch erlauben, für eine ENTITY mehrere verschiedene ARCHITECTURE zu definieren und über CONFIGURATION auszuwählen. So könnte man z.B. bereits früh im Projekt eine «Behavioral» Implementation schreiben, damit die anderen Teammitglieder bereits simulieren und ihre Teile verifizieren können, auch wenn das eigene Modul noch nicht in der synthetisierbaren Version fertig ist. Oder man könnte auch z.B. Altera und Xilinx spezifische Implementation realisieren, und diese je nach Ziel-Hardware auswählen.

Leider wird dies von Simulatoren wie ModelSim und Xsim zur Zeit nicht unterstützt!

#### 3.15. RTL Design File Namen

Wie man im Beispiel im Kapitel 3.9 sehen konnte, wird bei entsprechender Typen-Deklaration und Generic Liste das PACKAGE und die ENTITY Definition recht lang.

Um alles trotzdem übersichtlich zu halten, kann es eine gute Idee sein, PACKAGE, ENTITY und ARCHITECTURE in getrennten Files zu speichern. Der einzige zusätzliche Aufwand (ausser dass man dann alle 3 Files für die VHDL Kompilierung angeben muss) ist eine nochmalige Deklaration der verwendeten Bibliotheken am Anfang der ARCHITECTURE.

Wenn man ein Modul in mehrere Files aufteilt, ist es eine gute Idee die Namen ähnlich und trotzdem unverwechselbar zu halten. Dabei können einzelnen Buchstaben für verschiedene Teile stehen, wie z.B. mit .p.vhd für PACKAGE, .e.vhd für ENTITY, etc.

| Object                | VHDL code                                                                                                                                                                                                                 | File name                                                |
|-----------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------|
| Package and component | LIBRARY; USE;  PACKAGE <block_name>_pgk IS     COMPONENT <block_name> IS     GENERIC ( );     PORT ( );     END COMPONENT <block_name>; END PACKAGE <block_name>_pkg;</block_name></block_name></block_name></block_name> | <pre><block_name>.p.vhd</block_name></pre>               |
| Entity                | LIBRARY; USE;  ENTITY <block_name> IS     GENERIC ( );     PORT ( );  END ENTITY <block_name>;</block_name></block_name>                                                                                                  | <pre><block_name>.e.vhd</block_name></pre>               |
| Architecture          | ARCHITECTURE <arch> OF</arch>                                                                                                                                                                                             | <pre><block_name>.a_<arch>.vhd</arch></block_name></pre> |
| Mixed                 | PACKAGE, ENTITY und ARCHITECTURE                                                                                                                                                                                          | <pre><block_name>.m.vhd</block_name></pre>               |
| Configuration         | CONFIGURATION                                                                                                                                                                                                             | <pre><block_name>.cfg.vhd</block_name></pre>             |