## Laboratorium #II-2 Rysowanie obiektów na ekranie VGA

Obsługa ekranu VGA, rysowanie obiektów, tworzenie interfejsów.

Używane elementy: Basys3

## Temat ćwiczenia

Zadaniem do wykonania w ramach ćwiczenia jest napisanie modułu wyświetlającego prostokąt na ekranie VGA.

W poprzednim ćwiczeniu zaprojektowałeś układ generujący przebiegi sterujące do ekranu VGA oraz zmodyfikowałeś moduł rysujący tło. W tym ćwiczeniu dołączysz do nich kolejny moduł, rysujący na ekranie prostokąt. Następnie przygotujesz interfejs do łączenia ze sobą modułów VGA.

## Przebieg ćwiczenia

1. Twoim zadaniem jest dodanie kolejnego modułu (**draw\_rect**), który będzie rysował na ekranie prostokąt o zadanym kolorze. Wejścia, wyjścia i podłączenie pokazano poniżej.

| vga_timing                                              | draw_background                                                        |                                                                             | draw_rect                                                              |                                                                             |  |
|---------------------------------------------------------|------------------------------------------------------------------------|-----------------------------------------------------------------------------|------------------------------------------------------------------------|-----------------------------------------------------------------------------|--|
| hcount[10:0]<br>hsync<br>hblnk<br>vcount[10:0]<br>vsync | hcount_in[10:0]<br>hsync_in<br>hblnk_in<br>vcount_in[10:0]<br>vsync_in | hcount_out[10:0]<br>hsync_out<br>hblnk_out<br>vcount_out[10:0]<br>vsync_out | hcount_in[10:0]<br>hsync_in<br>hblnk_in<br>vcount_in[10:0]<br>vsync_in | hcount_out[10:0]<br>hsync_out<br>hblnk_out<br>vcount_out[10:0]<br>vsync_out |  |
| vblnk                                                   | vblnk_in                                                               | vblnk_out<br>rgb_out[11:0]                                                  | vblnk_in<br>rgb_in[11:0]                                               | vblnk_out<br>rgb_out[11:0]                                                  |  |

Moduł w podobny sposób jak wcześniejszy opóźnia sygnały **hcount\_out, hsync\_out, hblnk\_out, vcount\_out, vsync\_out** i **vblnk\_out** o jeden tak zegara. Są one dokładnie tak samo kodowane w języku SystemVerilog. Jedyna różnica polega na generacji sygnału **rgb\_out**. Moduł ma nadpisywać wartość koloru, jeżeli pozycja aktualnego piksela wskazywana przez liczniki **hcount\_in** i **vcount\_in** jest wewnątrz interesującego nas prostokąta; w przeciwny razie **rgb\_out** jest po prostu opóźnionym o takt zegara sygnałem **rgb\_in**. Podobnie jak we wcześniejszym przypadku, wszystkie wyjścia mają być rejestrowane.

Moduł ma za zadanie narysowanie na ekranie prostokąta o zadanej pozycji, rozmiarach i kolorze. W związku z tym jako lokalne parametry mają być w module zdefiniowane:

- pozycja X prostokata,
- pozycja Y prostokąta,
- szerokość prostokąta
- wysokość prostokąta
- kolor, którym prostokąt ma być rysowany.
- 2. Jak zauważyłeś, bloki rysujące obiekty na ekranie posiadają analogiczne zestawy 7 wejść i 7 wyjść. Wiąże się to z koniecznością tworzenia w module **top\_vga** 7 połączeń pomiędzy każdymi modułami. Aby to uprościć, powtarzający się schemat połączeń można zamknąć w interfejsie.

W nowym pliku utwórz zatem interfejs **vga\_if**, w którym zdefiniujesz 7 sygnałów: **vcount, vsync, vblnk, hcount, hsync, hblnk, rgb** oraz przy pomocy konstrukcji **modport** zdefiniujesz kierunki **in** oraz **out**.

W modułach **draw\_bg** oraz **draw\_rect** zastąp 7 sygnałów vga nowym interfejsem. Dostosuj również moduł **top\_vga**.

## Wyniki ćwiczenia

Jako wynik ćwiczenia należy:

- zaprezentować działanie programu na następnych zajęciach laboratoryjnych i wyjaśnić słownie zasadę działania. Program powinien wyświetlać na ekranie obrazek z wcześniejszego ćwiczenia oraz dodatkowo dorysowany na nim prostokąt.
- załadować spakowane (ZIP) archiwum projektu na UPEL.

Archiwum powinno zawierać wszystkie pliki źródłowe i skrypty, potrzebne do wygenerowania bitstreamu i przeprowadzenia symulacji. Dodatkowo, w folderze results, powinny się znaleźć: bitstream, warning\_summary oraz obrazek tiff wygenerowany przez testbench głównego modułu. Pozostałe pliki (w tym również foldery i pliki ukryte, za wyjątkiem pliku .gitignore) powinny zostać usunięte.

Projekt powinien być napisany zgodnie z zasadami opisanymi w pliku "Zasady modelowania w języku SystemVerilog pod kątem syntezy", dostępnym na UPEL. Inne style kodowania mogą być stosowane wyłącznie po podaniu źródła.

Nie załadowanie projektu w terminie podstawowym = -1 pkt do oceny Nie załadowanie projektu w terminie ostatecznym = 0 pkt za ćwiczenie