# 《单片机原理及接口技术》复习纲要

#### 第0章 绪论+计算机的基础知识

- 1. [理解]何谓**单片机**? (P3) **微型计算机**的系统结构 (P6 图 0-1 或**<参考**>∖戴梅 萼的图 1.1 微处理器、微型计算机和微型计算机系统三者的关系)。
- 2. [了解]在系统编程 **ISP** 和在应用编程 **IAP** (P5)
- 3. [了解]微型计算机的基本工作原理(P780.1.2)
- 4. [掌握、重点、难点]符号数的原码、反码、补码表示(重点)。计算机中,凡是符号数一律用补码表示。两数相减是化归为补码的加法完成的。即[x-y]\*\*=[x]\*\*+[-y]\*\*。但要注意减法借位标志与补码加法的进位标志之间的互反关系。理解此互反关系是理解多字节 BCD 码减法程序(P54[例 3-12])的基础。[例程]例 0-2,<Demo>\Chap00
- 5. [理解、重点] 溢出标志 OV 和进位标志 CY。OV=CY⊕CY-1,最终的 CY 在加法运算中表现为**进位**,在减法运算中表现为**借位**。[**习题** 0.5]
- 6. [掌握、重点]**BCD 码**(尤其是**压缩 BCD 码**)。[难点]BCD 的运算。以加法为例,两个压缩 BCD 码的整数相加后,结果不是 BCD 码,若想保持其结果仍为压缩 BCD 码表示,必须进行十进制调整。这便是 51MCU 中 DA 指令的由来,8086CPU 的 DAA 指令也作同样的事。甚至 8086 还为 BCD 码减法提供了 DAS 调整指令。[习题 0.6]

#### 第1章 51单片机结构

- 1. [了解]51MCU 内部结构 (P15 图 1-1)。
- 2. [识记、理解]**普林斯顿结构**和**哈佛结构**(P15 图 1-2)。[难点]51 单片机的存储空间物理上分四块:片内/片外程序存储器、片内/片外数据存储器。逻辑上有三个存储器地址空间:**片内数据存储器、片外数据存储器**及**片内、片外统一编址的程序存储器**。(P16 图 1-3)
- 3. [理解、重点]对于 51 系列, 片内 RAM 为 128 个字节; 对于 52 系列, 片内

RAM 有 256 个字节,如何区分 80H~FFH 访问的是 RAM 还是 SFR? 靠寻址方式区分!(P17 图 1-4)[识记]片内 RAM 的分配(P18 表 1-1)[**习题 1.6**]

- 4. [理解、熟悉]特殊功能寄存器 SFR (P19表 1-2) [习题 1.6]
- 5. [理解、重点、难点]程序状态字 PSW。这是 CPU 实现条件转移指令的基础,而后者又是高级语言实现分支和循环结构的基础。要点: ①CY 对于加法为进位,对于减法为借位;②RS1 和 RS0,选择工作寄存器组; [习题 1.7] ③SP 和 P0~P3 的复位状态(重点),其余大多数复位值为 0。(P22 表 1-4)[习题 1.11]。[编程忠告]若程序用到堆栈,通常要初始化 SP。
- 6. [识记、重点]**晶振周期、机器周期**和**指令周期**三者的关系(P21§1.4.2)。**[编 程影响**]软件延时就利用了此关系(P52 例 3-9)。

# 第2章 51 单片机的指令系统

- 1. [理解、掌握]51MCU 指令的寻址方式有七种: 立即寻址、直接寻址、寄存器 寻址、寄存器间接寻址、变址寻址、相对寻址、 位寻址。[习题 2.4], [编程 影响]变址寻址(MOVC A, @A+DPTR 或 MOVC A, @A+PC)对于查表技术 很关键。寄存器间接寻址(比如读操作 MOVX A, @DPTR 和写操作 MOVX @DPTR,A)对于访问外部 RAM 或外部 I/O 接口很重要。
- 2. [理解、重点、熟悉] 51MCU 共有 111 条指令,大致分为四类: 数据传送与交换指令、算术运算和逻辑运算指令、控制转移指令、位操作指令。[习题 2.6]
- 3. [熟记、重点]算术运算和逻辑运算指令对 PSW 的影响(P33§2.3.1): ①P(奇偶)标志仅对累加器 A 操作的指令有影响。它是**偶校验**,即数据位加上校验位本身,其中的"1"的个数必为偶数。**奇校验**与之相反。[P60 习题 3.8]; ②传送指令、加 1、减 1 指令、逻辑运算指令不影响 CY、OV、AC 标志位; ③加、减运算指令影响 P、OV、CY、AC 四个测试标志位,乘、指令使 CY=0,当乘积大于255,或除数为0时,OV=1。[难点]注意到指令系统中无DEC DPTR指令,如何实现?(本章补充题 2)
- 4. [重点、掌握]DA 指令、DIV AB 、MUL AB。前两者对于计数值拆分为百位、十位和个位很重要。应用见[实验 3]。[难点]DA 指令的实现原理(本章补充题 3)。

5. [理解、难点] 控制转移指令 LCALL addr16, 先将**断点**(下一条指令的地址) 压栈, 再令 PC← addr16。保护断点的细节是先 PUSH PCL, 再 PUSH PCH。 RET 指令恢复断点继续执行, 其实质是先 POP PCH, 再 POP PCL。间接转移 指令 JMP @A+DPTR 对于多分支散转程序很有用。[**例程**]P30 例 2-22、P50 例 3-7、P51 例 3-8。

# 第3章 51单片机汇编语言程序设计

- 1. [了解]51 单片机编程主要是用**汇编**和 **C 语言**,最终都必须转换为**机器码**才能 执行。(P45 图 3-1)。关于 51 单片机各指令的机器码参见 P293 附录 A。
- 2. [理解、识记]构建程序的三种基本结构: **顺序结构、选择结构、循环结构**。 它们的共同点: **单入口、单出口**。这有效降低了调试和测试的难度。
- 3. [熟悉]51 汇编常用**伪指令**(P46§3.2): ORG、DB、DW、DS、EQU、BIT、END。注意: 伪指令主要用于为汇编器提供一些信息帮助其汇编,本身并没有对应的机器码。
- 4. [重点]**查表技术**。表的本质为数组这种数据结构。借助索引(数组下标)访问数组元素。其基本手法是**以空间换时间。[P48 例 3-3]、[实验 3**]
- 5. [重点、难点]多分支散转程序。基于查表技术,多利用 JMP @A+DPTR 指令。 有两类设计方法: ①查转移地址表; ②查转移指令表。[例程]P50 例 3-7, P51 例 3-8。
- 6. [重点]**延时子程序**。[P52 例 3-9]。[**应用注意**]当今的 51 芯片多数已优化提速,与原先的 51 内核并不完全兼容,因此延时值可能并不精确,具体查看芯片手册。如果要精确延时,请借助第 7 章的定时器。
- 7. [重点、难点]冒泡法排序。[实验 1]
- 8. [重点]利用位逻辑运算,**软件**可以**模拟硬件**电路。[例 3-14]、[习题 3.12]。
- 9. [掌握] 奇校验和偶校验。[P60 习题 3.8]

# 第5章 输入、输出接口 P0~P3

1. [理解、重点、难点]为何 CPU 与 I/O 外设之间需要 I/O 接口? CPU 与 I/O 外设之间交换三类信息: 数据、状态和控制。其中数据又有 3 种基本形式: 数

- 字量、模拟量、开关量。引入 I/O 接口后,接口中存放这三类信息的寄存器分别称作数据口、状态口和控制口。并非所有外围芯片必须都有这三类端口,比如 8255 没有状态口,而 8155 则三类口全有。[参考]周明德教材第 5 章 PPT11~15。计算机本质上是二进制机器,只能处理离散量。那模拟量如何进入计算机进行处理,反过来计算机又如何控制模拟设备?这便是 A/D 转换和 D/A 转换的产生背景。
- 2. [了解、重点、难点]CPU 与 I/O 外设之间的数据传送方式: 程序方式、中断方式、DMA 方式。程序方式又细分为无条件和条件传送两种方式。无条件程序方式下,输入外设无需接三态缓冲器、输出外设也无需接锁存器。可以认为它们时刻为输入或输出作好准备。这对于极慢速设备是没问题的。本章的开关和 LED 灯、数码管属于典型的无条件传送程序方式。
- 3. [重点、理解、难点]P0~P3 的位结构(P87 图 5-2)。[要点]①系统扩展时,51 对外开放内部总线。具体地 P2 提供高 8 位地址,P0 提供低 8 位地址,同时复用为 8 位数据总线。这两个端口中的多路切换开关及总线控制信号就是用于这个目的。注意: 当 P2 口的几位作为地址使用时,剩下的 P2 口线就不能作为普通 I/O 口线使用; P0 无上拉电阻,作普通 I/O 口使用时须外接上拉电阻。②P3 口有很多第二功能。可以某些口线设为第二功能,余下的用作普通 I/O 口。③P1 常作普通 I/O 口使用。④51 的 P0~P3 为准双向口,即当用作输入口线时,为了能准确读取引脚的信号,必须先向锁存器写"1",以让电路图中引脚左下方的场效应管 VT 截止,确保它不被拉低为低电平"0"。[实验 2]、[例 5-2]
- 4. [重点、难点]七段数码管。[要点]①共阴接法和共阳接法。段码表互补;②静态显示和动态显示;③动态显示时,需两个输出接口,一个输出字形码。一个提供位选码。[实验 3]、[P98 习题 5.8]
- 5. [重点、难点]独立式按键、行列式键盘。键盘扫描程序流程(P96 图 5-10)。 引出**按键去抖**的有趣问题(实际工程的复杂性总是出人意料!)。 软件去抖 最简单的方法是**延时**,高级的做法是基于**状态机**来实现(可参见马潮编著的 《AVR 单片机嵌入式系统原理与应用实践》(第 3 版)P280§9.2)。硬件消抖 电路有**基本 RS 触发器、RC 积分电路**等。关于基本 RS 触发器消抖电路,应

用见 P104 例 6-1、例 6-2, 其消抖原理分析见 P186§10.5.1。

#### 第6章 51 单片机的中断系统

- 1. [理解、重点、难点]**中断**技术使用<mark>异步</mark>的编程范式,而**查询**使用**同步**的编程范式。[**参考**]Comer 的 ECA 课件 P607-644 讨论了程序方式和中断方式的 I/O。 尤其请关注 P609-610、618-624,两者比较见 P620。
- 2. [理解、重点、难点]中断处理的过程(P102 图 6-2): 中断**请求**、中断**响应**、中断**服务**、中断**返回**。[编程忠告]中断返回指令是 RETI, 不能用 RET 代替。原因是中断处理完后,中断激活触发器须清零,否则以后就无法响应中断了。[参考]请参考周明德教材某页的照片理解之。
- 3. [理解、重点]51 单片机的**中断源**(P100 表 6-1) 和**中断系统**(P101 图 6-1)。 [**习题**]6.2、6.3
- 4. [掌握、重点、难点]中断服务程序(ISR,Interrupt Service Routine)的编写。要点: ①程序员提供 ISR,而中断系统决定何时调用它。这与 GUI 编程的回调 函数概念类似:程序员提供处理消息的窗口过程,而操作系统根据消息队列 调用相应的窗口过程。只不过由于中断可以嵌套(中断服务程序在执行过程中有可能被更高级的中断打断),从而更复杂。②注意清除中断请求标志,以避免 CPU 重复响应。有些中断请求标志系统在响应中断时会自动清除(比如定时器 T0 的溢出标志 TF0,下降沿触发方式的外部中断请求标志 IE1等),而有些则需要程序员手动清除。比如 51 为了支持全双工通信,串行发送和串行接收共用一个中断向量地址 0023H,显然中断响应时系统不能自动清除它们,否则程序员无法判断当前该处理哪种中断(发送 or 接收)?此时程序员在利用完 TI 或 RI 标志后应该记得清除之。③注意中断随时可能发生,因此应确保中断返回时,原先被中断的程序从断点处继续往下执行时语义不变,就像不曾被中断一样。这就要求编写 ISR 时特别小心。关键之处是确保中断返回时不会影响 PSW。方法就是将 PSW 视作现场的一部分。[参考]Comer的 ECA 课件 P624,[实验 3],[习题]6.6、6.7
- 5. [了解、难点]**外部中断源**的**扩展**问题。方法①采用查询法扩展外部中断源。 技术细节(见本章 PPT27 补充例 3): 硬件电路中,它们通过"或非门"接到

51 外部中断引脚,然后它们又各自接到 51 的某个输入口线上。软件编程时,在中断服务程序中再查询各输入口线的状态并作相应处理;方法②利用 T0 和 T1 的方式 2 计数功能(初值设为 255)。(描述见下一章 PPT36),[实例]<Demo>\Chap08\LEDController.asm。

### 第7章 单片机的实时/计数器

- 1. [了解、难点]**计数器电路**是理解 51 定时器/计数器的基础。**[参考]**李忠的《穿越计算机的迷雾》P142 图 9.7。
- 2. [了解]定时的 3 种主要方法: 软件定时、数字电路硬件定时、可编程定时/计数器(如 8253 芯片、51 单片机内的 T0 和 T1)。
- 3. [理解]51 单片机 T0/T1 的内部结构和控制信号(P109 图 7-1,方式 1)。
- 4. [熟悉、重点]**方式寄存器 TMOD** 和**控制寄存器 TCON** (P110 表 7-1、P111 表 7-2)。[习题 7.1]
- 5. [重点、识记]定时/计数器的 4 种工作方式。[参考]李广弟教材 Ch5 课件 PPT27 (方式 0)、34 (方式 2)、39 (T0 方式 3)、41 (T0 方式 3 下的 T1)。重点掌握方式 1 和方式 2。
- 6. [重点、难点]定时器/计数器的编程。要点:①查询方式和中断方式。[实验4]、 [习题7.5] ②可以利用方式2计数器功能扩展外部中断源(本章PPT36)。[实例]〈Demo〉\Chap08\LEDController.asm。

# 第8章 单片机的串行接口

- 1. [理解]**并行通信**和**串行通信**的概念(P121 图 8-1)。
- 2. [理解、重点、难点]**异步通信和同步通信**的概念(P122 前两幅图)。重点是异步通信。一帧数据由**起始位**、数据位、校验位(可选)和**停止位**构成。
- 3. [理解、识记]3 种通信线路形式: **单工、半双工和全双工**。(见 P122 图 8-2)。
- 4. [理解、难点]串并转换的硬件基础是**移位寄存器**。[参考] 李忠的《穿越计算 机的迷雾》P129 图 8.14 上剪掉首尾之间的连线(原图是循环移位寄存器)。
- 5. [理解]**波特率、比特率、波特率发生器**(P123§8.1.5)。[要点]51MCU 根据波 特率发生器的**移位时钟**来自系统时钟分频值还是定时器 T1 的溢出标志区分

#### 为固定波特率和可变波特率方式。[习题]8.2、8.3、8.4

- 6. [理解、重点]51 串行口结构 (P127 图 8-7,注意**发送 SBUF** 和**接收 SBUF** 这两个寄存器地址都是 99H,但实际上是两个独立的硬件)、串行传送示意图 (P128 图 8-8)。
- 7. [理解、识记]51 单片机的波特率发生器及串行口的**工作方式** (P130§8.4)。波特率发生器的示意图请参考周明德教材第 9 章 PPT27 图 9-34。[要点]四种工作方式:方式 0 用于同步移位寄存器,可扩展 I/O 口([P137 例 8-4])、方式 1 用于双机通信、方式 2 和方式 3 用于多机通信。方式 0 和方式 2 是固定波特率,方式 1 和方式 3 为可变波特率。重点掌握方式 1。
- 8. [理解]**控制寄存器 SCON** 及电源控制寄存器 PCON 中的 **SMOD 位**(**波特率 加倍位**)。[难点]多机通信的关键是区分**地址帧**和**数据帧**。TB8、RB8 和 SM2 发挥了关键作用(P129§8.3.1)。
- 9. [重点、难点]**串行口的编程**。两种方式: ①**查询方式**; [要点]**先发后查、先查** 后**收**; 程序流程参考 P131 图 8-9。[**习题** 8.5] ②**中断方式**。程序流程参考 P132 图 8-10。[**习题** 8.6] **[实例]<Demo**>\Chap08\eg8-1(发送+接收、中断和查询 两个版本)、eg8-2、LEDTerminal+LEDController。

# 第9章 单片机总线与系统扩展

- 1. [理解、重点、难点]三总线(**地址总线、数据总线**和**控制总线**)与**系统扩展**。 所谓单片机的系统扩展就是将外接数据存储器、程序存储器和 I/O 接口与三总线相连(P149 图 9-1)。51MCU 的 P0 和 P2 端口可对外开放内部总线,P2 提供高 8 位地址线,P0 为低 8 位地址线和数据线分时复用总线(引脚 ALE 的输出信号接地址锁存器)。控制信号主要是PSEN(外扩 ROM)、RD和WR(外扩 RAM 或 I/O 接口)。[参考]关于三总线结构参考戴梅萼的图 1.2 微型计算机的基本结构。
- 2. [理解、重点、难点]**系统扩展的方法**。①**数据线的连接**。外接芯片的数据线  $D0\sim D7$  接单片机的 P0 端口。当驱动力不够时,在两者之间加驱动器;②**控** 制线的连接。51 的 $\overline{PSEN}$ 接外扩 ROM 的 $\overline{OE}$ ,51 的 $\overline{RD}$ 接外扩 RAM 或 I/O 接

口的  $\overline{OE}$  或  $\overline{RD}$  , 51 的  $\overline{WR}$  接外扩 RAM 或 I/O 接口的  $\overline{WR}$  或  $\overline{WE}$  ; ③ 地址线的连接。许多外围芯片(比如 8255、8155)提供地址线选择内部的存储单元或端口,本身还有一个片选引脚  $\overline{CS}$  或  $\overline{CE}$  。此时 51 连接外围芯片的地址线概念上分为两部分: 字选地址(片内选择)和 片选地址。通常,字选地址直接接MCU 从 A0 开始的低位地址线,而片选引脚的接法有 3 种(P150 图 9-3): 线选法、译码法、直接接地。前两者是重点。译码法又分为部分译码和全译码;地址译码器既可以用逻辑门搭建(P151 图 9-4),也可以选用译码器芯片(如 74LS138,P152 图 9-6 和 9-7)。

- 3. [理解、重点]系统扩展的原则: 使用相同控制信号的芯片之间不能有相同的地址,使用相同地址的芯片之间控制信号不能相同。一句话,不能有总线冲突。比如,外接 I/O 和外扩 RAM 接法一样(51 为统一编址),靠地址区分;外扩 RAM 和外扩 ROM 地址空间重叠,靠控制信号区分。[习题 9.1]
- 4. [了解、难点]几个重要**时序**: 从外部 ROM 取指令时序 (P156 图 9-10)、外部 RAM 读时序 (P159 图 9-12) 和写时序 (图 9-13)。[参考]更精确的描述见周 明德教材第 6 章 PPT16-17、21、26 和 28。原始出处可能是孙育才编著的《MCS-51 系列单片机及其应用》(第 6 版)的§2.3.3 "振荡器、时钟电路及时序" (P20~24)以及§3.3 "外部存储器与访问" (P38~41)。
- 5. [重点、难点]并行 I/O 接口的扩展。①通用锁存器、缓冲器的扩展。三态缓冲器常用于输入,锁存器常用于输出。[例程 9-3] ②可编程并行接口芯片的扩展。由于它专为和计算机接口而设计,它有和计算机接口的三总线引脚,与 CPU 或 MCU 连接非常方便。如 8255、8155 芯片。
- 6. [熟悉、重点]并行接口芯片 8255 。要点: ①片内地址 A1A0 为 00、01、10 和 11 时,分别对应三个数据口 A 口、B 口、C 口和控制口; ②[重点]根据控制口的 D7 为 1 或 0,对应工作方式控制字(P164 表格)或 C 口置位/复位控制字(P165 表 9-4); ③[难点]三种工作方式: 方式 0 (基本方式)、方式 1 (选通方式)、方式 2 (双向传输方式)。[重点]方式 0 最简单,无须联络信号。当CPU 和 I/O 外设之间数据传送方式为无条件的程序方式时,可以选择 8255 作为两者之间的 I/O 接口,选用方式 0 即可; 当 CPU 和 I/O 外设之间数据传送为条件查询的程序方式或者中断方式时,选用方式 1 或方式 2。电路连接

- 参考 P166 图 9-20。[**参考**]关于 8255 工作方式 1 的完整时序见<参考>\戴梅萼的图 6.23 和图 6.25。[**习题** 9.9]
- 7. [了解]**多功能接口芯片 8155**。它集成了 256B 的静态 RAM、2 个 8 位和 1 个 6 位的可编程并行 I/O 端口、一个 14 位的有多种工作方式的减法计数器以及 1 个地址锁存器。其内部结构及地址分配见 P169 图 9-24。注意 IO/M为端口/ **存储器选择**信号。从概念上讲,它构成字选地址的一位。8155 靠它来确定是 访问内部的 RAM 还是端口。
- 8. [重点、掌握]存储器和 I/O 口的综合扩展电路。[线选法举例]P168 图 9-23 (PPT50~51)、[译码法举例]本章 PPT60~62。[习题] 9.3、9.5

### 第 10 章 单片机应用接口技术

- 1. [理解、重点]**A/D 转换**和 **D/A 转换**的基本概念 (P174 图 10-1)。当 CPU 和 I/O 外设之间交换的数据为**模拟量** (即连续量)时,就会自然引出 A/D 转换和 D/A 转换的问题。因此,它们具有基本的重要性。技术指标一般了解即可。
- 2. [重点、难点]**DAC0832 芯片**。要点:①逻辑结构框图 (P175 图 10-2),典型的两级缓冲结构;②根据两级缓冲是直通或锁存,得到三种工作方式:**直通方式、单缓冲、双缓冲**。重点是单缓冲。双缓冲工作方式可以使数据接收和启动转换异步进行,即在 D/A 转换的同时接收下一个待转换数据,因而提高了通道的转换速率(其实质就是流水线的思想)。双缓冲还有另一个重要应用:要求多路 D/A 转换同步输出的场合 (比如 X-Y 绘图仪)。[参考]李广弟教材第10章 PPT27~30;③如何输出锯齿波和三角波?[例 10-2]、[习题 10.1]
- 3. [重点、难点]**ADC0809 芯片**。要点: (1)结构框图 (P179 图 10-9),它有 8 路模拟信号输入通道 (IN0~IN7),可进行分时选通。通道选择通过地址ADDC, ADDB 和 ADDA 来指定。A/D 转换的输入时钟信号由 CLK 提供。(2)几个重要的信号。START: 转换启动信号。ADC0809 是正脉冲启动转换,START 上跳沿时,所有内部寄存器清 0; START 下跳沿时,开始进行 A/D 转换;在 A/D 转换期间,START 就保持低电平。EOC: 转换结束信号。启动转换后,EOC 变为低电平,转换完成后变成高电平。OE: 输出允许信号,高电平时打开三态输出缓冲器,使转换后的数字量从 D<sub>0</sub>~D<sub>7</sub> 输出; (3)CPU 获取 A/D 转换结果的方

- 式。A/D 转换结束后,A/D 转换芯片会输出转换结束信号,通知 CPU 读取转换数据。CPU 一般可采用四种方式和 A/D 转换器进行联络来实现对转换数据的读取:①延时方式;②查询方式;③中断方式;④CPU 等待方式。其中 CPU 等待方式需要 CPU 的支持(比如 8086 CPU 支持,而 51 MCU 不支持)。其技术原理是利用 CPU 的 READY 引脚的功能,设法在 A/D 转换期间使 READY 处于低电平,以使 CPU 停止工作,而转换结束时,则使 READY 成为高电平,从而 CPU 读取转换数据。此时的编程会相当简单。[参考]关于 CPU 等待方式见<参考>\ 戴梅萼微机原理及接口技术教材的相关照片。[例程]P180 图 10-10 为中断方式,而 P79 例 4-15 为查询方式。[习题]10.5、10.6。
- 4. [了解、难点] 按键去抖 (P186§10.5.1)。通常有软件去抖和硬件去抖两类方法。软件去抖最简单的方法是延时,高级但复杂的做法是基于状态机来实现 (可参见马潮编著的《AVR 单片机嵌入式系统原理与应用实践》(第 3 版) P280§9.2)。硬件去抖通常采用基本 RS 触发器来实现,此外还有 RC 积分电路等方法。[题外话]状态机是离散数学的内容,也没那么复杂。事实上,[实验 41的选作内容"秒表",其最优雅的实现方式就是基于有限状态自动机。

#### 第 12 章 以 MCU 为核心的嵌入式系统的设计与调试

- 1. [了解] 嵌入式系统的一般开发步骤 (P227 § 12. 1. 1): 分析课题要求→确定 方案→软硬件设计→软硬件联调及纠错→绘制印制电路板→焊接形成产品。
- 2. [了解] 典型的以 MCU 为核心的嵌入式系统硬件结构 (P227 图 12-1)。
- 3. [了解]嵌入式应用系统的设计原则 (P228 § 12. 1. 2): ①选择单片机机型; ② 充分利用 MCU 的片内硬件资源,简化系统扩展,提高**可靠性**; ③了解服务对象特性,进行一体化设计,在性能指标上留有余地; ④在满足功能和性能要求的前提下,控制成本,提高性价比; ⑤软件采用模块设计、便于编写、测试、调试、移植及维护; ⑥考虑应用系统的使用环境,采取相应措施,如抗于扰等。
- 4. [识记]嵌入式系统的开发工具 (P228 § 12. 1. 3): PC、编程器和仿真机。主要的单片机仿真调试集成软件包是 Keil μVision。
- 5. [识记]嵌入式系统的开发有两种方法 (P229 § 12. 1. 4): ①PC+模拟仿真软件+

编程器;②PC+在线仿真器+编程器。目前,Proteus 是流行的模拟仿真软件。

6. [了解]嵌入式系统的**抗干扰技术** (P230 § 12. 2)。有硬件抗干扰和软件抗干扰 两类措施。软件抗干扰措施中重点是**看门狗(Watch Dog Timer)技术**。