效

蹰

型

狲

A. 增强驱动

C. 缓解总线冲突

一、选择题(共25分,共25题,每题1分)(答案请填入第一页答案处) 下列不属于冯·诺依曼体系结构定义的计算机硬件组成部分的是( )。 A. 运算器 C. 控制器 B. Cache D. 输入输出设备 计算机的软硬件分层模型中,从低往上层次排列正确的是()。 A. 指令系统、数字逻辑电路、操作系统、MOC管、应用软件 B. 指令系统、MOS 管、数字逻辑电路、操作系统、应用软件 C. MOS 管、数字逻辑电路、指令系统、操作系统、应用软件 D. 数字逻辑电路、MOS 管、操作系统、指令系统、应用软件 处理器执行指令的过程包括①生成程序计数器 PC, ②读取存储器中的指令, ③送出存储器单 元的地址,④存储器地址译码,⑤产生相应的控制信号,⑥指令译码等步骤。正确的指令执行的顺 序是()。 A. 123456 B. 145236 C. (1)(3)(4)(2)(6)(5) D. (1)(3)(2)(4)(5)(6) 4. 下列关于微处理器的描述中,符合哈佛结构特点的是( A. 指令和数据的表述可以不用二进制 B. 指令和数据存储分别使用不同的存储器和独立的总线 C. 采用 Cache 技术改变了存储器访问的串行性特征 D. 采用流水线结构改变指令执行的串行性特征 5. 对于一个3级流水线,当三段的延时为下列()情况时,吞吐量最大。 A. 50ps,80ps,150ps B. 50ps,80ps,160ps C. 60ps,80ps,120ps D. 30ps,80ps,150ps 6. 根据 Flynn 分类法,传统的冯诺依曼计算机属于( )结构。 A. SISD B. SIMD C. MIMD D. MISD 超标量技术可以在一定程度上缓解流水线的( )冲突。 7. A. 控制 B. 结构 C. 数据 D. 以上所有 若完成相同的计算任务,RISC CPU 的执行速度优于 CISC CPU,则很可能是因为 ( )。 A. RISC 所使用的指令数量更少 B. RISC 更易于使用流水线技术 C. 程序在 RISC 上编译后的目标程序较短 D. RISC 功能简单 下列寻址方式中,获取操作数最快的是()。 9. A. 寄存器直接寻址 B. 基址变址寻址 C. 存储器直接寻址 D. 寄存器间接寻址 10. 指令流水线各段之间会放置流水线寄存器,这种寄存器的主要作用是(

泌死

B. 暂存中间结果,实现并行操作

D. 避免流水线冲突

| 11. 下列指标中,与数据通路宽度                        | ぼ关系最小的是 ()。              |                          |
|------------------------------------------|--------------------------|--------------------------|
| A. 数据总线宽度                                | B. 内部寄存器位                | 数                        |
|                                          | D. 运算器位数                 |                          |
| 12. 键盘接入 AMBA 总线时,通                      | 常应连接到()总线                | Ł.                       |
| A. ASB B. APB                            | C. AMB                   | D. AHB                   |
| 13. CPU 完成一次"存储器读"                       | 操作所需的时间称为一个              | • ( )。                   |
| A. 指令周期 B. 总线周                           | 期 C. 时钟周期                | D. 中断周期                  |
| 14. 下列总线中,不属于串行总线                        | 践的是 ( )。                 |                          |
| A. DDR B. USB                            | C. Ethernet              | D. PICE                  |
| 15. 在单主控器系统中,并行总约<br>( )。                | 战的操作周期分为寻址和 <sup>。</sup> | 传数两个阶段,下列描述不正确的是         |
| A. 地址总线一般是单向的,仅能由                        | 1主控设备发出                  |                          |
| B. 数据总线一般是双向的,但在某                        | 一个传数期一般也是单同              | <b>旬的</b>                |
| C. 寻址期除了发送地址信息外,闭                        | 区必须送出读写控制信号              |                          |
| D. 寻址期还可能需要传输仲裁信号                        | 7                        |                          |
| 16. Cache 技术和虚拟存储技术的                     | 的相同点不包括 ( )。             |                          |
| A. 都以访问局部性原理为基础                          |                          |                          |
| C. 采用类似的调度策略                             |                          |                          |
| 17. 设某异步串行通信的帧格式包<br>传输速率为 200 个字符/秒,则接收 |                          | d位、 1 位停止位。 若波特率因子为 32   |
| A. 32KHz B. 51.2KHz                      | <b>C. 64KHz</b>          | D. 70.4KHz               |
| 18. 在主存储器设计过程中,属于                        |                          |                          |
| A. 存储器的读写时钟频率                            | B. 是否使用多体                | 交叉结构                     |
| C. 存储器的容量和数据对齐模式                         | D. 片选译码方式                |                          |
|                                          |                          | 行接口芯片地址范围为 0x0100~0x0103 |
| 可判断该系统中 I/O 采用了( )                       |                          |                          |
| A. 独立编址                                  | B. 统一编址                  |                          |
| C. 全译码编址                                 | D. 部分译码编址                |                          |
| 20. 微处理器系统中,I/O 接口电                      |                          |                          |
| A. 系统地址总线<br>C. 系统数据总线                   | B. 系统控制总线<br>D. 外设       | i                        |
| C. 系统数据总线  21. ARM 等 RISC 微处理器采用         | ,,,,                     | 3. <b>始</b> 左子(  )       |
| A. 减少处理器引脚                               | B. 简化数据通路                |                          |
| C. 减少寄存器数量                               | D. 改善 I/O 性能             |                          |
| 22. 当异常发生时,ARM 微处理                       |                          |                          |
| A. R12 B. R13                            | <b>C. R14</b>            | D. R15                   |
| 23. ARM 微处理器系统中,不能                       |                          |                          |
| A. 0x1FF B. 0xAB                         | C. 0x10C                 | D. 0x104                 |
|                                          |                          |                          |

|          |          | 24.                                | 汉 AKWI 1日气 | SIKKI, [KU,     | #10]: 154(1) H | KU=UXAUUU                                     | UUUU, WIDWII)       | D KU 的阻力(     |  |
|----------|----------|------------------------------------|------------|-----------------|----------------|-----------------------------------------------|---------------------|---------------|--|
| ı        |          | A. 0x                              | A0000000   | B. 0xA0000016   | C. 0xA00       | 000010                                        | D. 不确定              |               |  |
|          |          | 25.                                | ARM 汇编源    | 程序中,关于"G        | PGCON EQU      | x56000060"语                                   | 百的解释不正              | 确的是()         |  |
|          |          | A. EQ                              | U 伪指令定义    | 义了一个标号或符        | 号常量,其值)        | Ы 0х56000060                                  |                     |               |  |
| 座位号      |          | B. EQU 伪指令定义了一个变量, 其初值为 0x56000060 |            |                 |                |                                               |                     |               |  |
|          |          | C. EQ                              | QU 伪指令本与   | 身不占内存           |                |                                               |                     |               |  |
|          | ≋        | D. GF                              | PGCON 本身   | 不占内存            |                |                                               |                     |               |  |
|          |          | 二、共                                | 真空题(每空     | 1分,共20分)        | (答案请集中填        | 入第一页填空                                        | 2题答案处)              |               |  |
| 场教室      | 无        | 1.                                 | 串行性作为科     | 马诺依曼型计算机        | 的本质特点,具        | 、体主要表现在                                       | E①和②_               | 两方面。          |  |
|          |          | 2.                                 | 计算机系统可     | 可以采取多种措施        | 提高并行性,基        | 本思想包括①                                        | )                   | 和③。           |  |
|          |          | 3.                                 | 流水线中的铅     | 每个子过程及其功        | 能部件称为流力        | k线的级(段)。                                      | 级(段)数也称             | 《为①。          |  |
| *        |          | 4.                                 | 微处理器芯片     | <b>宁设计的本质就是</b> | 将抽象的处理器        | <b>器体系结构映</b>                                 | 射到半导体物理             | 里工艺上。在微       |  |
|          | H=K)     | 处理器                                | 器芯片的设计     | 过程中,首先需要        | 确定产品规格书        | 5,其中最重要                                       | 要的步骤就是找             | (定①。          |  |
|          | 副副       | 5.                                 | 在采用微程      | 序结构的处理器         | 中,其控制单         | 元输入和输出                                        | 出之间的关系              | 可被视为一个        |  |
|          |          | 1                                  | ,而采用随      | 机逻辑结构的微处        | 理器则用②          | 来表示控制                                         | 单元输入和输出             | 出之间的关系。       |  |
| 崇        | ŔΠ       | 6.                                 |            | 素一般包含①          |                | <u></u>                                       |                     |               |  |
| 任课教师     |          | 7.                                 |            | <br>统中,若数据压入    |                |                                               |                     | <u> </u>      |  |
| 和        |          | 则这和                                |            | 堆栈。而            |                |                                               |                     |               |  |
|          | ₩<br>:   |                                    |            | <br>栈应采用②       |                | ,,, <b>,,,,</b> ,,,,,,,,,,,,,,,,,,,,,,,,,,,,, |                     | - 11—7H       |  |
|          | :        | 細化土ノ                               |            |                 | _              |                                               |                     |               |  |
|          |          | 8.                                 | 将0xAABBC   | CCDD存入0x80000   | 000开始的内存       | 単元,若采用                                        | 月大端模式,则             | J0x800000002单 |  |
|          | :        | 元存的                                | 放的字节是①     | ·•              |                |                                               |                     |               |  |
| ak       | <i>≦</i> | 9.                                 | 并行同步总统     | 线传输效率高,但        | 存在两个缺点:        | 一是由于存                                         | 在①,                 | 总线长度一般        |  |
| 孙        |          | 较短;                                | 二是接入设      | 备工作速度相差较        | 泛大时,传输速        | 度主要受②_                                        | 限制。                 |               |  |
|          |          | 10.                                | 几乎所有的名     | ARM指令都可以给       | <b>长件执行,若欲</b> | 表达"有符号                                        | <del>}</del> 数大于或等于 | "条件,应在        |  |
|          | ***      | 操作码                                | 冯后使用①      | 条件助             | 记符。            |                                               |                     |               |  |
|          |          | 11.                                | 在ARM微处     | 理系统中,通常昇        | 常的发生时间         | 都具有不确定                                        | 性。但是编程              | 人员也可以人        |  |
| <i>₩</i> |          | 为安                                 | ·排①        | 类型异常,以便在        | E确定时间引发        | 异常处理。                                         |                     |               |  |
| 女        | 華        |                                    |            |                 |                |                                               |                     |               |  |
|          |          |                                    |            |                 |                |                                               |                     |               |  |
|          | :        |                                    |            |                 |                |                                               |                     |               |  |

彩彩

## 三、综合题(共5题,共55分)

得 分

- 1. (8 分)请简述微型计算机系统总线的层次化结构特点,以及由此带来的性能改善?
- 2. (10 分) 机器指令包括操作码和操作数两个部分。简述机器指令中的操作数可能来自于哪些硬件模块?为能够访问这些来自不同模块的操作数,在指令中分别可以使用哪些寻址方式?
- 3. (6分)请简述无条件 I/O 接口和程序查询控制 I/O 接口各自的工作方式特点。
- 4. 某 8 位计算机系统中,地址总线宽度为 16bit。现需要给系统设计一块扩展存储器,要求其占用的地址空间为 0x8000~0xBFFF。
- (1) (3分)该扩展存储器的容量为多少 KB?
- (2) (8 分) 若使用单片容量为 8K\*4 位的 SRAM 芯片来搭建扩展存储器,则共需 4 片(分为 2 组) 这样的 SRAM 芯片(如下图所示)。试解释为什么,并给出各芯片的地址范围。
- (3) (6分)在下图基础上添补连线,完成系统的连接示意图。



………光……※

……~答……题

线

**承** 

₩3

承死

得 分

- 5. 下图为 EES331 嵌入式系统开发板上的 8 段数码管接口电路:
  - 位选端口 GpioOutputB 每一位对应一个数码管,从左至右为 LED1-LED4 数码管,对应位选的低位到高位。
  - 段选端口 GpioOutputA 每一位对应数码管中的每个显示段,从低位到 高位依次对应 a,b,c,d,e,f,g,dp。
  - 数码管引脚 G1、G2 为数码管的公共端。



- (1) 4 个数码管中仅 LED1 被选中进行显示的时候,图中 W1 点为高电平 "1",W2~W4 点为低电平 "0",请问该数码管是共阴结构还是共阳结构的数码管?为什么?(4分)
- (2) 若需在选中的 LED1 上显示字样 "H.",则端口 GpioOutputA 输出的段码应该是多少?(3分)
- (3) 如果希望同时选中上述 4 个数码管(LED1-LED4)进行显示,且显示的内容完全一样,则端口 GpioOutputB 输出的位码应该为多少? (2 分)
- (4) 现希望四个数码管 动态显示"1234",请在下方指定位置给出后续驱动程序缺失的 C 代码,并给出必要注释。(基础的 I/0 端口设置函数、I/0 端口访问函数以及指向设备的指针,设备 ID,通道号等均已预先定义)(4分)

## 库函数功能及相关参数说明

int XGpio\_Initialize(XGpio \* InstancePtr, u16 DeviceId):

功能:初始化 GPIO

参数:InstancePtr:指向设备的指针

DeviceId:设备 id,可在,xparameters.h 中找到

> void XGpio\_SetDataDirection(XGpio \*InstancePtr, unsigned Channel,u32 DirectionMask):

功能:设置 GPIO 为输入/输出

```
参数: InstancePtr: 指向设备的指针
Channel: 通道(1 或 2)
DirectionMask: 标志设备输入输出(0xffffffff 为输入,0x0 为输出)

void XGpio_DiscreteWrite(XGpio* InstancePtr, unsigned Channel, u32 Data):
功能: 读取 GPIO 的值

参数: InstancePtr: 指向设备的指针
Channel: 通道(1 或 2)
Data: 将要写入 InstancePtr 指向寄存器的值

vu32 XGpio_DiscreteRead(XGpio* InstancePtr, unsigned Channel):
功能: 读取 InstancePtr 指向的寄存器的值,返回读取的数值

参数: InstancePtr: 指向设备的指针
Channel: 通道(1 或 2)
```

```
#include"xparameters.h"
#include"xgpio.h"
#include"xil_cache.h"
#define GPIO_SEG_W_DEVICE_ID 1
#define GPIO_SEG_D_DEVICE_ID 0
#define SEG_CHANNEL 1
XGpio GpioOutputB;
XGpio GpioOutputA;
void main()
 int status;
 int w_val;
 int d_val;
 int data;
 w_val = 0x01;
 data = 0x01;
 status = XGpio_Initialize(&GpioOutputB, GPIO_SEG_W_DEVICE_ID);
 if (status != XST_SUCCESS)
     return XST_FAILURE;
```

```
XGpio_SetDataDirection(&GpioOutputB, SEG_CHANNEL, 0x0);
         status = XGpio_Initialize(&GpioOutputA, GPIO_SEG_D_DEVICE_ID);
         if (status != XST_SUCCESS)
              return XST_FAILURE;
         XGpio_SetDataDirection(&GpioOutputA, SEG_CHANNEL, 0x0);
         while(1)
              XGpio_DiscreteWrite(&GpioOutputB, SEG_CHANNEL, w_val);
              w_val = w_val << 1;
              if (w_val > 1)
                  \mathbf{w}_{\mathbf{val}} = \mathbf{Q}_{\mathbf{val}}
              switch (data)
              case 0:
                  d_val = 0x3f;
                  break;
              case 1:
                  d_val = 0x06;
                  break;
              case 2:
                  d val = 0x5b;
                  break:
              case 3:
                  d_val = 0x4f;
                  break;
              case 4:
                  d_val = 0x66;
                  break;
                  d_val = 0x6d;
                  break;
              case 6:
                  d val = 0x7d;
缈
                  break;
              case 7:
                  d_val = 0x07;
                  break;
              case 8:
                  d_val = 0x7f;
                  break;
              case 9:
                  d_val = 0x6f;
                  break;
              default:
                  d_val = 0x00;
                  break;
              XGpio_DiscreteWrite(&GpioOutputA, SEG_CHANNEL, d_val);
              data += 1;
              if (data > 3
                  data = 4 ____;
         } }
徙
```