# Progetto finale di Reti Logiche Flavio La Manna – Matricola n. 910293 Anno Accademico 2020/2021

# **Indice**

| 1 | Introdu        | zione                            | •          |        | •         | •    | •   | • | • | • | 2  |
|---|----------------|----------------------------------|------------|--------|-----------|------|-----|---|---|---|----|
|   | 1.1            | Scopo del                        | progetto   | ) .    |           |      |     |   |   |   | 2  |
|   | 1.2            | Specifiche                       | general    | i .    |           |      |     |   |   |   | 3  |
|   | 1.3            | Dati e des                       | crizione   | della  | memoria   |      |     |   |   |   | 4  |
|   | 1.4            | Note ulteriori sulla specifica . |            |        |           |      |     |   |   | 4 |    |
|   | 1.5            | Interfaccia                      | a del cor  | npon   | ente      |      |     |   |   |   | 5  |
| 2 | <b>Archite</b> | ttura                            |            | •      |           | •    |     |   |   |   | 6  |
|   | 2.1            | Datapath                         |            |        |           |      |     |   |   |   | 6  |
|   | 2.2            | Macchina                         | a stati fi | niti   |           |      |     |   |   |   | 8  |
|   | 2.3            | Scelte pro                       | gettuali   |        |           |      |     |   |   |   | 10 |
| 3 | Risulta        | ti sperir                        | nental     | i .    |           |      |     | • |   | • | 10 |
| 4 | Simula         | zioni                            |            | •      | •         |      |     |   |   |   | 11 |
|   | 4.1            | Cinque im                        | magini c   | onse   | cutive 12 | 8x12 | 8 . |   |   |   | 11 |
|   | 4.2            | Immagine                         | con zer    | o pixe | el .      |      |     |   |   |   | 11 |
|   | 4.3            | Immagine                         | 1x1        |        |           |      |     |   |   |   | 12 |
|   | 4.4            | Immagine                         | con pixe   | el tut | ti uguali |      |     |   |   |   | 12 |
|   | 4.5            | Immagini                         | consecu    | tive   |           |      |     |   |   |   | 13 |
|   | 4.6            | Reset asin                       | crono      |        |           |      |     | • | • | • | 13 |
| 5 | Conclus        | ione                             |            |        |           |      |     |   |   |   | 1/ |

#### 1 Introduzione

#### 1.1 Scopo del progetto

Il contrasto di un'immagine è la differenza (o il rapporto) tra il pixel con valore più alto e il pixel con valore più basso (tra il punto più luminoso e il punto più scuro). Se si aumenta il contrasto, i valori più luminosi tendono al valore massimo mentre i valori più scuri tendono al valore minimo. Un'immagine si dice "contrastata" se esiste una netta differenza tra toni luminosi e scuri con la scarsa presenza di toni intermedi. Un'immagine poco contrastata è detta "morbida" perché mancano i neri. Un'immagine "troppo contrastata" ha toni chiari che tendono al bianco e toni scuri che tendono al nero.

Se per esempio il cielo è nuvoloso, aumentare il contrasto serve a diminuire i grigi ed esaltare le zone di luce e ombra. Se invece il cielo è molto soleggiato, diminuire il contrasto serve a diminuire la luce accesa e le ombre nette.

Lo scopo del progetto è implementare una versione semplificata del metodo di equalizzazione dell'istogramma di un'immagine. Questo metodo incrementa il contrasto delle immagini ridistribuendo i valori di intensità dei pixel sull'intero intervallo di intensità. È pensato soprattutto per le immagini con valori di intensità molto vicini in quanto i valori più frequenti possono essere "spalmati" lungo tutto l'intervallo.



Immagine morbida.



Immagine contrastata.



Immagine troppo contrastata.

#### 1.2 Specifiche generali

L'algoritmo da sviluppare è una versione semplificata del metodo di equalizzazione. L'algoritmo è applicato ad immagini 128x128 pixel con un intervallo di valori [0-255]. Ogni valore è memorizzato in memoria su 8 bit.

L'idea è trovare massimo e minimo valore dei pixel (MAX\_PIXEL\_VALUE e MIN\_PIXEL\_VALUE). Conoscendo la differenza (DELTA\_VALUE) fra i due valori, si calcola un numero (chiamato SHIFT\_LEVEL) attraverso una formula (semplificata rispetto al metodo di equalizzazione reale). Successivamente per ogni pixel si sottrae MIN\_PIXEL\_VALUE trovato in precedenza e si applica al risultato uno scorrimento a sinistra, chiamato anche "shift left". Lo shift (indicato con il simbolo '<<') è fatto per un numero di bit pari a SHIFT\_LEVEL ed equivale a moltiplicare il numero per 2^(SHIFT\_LEVEL). Si ottengono così i valori dei pixel corrispondenti dell'immagine equalizzata (se qualcuno dovesse essere maggiore di 255, verrebbe posto a 255).

Esempio: immagine 4x4 pixel

| 10  | 23  | 103 | 57  |
|-----|-----|-----|-----|
| 26  | 139 | 204 | 42  |
| 47  | 3   | 29  | 175 |
| 189 | 123 | 66  | 133 |

DELTA VALUE = MAX PIXEL VALUE - MIN PIXEL VALUE = 204 - 3 = 201

SHIFT LEVEL = (8 - FLOOR (LOG2 (DELTA VALUE + 1) = 1)

Per ogni pixel:

TEMP PIXEL = (CURRENT\_PIXEL\_VALUE - MIN\_PIXEL\_VALUE) << SHIFT\_LEVEL

Il pixel corrispondente dell'immagine equalizzata è:

NEW PIXEL VALUE = MIN (255, TEMP PIXEL)

Ad esempio, considerando il pixel con valore 189:

CURRENT PIXEL VALUE – MIN PIXEL VALUE = 189 – 3 = 186, in binario: 10111010

TEMP PIXEL = 186 << 1 = 372, in binario: 101110100

 $NEW_{PIXEL_{VALUE}} = MIN(255, 372) = 255$ 

e il ragionamento andrà ripetuto per tutti gli altri pixel.

#### 1.3 Dati e descrizione della memoria

L'immagine è memorizzata in una memoria RAM con indirizzamento al byte. Ogni dato è rappresentato su 8 bit.

Le dimensioni dell'immagine sono definite da due byte memorizzati all'indirizzo 0 (numero di colonne) e all'indirizzo 1 (numero di righe). La dimensione massima di un'immagine è quindi 128x128 pixel.

I valori dei pixel dell'immagine sono memorizzati in byte a partire dall'indirizzo 2 e in quelli successivi. Il byte memorizzato all'indirizzo 2 indica il valore del primo pixel nella prima riga dell'immagine e così via.

I valori dei pixel dell'immagine equalizzata dovranno essere memorizzati negli indirizzi immediatamente successivi a quelli dell'immagine originale: il primo indirizzo utile è: 2 + (num. colonne \* num. righe).

| _      |      |           |       | 2 2 |
|--------|------|-----------|-------|-----|
| FCAM   | nıo: | imma      | aine  | ノマノ |
| LOCITI | pio. | IIIIIIIII | giric | ~~~ |

| Indirizzo | Valore |                                                        |
|-----------|--------|--------------------------------------------------------|
| 0         | 2      | Numero righe                                           |
| 1         | 2      | Numero colonne                                         |
| 2         | 46     | Primo pixel nella prima riga                           |
| 3         | 131    |                                                        |
| 4         | 62     |                                                        |
| 5         | 89     |                                                        |
| 6         | 0      | Primo pixel nella prima riga dell'immagine equalizzata |
| 7         | 255    |                                                        |
| 8         | 64     |                                                        |
| 9         | 172    |                                                        |

## 1.4 Note ulteriori sulla specifica

Il modulo da sviluppare deve poter codificare più immagini sapendo che la nuova immagine è scritta in memoria solo dopo che la precedente è stata equalizzata.

Inizialmente tutto il circuito è resettato tramite un apposito segnale di RESET esterno. Fin quando il segnale di START è basso, il modulo non deve svolgere nulla. Quando il segnale di START è alzato dall'esterno, il circuito inizia la sua elaborazione leggendo l'immagine e scrivendo l'immagine equalizzata in memoria. Fin quando il circuito elabora, il segnale di START è sempre alto. Quando il modulo termina ovvero scrive in memoria l'ultimo pixel dell'immagine equalizzata, deve sollevare il segnale DONE. Successivamente il segnale START è abbassato dall'esterno. Se il segnale START è basso, il modulo deve abbassare anche il segnale DONE. A questo punto il segnale START potrebbe essere alzato dall'esterno per far svolgere al circuito l'equalizzazione di un'altra immagine.

#### 1.5 Interfaccia del componente

Il componente da descrivere deve avere la seguente interfaccia:

#### In particolare:

- i\_clk è il segnale di CLOCK in ingresso generato dal test bench;
- i\_rst è il segnale di RESET in ingresso che inizializza la macchina per ricevere il primo segnale di START;
- i\_start è il segnale di START in ingresso generato dal test bench;
- i\_data è il segnale in ingresso che indica il valore letto dalla memoria;
- o\_address è il segnale in uscita che indica l'indirizzo della memoria da scrivere o leggere;
- o done è il segnale in uscita che comunica la fine dell'elaborazione;
- o\_en è il segnale di ENABLE in uscita da mandare alla memoria per poter leggere o scrivere;
- o\_we è il segnale di WRITE ENABLE in uscita da mandare alla memoria per scrivere (o\_we = 1). Invece per leggere dalla memoria deve essere posto a 0;
- o data è il segnale in uscita che indica il valore da scrivere in memoria;

# 2 Architettura

Il modulo è stato implementato definendo una macchina a stati finiti con datapath che verranno illustrati qui di seguito.

# 2.1 Datapath



Il datapath può essere concettualmente diviso in quattro aree:

- 1. I registri R1 e R2 ricevono dalla memoria le dimensioni dell'immagine e, tramite un moltiplicatore, si calcola il numero di pixel che viene registrato in R3 e R4. Il registro R3 serve a contare il numero di pixel rimanenti da leggere in memoria: quando arriva a zero, viene alzato il segnale o\_end (che servirà alla macchina a stati finiti per passare ad un altro stato). Il registro R4 conserva l'informazione riguardo il numero di pixel dell'immagine. Quando R3 raggiunge zero, tramite il multiplexer, viene salvato in R3 il valore di R4 per poter rileggere tutti i pixel una seconda volta.
- 2. I registri R5 e R6 sono inizializzati a 255 e 0, tramite il multiplexer. I pixel dell'immagine che vengono letti consecutivamente, sono salvati nei registri Rmin e Rmax. Un modulo apposito confronta il contenuto di Rmin con quello di R5 e il contenuto di Rmax con quello di R6; nel primo caso porta in uscita il minore mentre nel secondo caso porta in uscita il maggiore. Così facendo in R5 è salvato il pixel minimo mentre in R6 il pixel massimo. Tramite un sottrattore, si calcola la differenza tra i due valori e attraverso un altro modulo, si ottiene lo SHIFT\_LEVEL che viene salvato nel registro Rshift.

Visto che (8 – FLOOR (LOG2 (DELTA\_VALUE + 1) è sempre un numero intero, il calcolo di SHIFT\_LEVEL può essere fatto a soglie conoscendo DELTA\_VALUE ovvero la differenza tra pixel massimo e minimo:

| DELTA_VALUE | SHIFT_LEVEL |  |  |
|-------------|-------------|--|--|
| 0           | 8           |  |  |
| 1-2         | 7           |  |  |
| [3;6]       | 6           |  |  |
| [7;14]      | 5           |  |  |
| [15;30]     | 4           |  |  |
| [31;62]     | 3           |  |  |
| [63;126]    | 2           |  |  |
| [127;254]   | 1           |  |  |
| 255         | 0           |  |  |
|             |             |  |  |

3. Una volta letti tutti i pixel, trovato il massimo e il minimo e calcolato lo SHIFT\_LEVEL, si rileggono tutti i pixel per calcolare i corrispondenti dell'immagine equalizzata. I pixel letti consecutivamente sono salvati nel registro Rd. Tramite un sottrattore, si calcola la differenza tra il pixel letto e il pixel minimo (salvato nel registro R5). Al risultato viene applicato lo "shift left" per un numero pari a SHIFT\_LEVEL (salvato nel registro Rshift). Successivamente un modulo confronta il valore ottenuto con 255 e porta in uscita il minore cioè il segnale o\_data (il valore del pixel dell'immagine equalizzata da scrivere in memoria).

4. Il registro R7 è inizializzato a 2 tramite un multiplexer ed il suo valore è incrementato di 1 tramite un sommatore. Il registro è utilizzato per calcolare il segnale o\_address, ovvero l'indirizzo di memoria dove scrivere il segnale o\_data. È inizializzato a 2 perché è sempre l'indirizzo di memoria del primo pixel da leggere ed è incrementato per leggere tutti gli altri pixel negli indirizzi consecutivi.

#### 2.2 Macchina a stati finiti

La macchina a stati finiti è stata implementata come una macchina di Moore (le uscite dipendono solo dallo stato corrente).

I segnali da controllare sono: i segnali di load di ogni registro (se è alto allora il registro salva il valore in ingresso), i quattro segnali che controllano i multiplexer e i segnali o\_address, o\_en, o\_we e o\_done prima specificati.

Tutti i segnali hanno come valore di default zero; se in uno stato un segnale non è specificato, allora è sottointeso che assuma il valore di default.



L'automa possiede 14 stati:

S0: Stato iniziale raggiunto, sincronicamente o asincronicamente, quando il segnale i\_rst è alto. Si rimane in questo stato fin quando il segnale i\_start non è alzato dall'esterno.

W: Si richiede di leggere il primo indirizzo di memoria.

S1: Il valore letto dal primo indirizzo di memoria è salvato nel registro R1.

S2: Si richiede di leggere il secondo indirizzo di memoria.

W2: Il valore letto dal secondo indirizzo di memoria è salvato nel registro R2.

S3: I registri R3, R4, R5, R6 e R7 sono inizializzati come descritto nel datapath. Se il prodotto delle dimensioni dell'immagine è zero, ovvero l'immagine non possiede pixel, lo stato successivo è S9.

S4: Si richiede di leggere il successivo indirizzo di memoria, il valore nel registro R3 è decrementato di un'unità e il valore nel registro R7 è incrementato di un'unità. L'indirizzo di memoria da leggere (o\_address) è dato dal valore in uscita dal registro R7.

W3: Il valore letto dall'indirizzo di memoria è salvato nei registri Rmin e Rmax.

S5: Se il valore nel registro Rmin è minore di quello nel registro R5, allora è salvato nel registro R5. Se il valore nel registro Rmax è maggiore di quello nel registro R6, allora è salvato nel registro R6. Se il segnale o\_end = 1, ovvero non rimangono altri pixel da leggere, lo stato successivo è S6, altrimenti è S4.

S6: Conoscendo pixel massimo e minimo, lo SHIFT\_LEVEL è calcolato come descritto nel datapath e salvato nel registro Rshift. I registri R3 e R7 sono reinizializzati.

S7: Si richiede di leggere il successivo indirizzo di memoria, il valore nel registro R3 è decrementato di un'unità e il valore nel registro R7 è incrementato di un'unità. L'indirizzo di memoria da leggere è dato dal valore in uscita dal registro R7.

W4: Il valore letto dall'indirizzo di memoria è salvato nel registro Rd.

S8: Conoscendo il pixel minimo e lo SHIFT\_LEVEL, o\_data è calcolato come descritto nel datapath e scritto all'indirizzo di memoria del segnale o\_address. Questo segnale è calcolato conoscendo il valore in uscita dal registro R7 (decrementato di un'unità perché era stato incrementato nello stato S7) e il numero di pixel dell'immagine (salvato nel registro R4): sapendo che il pixel è stato letto all'indirizzo di memoria x e che ci sono y pixel, il pixel corrispondente dell'immagine equalizzata deve essere scritto all'indirizzo di memoria x + y. Se il segnale o\_end = 1, ovvero non rimangono altri pixel da leggere, lo stato successivo è S9, altrimenti è S7.

S9: Il segnale o\_done è portato a 1 per segnalare il termine della computazione. Si rimane in questo stato fin quando il segnale i\_start non è abbassato dall'esterno come da specifica.

#### 2.3 Scelte progettuali

Si è scelto di implementare il prodotto tramite l'operatore \* messo a disposizione dal linguaggio VHDL per i seguenti motivi: semplicità e chiarezza del codice, inoltre essendo entrambi i termini valori a 8 bit (quindi al massimo 255) non c'è rischio di avere una critica diminuzione delle prestazioni. Ovviamente per un caso più complesso sarebbe occorsa una scelta differente e più scalabile.

# 3 Risultati sperimentali

Attraverso i report di sintesi forniti da Vivado: "Utilization – Synth Design" e "synthesis\_report", si riportano le seguenti informazioni ritenute più significative:

• Sono state utilizzate 264 LUT (0.2% del totale disponibili) e 104 FF (0.04% del totale disponibili). Sono assenti latch.



- Lo "slack", ovvero il tempo durante il quale tutti i segnali rimangono stabili in attesa del prossimo fronte di salita del clock è: 91.516ns.
  - Il "datapath delay", ovvero il tempo necessario affinché tutte le porte logiche commutino al fronte di salita del clock è: 8.333ns.
  - Visto che lo "slack" è maggiore del "datapath delay" il circuito potrebbe lavorare ad una frequenza di clock maggiore evitando tempi di attesa inutili.
  - La frequenza di clock massima è: 0.12ns (1/(datapath delay)).

```
Timing Report
Slack (MET) :
                          91.516ns (required time - arrival time)
                          o_r2_reg[3]/C
  Source:
                            (rissing edge-triggered cell FDCE clocked by clock {rise@0.000ns fall@50.000ns period=100.000ns})
                            (rising edge-triggered cell FDCE clocked by clock {rise@0.000ns fall@50.000ns period=100.000ns})
  Path Group:
                          clock
  Path Type:
                          Setup (Max at Slow Process Corner)
  Requirement:
                          100.000ns (clock rise@100.000ns - clock rise@0.000ns)
                          8.333ns (logic 3.333ns (39.998%) route 5.000ns (60.002%))
  Data Path Delay:
                          10 (CARRY4=4 LUT4=2 LUT5=1 LUT6=3)
  Clock Path Skew:
                          -0.145ns (DCD - SCD + CPR)
   Destination Clock Delay (DCD):
                                     2.100ns = ( 102.100 - 100.000 )
    Source Clock Delay
                                     0.178ns
   Clock Pessimism Removal (CPR):
                         0.035ns ((TSJ^2 + TIJ^2)^1/2 + DJ) / 2 + PE
  Clock Uncertainty:
    Total System Jitter
                           (TSJ):
                                     0.071ns
                            (TIJ):
    Total Input Jitter
                                     0.000ns
    Discrete Jitter
                             (DJ):
                                     0.000ns
    Phase Error
                             (PE):
                                     0.000ns
```

#### 4 Simulazioni

Per verificare il funzionamento corretto del componente, sono stati definiti dei test bench che coprissero il maggior numero di casi possibili. Qui di seguito sono descritti quelli più significativi.

## 4.1 Cinque immagini consecutive 128x128

Tramite un generatore di test bench fornito dal docente si è potuto controllare la correttezza dell'algoritmo su immagini di massima dimensione e consecutive tra loro. In questo test bench sono state fornite cinque immagini 128x128.



## 4.2 Immagine con zero pixel

Se il prodotto delle dimensioni dell'immagine è nullo ovvero l'immagine non ha pixel, l'automa non deve scrivere niente in memoria. Il test bench verifica che la macchina si sposti direttamente allo stato S9 dopo aver trovato che il prodotto delle dimensioni vale zero.



#### 4.3 Immagine 1x1

Se l'immagine possiede un solo pixel, valore massimo e minimo sono uguali e quindi SHIFT\_LEVEL vale 8. Indipendentemente però dal suo valore, il pixel dell'immagine equalizzata vale zero. Il test bench verifica che la macchina non torni nello stato S4 e S7 una seconda volta e che scriva in memoria il valore zero.



#### 4.4 Immagine con pixel tutti uguali

Se l'immagine possiede pixel uguali, valore massimo e minimo sono uguali e quindi SHIFT\_LEVEL vale 8. Indipendentemente però dal suo valore, tutti i pixel dell'immagine equalizzata valgono zero. Il test bench verifica che la macchina scriva solo valori pari a zero in memoria.



# 4.5 Immagini consecutive

Il test bench verifica che il componente sia capace di equalizzare più immagini consecutive come assegnato da specifica. Nel test sono presenti cinque immagini, ma ovviamente il funzionamento rimane invariato anche in presenza di un diverso numero di immagini.



#### 4.6 Reset asincrono

Il test bench verifica che il componente, ricevuto il segnale i\_rst alto, torni allo stato iniziale S0 e reinizializzi tutti i registri.



#### 5 Conclusione

Tutti i test sono stati verificati sia in Behavioral Simulation che in Post-Synthesis Functional Simulation e non emergono errori.

Il progetto è stato molto interessante da sviluppare sia per quanto riguarda l'aspetto pratico che teorico. Dal punto di vista pratico ha permesso di conoscere, imparare e approfondire un nuovo linguaggio di programmazione (vhdl) e il software Vivado (ovviamente in una parte delle sue possibili funzionalità). Dal punto di vista teorico è stata una sfida molto stimolante creare un datapath e un automa a stati finiti che interagissero tra di loro in modo da rispettare la specifica assegnata e svolgere una determinata funzione. In particolare, la suddivisione in datapath e macchina a stati finiti ha reso molto agevole scrivere il codice che non ha necessitato di troppo debugging. Si è potuto applicare sotto un altro punto di vista ciò che è stato studiato nel corso di Reti Logiche e verificare il funzionamento di segnali visti solo teoricamente. Anche se in maniera semplificata, è stato interessante capire cosa fosse il contrasto di un'immagine e quale algoritmo ci fosse dietro. Infine, la scrittura di guesta relazione è stata la prima occasione per confrontarsi con la descrizione formale di una specifica, con la sua idea risolutiva, e per adeguarsi all'utilizzo di un linguaggio tecnico e scientifico. La relazione è stata scritta nel tentativo di essere precisa e chiara in tutte le sue sezioni, cercando anche di essere comprensibile per coloro che non avessero mai seguito un corso di Reti Logiche.