



# 数电实验八: VGA接口控制器实现

课程名称: 数字逻辑与计算机组成实验

姓名: 小文博

学号: 201830210

班级: 数电一班

邮箱: \_\_\_\_201830210@smail.nju.edu.cn\_\_

实验时间: 2022.5.11 - 2022.5.19

# 一、实验目的

- 1. 学习 VGA 接口原理;
- 2. 学习 VGA 接口控制器的设计方法;

# 二、实验环境

设计\编译环境: Quartus (Quartus Prime 17.1) Lite Edition

开发平台: DE10-Standard

FPGA 芯片: Cyclone II 5CSXFC6D6

VGA 显示器

# 三、实验原理

## 1. VGA 接口及其工作原理

VGA(Video Graphics Array)接口,即视频图形阵列。VGA 接口最初是用于连接 CRT 显示器的接口,CRT 显示器因为设计制造上的原因,只能接受模拟信号输入,这就需要显卡能输出模拟信号。

我们使用的 VGA 显示器的分辨率是 640 × 480 的,因此如果要想屏幕看起来不闪烁需要刷新频率大于 24,需要将 VGA 频率改为 25MHZ 的,这是通过一个分频模块实现的,如下所示:

表 8-1: 通用时钟生成代码

```
i module clkgen(
       input clkin,
       input rst,
       input clken,
       output reg clkout
      parameter clk freg=1000;
      parameter countlimit=50000000/2/clk freq; //自动计算计数次数
     reg[31:0] clkcount;
10
     always @ (posedge clkin)
11
       if(rst)
12
13
        begin
           clkcount=0;
14
           clkout=1'b0;
15
16
       else
18
      begin
       if(clken)
19
           begin
20
               clkcount=clkcount+1;
               if(clkcount>=countlimit)
                begin
                   clkcount=32'd0;
                    clkout=~clkout;
                end
               else
                    clkout=clkout;
            end
         else
           begin
31
                clkcount=clkcount;
                clkout=clkout;
34
           end
        end
35
  endmodule
```

此时传入参数 2500 0000 就得到了 25MHZ 的同步时钟, 通过计算得知: 在 25MHZ 的时钟周期下总时长为 16.8 毫秒, 所以对应大概约每秒 60 帧大于 24 帧, 人眼感受不到。

每一帧的图像都是从屏幕的左上方开始一行一行进行的,并且行同步信号是一个负脉冲,当其有效的时候,RGB端就会送出当前行显示的各像素点的 RGB 电压值,每一帧结束后都会由帧同步信号送出一个负脉冲,重新从屏幕的左上方开始进行扫描。

从实验手册中我们了解到 RGB 端并不是所有时间都在传送像素信息,会因为电子束从一行尾到下一行头需要时间而出现行消隐时间,

这时 RGB 送出的电压值为 0(黑色)。并且行消隐时间以像素为单位。有效显示一行需要 800 个像素点的时间, 其中每行显示 640 个像素点, 其中行消隐时间为 160 个像素点。有效显示一帧图像需要 525 行时间, 一帧的消隐时间为 40 行。

对于手册中给出的的 VGA 控制信号模块:

```
表 8-2: VGA 参考代码
i module vga ctrl(
                             //25MHz 时钟
      input
                    pclk,
                              // 置位
      input
                    reset,
      input [23:0]
                   vga_data, //上层模块提供的VGA颜色数据
                             //提供给上层模块的当前扫描像素点坐标
      output [9:0]
                    h addr,
     output [9:0]
                    v_addr,
     output
                    hsync,
                             // 行同步和列同步信号
     output
                    vsync,
                             //消隐信号
     output
                    valid,
      output [7:0]
                    vga r,
                             //红绿蓝颜色信号
10
11
      output [7:0] vga g,
      output [7:0]
                    vga_b
      );
14
     //640x480分辨率下的VGA参数设置
15
     parameter h_frontporch = 96;
16
                h active = 144;
17
     parameter
     parameter
                h backporch = 784;
     parameter
                h total = 800;
     parameter
                v_frontporch = 2;
     parameter
                v active = 35;
                v_backporch = 515;
     parameter
     parameter
                v_total = 525;
24
25
     // 像素计数值
26
     reg [9:0]
                x_cnt;
27
     reg [9:0]
                 y_cnt;
     wire
                 h_valid;
                 v_valid;
     wire
31
     always @(posedge reset or posedge pclk) //行像素计数
       if (reset == 1'b1)
```

我们需要在顶层模块里面传入该模块需要的参数, 然后利用其

中的行和列的扫描坐标, 在顶层文件里面修改传入的 vga\_data, 然后在该模块里面用改变的 vga\_data 来改变相应的 vga\_r、vga\_g 以及 vga b, 从而实现对屏幕颜色的改变。

# 四、实验过程

### 1. 设计思路

本次实验我们需要分多个模块来实现,每个模块对应不同的功能, 最后通过顶层模块实现对他们的调用。

首先我们需要设计一个顶层实体,该实体里面的参数是 VGA 接口需要的参数如下:



图 8-4: DE10-Standard 的 VGA 连接示意图

然后用实验手册给出的上的 clkgen 模块,实例化出来一个 25MHZ 的同步时钟,再用这个 25MHZ 的同步时钟去实例化实验手册中的另一个模块 VGA\_CTRL,并且根据手册中的 VGA 参考代码模块实例化出来的提供给上层用的像素点的坐标来进行对整个屏幕的颜色控制。下面依次介绍各功能的实现。

## 2. 设计代码

## 顶层模块 lab8.v:

正如设计思路中所述的,用扫描的行坐标来进行对整个屏幕的划分,先后调用 vgaclks、roms 和 vga\_ctrl 三个模块,将开发板 VGA 所需要的接口放在顶层模块的引脚上。

## 存储器模块 roms.v:

按照实验手册的要求我们需要实现一个存储器用来存储一张 静态图片的信息,这里用到的图片以.mif(存储器内存)格式保存, 一张来自于课程网站的范例,另一张是通过图片软件将自己的某 张.bmp 格式图片转化后的.mif 文件。

姓名: 孙文博

## 时钟模块 clkgen.v:

```
⊟module clkgen(
| input clkin,
input rst,
 1
2
3
4
5
6
7
8
9
                input clken,
output reg clkout
          parameter clk_freq=1000;
parameter countlimit=50000000/2/clk_freq; // 自动计算计数次数
reg[31:0] clkcount;
always @ (posedge clkin)
if(rst)
11
12
13
                    begin
clkcount=0;
clkout=1'b0;
       П
14
15
16
17
                end
else
begin
if(clken)
18
19
20
21
22
23
24
25
27
28
29
31
33
34
35
36
                       begin
clkcount=clkcount+1;
if(clkcount>=countlimit)
                    clkcount=32'd0;
clkout=~clkout;
                     end
else
                       clkout=clkout;
                       end
                       begin
                             clkcount=clkcount;
                             clkout=clkout;
         Lend
          endmodu1e
```

# 控制模块 vgactrl.v:

姓名: 孙文博

## 接着将我们的四个模块编译运行,进行引脚分配,烧录到开发板上:





## 3. 仿真模型检测

本次实验的仿真模型较为复杂(需要调用多个模块)且并无实际意义(无法检测是否能在显示器上显示),因此仿真检测环节无需耽误时间。接下来直接上板调试并 debug,等待验收!

# 五、实验结果

### 1. 思考题

本次实验暂无思考题。

### 2. 上板验收

使用开发板通过 VGA 接口连接到显示器上,实现了自己单独的照片的显示(偏搞笑风格的一张图片):



# 六、总结与反思

本次实验的时间其实挺紧的(键盘后两周),加上期中考试和其他实验,所以做的过程中常常因为着急而犯错,好在和另一位同学互帮互助修复了过程中的许多 bug,以及反复研读手册理解 VGA 原理之

姓名: 孙文博 学号: 201830210

后,实验还算顺利的完成了,最后图片出现在屏幕上的那一刻真的 excited!(上板的前两天一直对着黑屏 debug 的痛苦太深了)接下来 的实验中我们将把前两次实验合并,实现键盘的交互和屏幕的显示,希望可以顺利完成吧!