

# Hochschule für Angewandte Wissenschaften Hamburg Hamburg University of Applied Sciences

# Digitaltechnik

Praktikum 1

Robert Palm Florian Heuer

## **Inhaltsverzeichnis**

| Vorwort                               | 3 |
|---------------------------------------|---|
| 1. Paritätsbitgenerator               | 3 |
| 1.1 Warheitstabellen                  | 3 |
| 1.1.1 2 Bit-Eingänge                  | 3 |
| 1.1.1 4 Bit-Eingänge                  | 4 |
| 1.2 Bool'sche Algebra                 | 4 |
| 1.2.1 DNF                             | 4 |
| 1.2.2 Antivalenzdarstellung           | 4 |
| 1.3 Umsetzung in VHDL                 | 4 |
| 1.4 Simulationsergebnis               | 4 |
| 1.5 Aufbau mit TTL-Gattern            | 4 |
| 2. Paritätschecker                    | 4 |
| 2.1 Umsetzung in VHDL                 | 4 |
| 2.2 Simulationsergebnis               | 4 |
| Kombination von Generator und Checker | 4 |
| 3.1 Umsetzung in VHDL                 | 4 |
| 2.2 Simulationsergebnis               | 4 |
| 4. Anhang                             | 4 |

### **Vorwort**

In der folgenden Dokumentation werden die Ergebnisse aus dem 1. Praktikum in Digitaltechnik unter Leitung von Prof. Dr. Schwarz zusammen getragen. Die genaue Aufgabenstellung ist dem Aufgabenblatt im Anhang zu entnehmen.

# 1. Paritätsbitgenerator

#### 1.1 Warheitstabellen

#### 1.1.1 2 Bit-Eingänge

| Dezimal | A | В | P_ODD(AB) |
|---------|---|---|-----------|
| 0       | 0 | 0 | 0         |
| 1       | 0 | 1 | 1         |
| 2       | 1 | 0 | 1         |
| 3       | 1 | 1 | 0         |

| Dezimal | С | D | P_ODD(CD) |
|---------|---|---|-----------|
| 0       | 0 | 0 | 0         |
| 1       | 0 | 1 | 1         |
| 2       | 1 | 0 | 1         |
| 3       | 1 | 1 | 0         |

| Dezimal | P_ODD(AB) | P_ODD(CD) | P_ODD |
|---------|-----------|-----------|-------|
| 0       | 0         | 0         | 0     |
| 1       | 0         | 1         | 1     |
| 2       | 1         | 0         | 1     |
| 3       | 1         | 1         | 0     |

#### 1.1.1 4 Bit-Eingänge

| Dezimal | А | В | С | D | P_ODD |
|---------|---|---|---|---|-------|
| 0       | 0 | 0 | 0 | 0 | 0     |
| 1       | 0 | 0 | 0 | 1 | 1     |
| 2       | 0 | 0 | 1 | 0 | 1     |
| 3       | 0 | 0 | 1 | 1 | 0     |
| 4       | 0 | 1 | 0 | 0 | 1     |
| 6       | 0 | 1 | 1 | 0 | 0     |
| 7       | 0 | 1 | 1 | 1 | 1     |
| 8       | 1 | 0 | 0 | 0 | 1     |
| 9       | 1 | 0 | 0 | 1 | 0     |
| 10      | 1 | 0 | 1 | 0 | 0     |
| 11      | 1 | 0 | 1 | 1 | 1     |
| 12      | 1 | 1 | 0 | 0 | 0     |
| 13      | 1 | 1 | 0 | 1 | 1     |
| 14      | 1 | 1 | 1 | 0 | 1     |
| 15      | 1 | 1 | 1 | 1 | 0     |

### 1.2 Bool'sche Algebra

#### 1.2.1 DNF

$$\begin{array}{l} (\neg A \wedge \neg B \wedge \neg C \wedge D)_1 \vee (\neg A \wedge \neg B \wedge C \wedge \neg D)_2 \vee (\neg A \wedge B \wedge \neg C \wedge \neg D)_4 \vee (\neg A \wedge B \wedge C \wedge D)_7 \\ (A \wedge \neg B \wedge \neg C \wedge \neg D)_8 \vee (A \wedge \neg B \wedge C \wedge D)_{11} \vee (A \wedge B \wedge \neg C \wedge D)_{13} \vee (A \wedge B \wedge C \wedge \neg D)_{14} \end{array}$$

#### 1.2.2 Antivalenzdarstellung

A B C D

## 1.3 Umsetzung in VHDL

Der VHDL und do-File Code ist im Anhang zu finden. ( siehe Seite 7 )

## 1.4 Funktionsblockdiagramm

Das Funktionsblogdiagramm ist im Anhang zu finden. ( siehe Seite 6 )

#### 1.5 Simulationsergebnis

Das Simulationsergebnis ist im Anhang zu finden. ( siehe Seite 8 )

#### 1.6 Aufbau mit TTL-Gattern

Der Aufbau ist im Anhang zu finden. ( siehe Seite )

#### 2. Paritätschecker

## 2.1 Umsetzung in VHDL

Der VHDL und do-File Code ist im Anhang zu finden. ( siehe Seite 9 )

## 2.2 Simulationsergebnis

Der Simulationsergebnis ist im Anhang zu finden. ( siehe Seite 10 & 11 )

### 3. Kombination von Generator und Checker

### 3.1 Umsetzung in VHDL

Der VHDL Code ist im Anhang zu finden. ( siehe Seite )

## 3.2 Simulationsergebnis

Der Simulationsergebnis ist im Anhang zu finden. ( siehe Seite

## 4. Anhang



```
C:/Modeltech_pe_edu_10.4a/examples/ParitaetsbitGenerator.vhd (/par_gen) - Defaul
                                                                                        13
                                                                                       750
  Ln#
    1
         pentity PAR GEN is
                                                                                        ns,
    2
                     port( A, B, C, D : in bit ;
    3
                               P ODD : out bit );
    4
           end PAR GEN;
    5
                                                                                        ns,
    6
         □ architecture PAR GEN ARCH of PAR GEN is
    7
   8
                     signal AB : bit;
                                                                                        ns,
   9
                     signal CD : bit;
                                                                                       009
   10
   11
         巨
                     begin
   12
   13
         白
                     XOR 1 : entity work.XOR NAND port map(
   14
                               A => A,
   15
                               B \Rightarrow B.
                                                                                        ns,
   16
                               Y => AB
   17
                     );
   18
                                                                                        ns,
                     XOR_2 : entity work.XOR_NAND port map(
   19
         白
                               A => C,
                                                                                       450
   20
   21
                               B \Rightarrow D,
   22
                               Y => CD
                                                                                        ns,
   23
                     );
   24
   25
                     XOR_3 : entity work.XOR_NAND port map(
                                                                                        ns,
   26
                               A \Rightarrow AB,
   27
                               B \Rightarrow CD,
   28
                               Y => P_ODD
                                                                                         n3,
                                                                                        ns,
   29
                      );
   30
   31
           end PAR GEN ARCH;
                                                                                       0
                                                                                         ns,
                                                                                        ns,
C:/Modeltech_pe_edu_10.4a/examples/NAND_XOR.vhd (/par_checker/PAR
                                                                                        250
  Ln#
   1
         entity XOR NAND is
                                                                                         ns,
                                                                                        ns,
   2
                     port( A, B : in bit ; Y : out bit );
   3
           end XOR NAND;
   4
                                                                                       ns,
ns,
ns
   5
        parchitecture ARCH of XOR_NAND is
                                                                                       300 s
   6
   7
                    signal AB: bit;
                                                                               tech_pe_edu_10.4a/examples/stimuli.do - Default
                                                                                       ns,
ns,
ns,
   8
                     signal A AB: bit;
   9
                     signal B_AB: bit;
  10
        11
                     begin
                                                                                       ns, (ns, ns, ns, ns, ns
  12
                                                                                       50 1
100
200
400
                     AB <= A nand B after 5ns;
  13
  14
                     A_AB <= AB nand A after 5ns;
  15
                     B_AB <= AB nand B after 5ns;</pre>
  16
                                                                                       O D E A
                                                                                   restart
add wave
                                                                                       force
force
force
force
  17
                     Y <= A_AB nand B_AB after 5ns;
  18
  19
           end ARCH;
```



```
🏹 C:/Modeltech_pe_edu_10.4a/examples/ParChecker.vhdl - Default 💳
          Ln#
                                                                                                                                                                                                                                                                                                                                                                                ng,
               1
                                   F entity PAR_CHECKER is
                                                                                                                                                                                                                                                                                                                                                                                                        13
                                                                               port( A, B, C, D, P_ODD : in bit ; OK : out bit );
               2
               3
                                           end PAR CHECKER;
                                                                                                                                                                                                                                                                                                                                                                                ns,
               4
               5
                                   F architecture PAR CHECKER ARCH of PAR CHECKER is
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
               6
                                                                                  signal P_ODD_INTERN : bit;
                                                                                                                                                                                                                                                                                                                                                                                ns,
               8
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
                                  豆
              9
                                                                                  begin
           10
                                                                                                                                                                                                                                                                                                                                                                                ns,
           11
                                                                                   PAR_GEN : entity work.PAR_GEN port map(
                                                                                                                                                                                                                                                                                                                                                                               650
           12
                                                                                                                      A => A,
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
           13
                                                                                                                         B \Rightarrow B,
                                                                                                                        C => C,
           14
                                                                                                                                                                                                                                                                                                                                                                                ns,
                                                                                                                         D => D,
           15
           16
                                                                                                                        P_ODD => P_ODD_INTERN
                                                                                                                                                                                                                                                                                                                                                                               0 0
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
           17
                                                                                   );
                                                                                                                                                                                                                                                                                                                                                                                ns,
1550
                                                                                                                                                                                                                                                                                                                                                                                                        1100
           18
                                                                                                                                                                                                                                                                                                                                                                              , 1 550
ns, 1 1
           19
                                                                                   OK <= P_ODD_INTERN xnor P_ODD after 5 ns;
           20
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
                                                                                                                                                                                                                                                                                                                                                                                ns,
           21
                                    end PAR_CHECKER_ARCH;
                                                                                                                                                                                                                                                                                                                                                                             ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
                                                                                                                                                                                                                                                                                                                                                                                                        900
                                                                                                                                                                                                                                                                                                                                                                              ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
                                                                                                                                                                                                                                                                                                                                                                              400 n
                                                                                                                                                                                                                                                                                                                                                                                                        800
                                                                                                                                                                                                                                                                                                                                                                                                       0
                                                                                                                                                                                                                                                                                                                                                                                                        ng,
                                                                                                                                                                                                                                                                                                                                                                                ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                              . 350
                                                                                                                                                                                                                                                                                                                                                                                                                ns,
                                                                                                                                                                                                                                                                                                                                                                              ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                                                       ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                                ns,
                                                                                                                                                                                                                                                                                                                                                                                        ns,
                                                                                                                                                                                                                                                                                                                                                                                                       500 r
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                                ns,
                                                                                                                                                                                                                                                                                                                                                                              200 .
ns,
                                                                                                                                                                                                                                                                                                                                                                                                       400
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
ns,
ns
                                                                                                                                                                                                                                                                                                                                                                                ns,
                                                                                                                                                                                                                                                                                                                                           C:/Modeltech_pe_edu_10.4a/examples/ParChkStimuli.do - Default *
                                                                                                                                                                                                                                                                                                                                                                                                       300
600
120(
                                                                                                                                                                                                                                                                                                                                                                               150
ns,
                                                                                                                                                                                                                                                                                                                                                                               ns, 1
1 950
                                                                                                                                                                                                                                                                                                                                                                                                        ns,
ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                                                       0 200
0 400
1 800
ns
                                                                                                                                                                                                                                                                                                                                                                               100
ns,
                                                                                                                                                                                                                                                                                                                                                                                                         ns,
ns,
ns,
                                                                                                                                                                                                                                                                                                                                                                               ns,
0
                                                                                                                                                                                                                                                                                                                                                                               50
ns,
                                                                                                                                                                                                                                                                                                                                                                                                       C 0 0,
B 0 0,
A 0 0,
P_ODD
                                                                                                                                                                                                                                                                                                                                                              restart
add wave *
force D 0
                                                                                                                                                                                                                                                                                                                                                                                                       force 
                                                                                                                                                                                                                                                                                                                                                                                                                                                  un.
```



