# CH□ƠNG I. GIỚI THIỀU CHUNG VỀ KIẾN TRÚC MÁY TÍNH.

# I. Khái niệm về kiến trúc máy tính

Kiến trúc máy tính (Computer architecture) là một khái niệm trừu t-ợng của một hệ thống tính toán d-ới quan điểm của ng-ời lập trình hoặc ng-ời viết ch-ơng trình dịch.

Nói cách khác, kiến trúc máy tính đ-ợc xem xét theo khía cạnh mà ng-ời lập trình có thể can thiệp vào mọi mức đặc quyền, bao gồm các thanh ghi, ô nhớ các ngắt ... có thể đ-ợc thâm nhập thông qua các lệnh.

### II. Lịch sử phát triển của máy tính.

Chiếc máy tính điện tử đầu tiên là ENIAC đ-ợc ra đời năm 1946, đ-ợc chế tao từ những đèn điện tử, role điện tử và các chuyển mạch cơ khí.

Lịch sử phát triển của máy tính điện tử có thể chia làm bốn thế hệ nh- sau:

- Thế hệ 1: (1945-1955). Máy tính đ-ợc xây dựng trên cơ sở đèn điện tử mà mỗi đèn t-ợng tr-ng cho 1 bit nhị phân. Do đó máy có khối l-ợng rất lớn, tốc độ chậm và tiêu thụ điện năng lớn. Nh- máy ENIAC có khối l-ợng 30 tấn, tiêu thụ công suất 140KW.
- Thế hệ thứ 2: (1955-1965). Máy tính đ-ợc xây dựng trên cơ sở là các đèn bán dẫn (transistor), máy tính đầu tiên thế hệ này có tênlà TX-0 (transistorized experimental computer 0).
- Thế hệ thứ ba: (1965-1980). Máy tính đ-ợc xây dựng trên các vi mạch cỡ nhỏ (SSI) và cỡ vừa (MSI), điển hình là thế hệ máy System/360 của IBM. Thế hệ máy tính này có những b-ớc đột phá mới nh- sau:
- Tính t-ơng thích cao: Các máy tính trong cùng một họ có khả năng chạy các ch-ơng trình, phần mềm của nhau.
- Đặc tính đa ch- ơng trình: Tại một thời điểm có thể có vài ch- ơng trình nằm trong bộ nhớ và một trong số đó đ- ợc cho chạy trong khi các ch- ơng trình khác chờ hoàn thành các thao tác vào/ra.
  - Không gian địa chỉ rất lớn.
- Thế hệ thứ t-: (1980- ). Máy tính đ-ợc xây dựng trên các vi mạch cỡ lớn (LSI) và cưc lớn (VLSI).

Đây là thế hệ máy tính số ngày nay, nhờ công nghệ bán dẫn phát triển v-ợt bậc, mà ng-ời ta có thể chế tạo các mạch tổ hợp ở mức độ cực lớn. Nhờ đó máy tính ngày càng nhỏ hơn, nhẹ hơn, mạnh hơn và giá thành rẻ hơn. Máy tính cá nhân bắt đầu xuất hiện và phát triển trong thời kỳ này.

Dựa vào kích th- ớc vật lý, hiệu suất và lĩnh vực sử dụng, hiện nay ng- ời ta th- ờng chia máy tính số thế hệ thứ t- thành 5 loại chính, các loại có thể trùm lên nhau một phần:

- **Microcomputer:** Còn gọi là PC (personal computer), là những máy tính nhỏ, có 1 chip vi xử lý và một số thiết bị ngoại vi. Th- ờng dùng cho một ng- ời, có thể dùng độc lập hoặc dùng trong mang máy tính.
- Minicomputer: Là những máy tính cỡ trung bình, kích th-ớc th-ờng lớn hơn PC. Nó có thể thực hiện đ-ợc các ứng dụngmà máy tính cỡ lớn thực hiện. Nó có khả năng hỗ trợ hàng chục đến hàng trăm ng-ời làm việc. Minicomputer đ-ợc sử dụng rộng rãi trong các ứng dụng thời gian thực, ví dụ trong điều khiển hàng không, trong tư đông hoá sản xuất.
- **Supermini:** Là những máy Minicomputer có tốc độ xử lý nhanh nhất trong họ Mini ở những thời điểm nhất định. Supermini th-ờng đ-ợc dùng trong các hệ thống phân chia thời gian, ví dụ các máy quản gia của mạng.
- Mainframe: Là những máy tính cỡ lớn, có khả năng hỗ trợ cho hàng trăm đến hàng ngàn ng- ời sử dụng. Th- ờng đ- ợc sử dụng trong chế độ các công việc sắp xếp theo lô lớn (Large-Batch-Job) hoặc xử lý các giao dịch (Transaction Processing), ví du trong ngân hàng.
- Supercomputer: Đây là những siêu máy tính, đ-ợc thiết kế đặc biệt để đạt tốc độ thực hiện các phép tính dấu phẩy động cao nhất có thể đ-ợc. Chúng th-ờng có kiến trúc song song, chỉ hoạt động hiệu quả cao trong một số lĩnh vực.

Dựa vào kiến trúc của máy tính ng-ời ta cũng phân máy tính ra các loại khác nhau nh- sau:

- **Kiến trúc SISD** (single instruction - single data, đơn dòng lệnh - đơn dòng dữ liêu), sơ đồ nh- hình 1-1.



Hình 1-1: Kiến trúc máy tính SISD.

- Kiến trúc CIMD (Single Instruction Multiple Data, đơn dòng lệnh- đa dữ liệu), sơ đồ nh- hình 1-2.



Hình 1-2: Kiến trúc SIMD.

- Kiến trúc MIMD (Multiple Instruction Multiple Data, đa dòng lệnh- đa dữ liệu), sơ đồ nh- hình 1-3.



Hình 1-3: Kiến trúc MIMD.

## CH□ONG II. BIỂU DIỄN THÔNG TIN TRONG MÁY TÍNH

### I. Hệ nhị phân (Binary)

#### I.1. Khái niệm:

Hệ nhị phân hay hệ đếm cơ số 2 chỉ có hai con số 0 và 1. Đó là hệ đếm dựa theo vị trí. Giá trị của một số bất kỳ nào đó tuỳ thuộc vào vị trí của nó. Các vị trí có trọng số bằng bậc luỹ thừa của cơ số 2. Chấm cơ số đ-ợc gọi là chấm nhị phân trong hệ đếm cơ số 2. Mỗi một con số nhị phân đ-ợc gọi là một bit (BInary digiT). Bit ngoài cùng bên trái là bit có trọng số lớn nhất (MSB, Most Significant Bit) và bit ngoài cùng bên phải là bit có trọng số nhỏ nhất (LSB, Least Significant Bit) nh-d-ới đây:

$$2^{3} \quad 2^{2} \quad 2^{1} \quad 2^{0} \quad 2^{-1} \quad 2^{-2}$$
 MSB 1 0 1 0 . 1 1 LSB Chấm nhị phân Số nhị phân  $(1010.11)_{2}$  có thể biểu diễn thành: 
$$(1010.11)_{2} = 1*2^{3} + 0*2^{2} + 1*2^{1} + 0*2^{0} + 1*2^{-1} + 1*2^{-2} = (10.75)_{10}.$$

Chú ý: dùng dấu ngoặc đơn và chỉ số d- ới để ký hiệu cơ số của hệ đếm.

## I.2. Biến đổi từ nhị phân sang thập phân

Ví dụ: Biến đổi số nhị phân (11001), thành số thập phân:

```
Trọng số vị trí: 2^4 2^3 2^2 2^1 2^0 Giá trị vị trí: 16 8 4 2 1 Số nhị phân: 1 1 0 0 1 Số thập phân: 1*2^4 + 1*2^3 + 0*2^2 + 0*2^1 + 1*2^0 = (25)_{10}
```

## I.3. Biến đổi thập phân thành nhị phân

Để thực hiện việc đổi từ thập phân sang nhị phân, ta áp dụng ph- ơng pháp chia lặp nh- sau: lấy số thập phân chia cho cơ số để thu đ- ợc một th- ơng số và số d- . Số d- đ- ợc ghi lại để làm một thành tố của số nhị phân. Sau đó, số th- ơng lại đ- ợc chia cho cơ số một lần nữa để có th- ơng số thứ 2 và số d- thứ 2. Số d- thứ hai là con số nhị phân thứ hai. Quá trình tiếp diễn cho đến khi số th- ơng bằng 0.

Ví dụ 1: Biến đổi số thập phân  $(29)_{10}$  thành nhị phân: 29/2 = 14 + 1(LSB) 14/2 = 7 + 0

7/2 = 3 + 13/2 = 1 + 1

1/2 = 0 + 1(MSB)

 $V_{ay}(29)_{10} = (1101)_2$ .

Đối với phần lẻ của các số thập phân, số lẻ đ-ợc nhân với cơ số và số nhớ đ-ợc ghi lại làm một số nhị phân. Trong quá trình biến đổi, số nhớ đầu chính là **bit** MSB và số nhớ cuối là **bit** LSB.

Ví dụ 2: Biến đổi số thập phân  $(0.625)_{10}$  thành nhị phân:

0.625\*2 = 1.250. Số nhớ là 1, là **bit** MSB.

0.250\*2 = 0.500. Số nhớ là 0

0.500\*2 = 1.000. Số nhớ là 1, là **bit** LSB.

 $V_{ay}^2 : (0.625)_{10} = (0.101)_2.$ 

### II. Hệ thập lục phân (Hexadecima).

#### II.1. Khái niêm:

Các hệ máy tính hiện đại th-ờng dùng một hệ đếm khác là hệ thập lục phân. Hệ thập lục phân là hệ đếm dựa vào vị trí với cơ số là 16. Hệ này dùng các con số từ 0 đến 9 và các ký tự từ A đến F nh- trong bảng sau:

**Bảng 2.1** Hệ thập lục phân:

| Thập lục phân | Thập phân | Nhị phân |
|---------------|-----------|----------|
| 0             | 0         | 0000     |
| 1             | 1         | 0001     |
| 2             | 2         | 0010     |
| 3             | 3         | 0011     |
| 4             | 4         | 0100     |
| 5             | 5         | 0101     |
| 6             | 6         | 0110     |
| 7             | 7         | 0111     |
| 8             | 8         | 1000     |
| 9             | 9         | 1001     |
| A             | 10        | 1010     |
| В             | 11        | 1011     |
| C             | 12        | 1100     |
| D             | 13        | 1101     |
| E             | 14        | 1110     |
| F             | 15        | 1111     |

# II.2.Biến đổi thập lục phân thành thập phân.

Các số thập lục phân có thể đ-ợc biến đổi thành thập phân bằng cách tính tổng của các con số nhân với giá trị vị trí của nó.

Ví dụ : Biến đổi các số  $a.(5B)_{16}$ . b.  $(2AF)_{16}$  thành thập phân.

Số thập lục phân: 5 B Trọng số vị trí: 16<sup>1</sup> 16<sup>0</sup> Giá trị vị trí: 16 1 Số thập phân:  $5*16 + B*1 = (91)_{10}$ 

b. Số thập lục phân: 2 A F Trọng số vị trí: 16<sup>2</sup> 16<sup>1</sup> 16<sup>0</sup> Giá tri vi trí: 256 16 1

Số thập phân:  $2*256 + A*16 + F*1 = (687)_{10}$ 

### II.3.Biến đổi thập phân thành thập lục phân.

Để biến đổi các số thập phân thành thập lục phân, ta sử dụng ph-ơng pháp chia lặp, với cơ số 16.

Ví dụ: Biến đổi (1776)<sub>10</sub> thành thập lục phân. 1776/16 = 111 + 0 (LSB). 111/16 = 6 + 15 hoặc F. 6/16 = 0 + 6 (MSB). Số thập lục phân: (6F0)<sub>16</sub>.

### II.4. Biến đổi thập lục phân thành nhị phân.

Các số thập lục phân rất dễ đổi thành nhị phân. Thực ra các số thập lục phân cũng chỉ là một cách biểu diễn các số nhị phân thuận lợi hơn mà thôi (bảng 2-1). Để đổi các số thập lục phân thành nhị phân, chỉ cần thay thế một cách đơn giản từng con số thập lục phân bằng bốn bit nhị phân t-ơng đ-ơng của nó.

Ví dụ: Đổi số thập lục (DF6)<sub>16</sub> thành nhị phân:



$$(DF6)_{16} = (1101111110110)_2.$$

## II.5. Biến đổi nhị phân thành thập lục phân.

Để biến đổi một số nhị phân thành số thập lục phân t-ơng đ-ơng thì chỉ cần gộp lai thành từng nhóm gồm 4 bit nhi phân, bắt đầu từ dấu chấm nhi phân.

Ví dụ: Biến đổi số nhị phân  $(1111101000010000)_2$  thành thập lục phân.



## III. Hệ BCD (<u>B</u>inary <u>C</u>ode <u>d</u>ecimal).

Giữa hệ thập phân và hệ nhị phân còn tồn tại một hệ lai: hệ BCD cho các số hệ thập phân mã hoá bằng hệ nhị phân, rất thích hợp cho các thiết bị đo có thêm phần hiển thị số ở đầu ra dùng các loại đèn hiện số khác nhau. □ đây dùng bốn số hệ nhị phân (bốn bit) để mã hoá một số hệ thập phân có giá trị nằm trong khoảng từ 0..9. Nh- vậy ở đây ta không dùng hết các tổ hợp có thể có của 4 bit; vì tầm quan trọng của các số BCD nên các bộ vi xử lý th-ờng có các lệnh thao tác với chúng.

Ví dụ:  $(35)_{10} = (00110101)_2$ .

### IV. Bång må ASCII.(American Standard Code for Information Interchange).

Ng-ời ta đã xây dựng bộ mã để biểu diễn cho các ký tự cũng nh- các con số Và các ký hiệu đặc biệt khác. Các mã đó gọi là **bộ mã ký tự và số.** Bảng mã ASCII là mã 7 bit đ-ợc dùng phổ biến trong các hệ máy tính hiện nay. Với mã 7 bit nên có  $2^7 = 128$  tổ hợp mã. Mỗi ký tự (chữ hoa và chữ th-ờng) cũng nh- các con số thập phân từ 0..9 và các ký hiệu đặc biệt khác đều đ-ợc biểu diễn bằng một mã số nh- bảng 2-2.

Việc biến đổi thành ASCII và các mã ký tự số khác, tốt nhất là sử dụng mã t-ơng đ-ơng trong bảng.

Ví dụ: Đổi các ký tự BILL thành mã ASCII:

Ký tự B I L L ASCII 1000010 1001001 1001100 1001100 HEXA 42 49 4C 4C

Bảng 2-2: Mã ASCII.

|        |       |                  |                  |       |          |          |     | Colun | nn bits | $s(B_7B$ | $_{6}B_{5}$ ) |          |          |
|--------|-------|------------------|------------------|-------|----------|----------|-----|-------|---------|----------|---------------|----------|----------|
|        | F     | Bits(ro          | ow)              |       |          | 000      | 001 | 010   | 011     | 100      | 101           | 110      | 111      |
| R      | $B_4$ | $\mathbf{B}_{3}$ | $\mathbf{B}_{2}$ | $B_1$ |          | 0        | 1   | 2     | 3       | 4        | 5             | 6        | 7        |
| O<br>W |       |                  |                  |       |          | <b>+</b> | +   | +     | +       | +        | <b>\</b>      | <b>\</b> | <b>\</b> |
| 0      | 0     | 0                | 0                | 0     | -        | NUL      | DLE | SP    | 0       | @        | P             | \        | р        |
| 1      | 0     | 0                | 0                | 1     | -        | SOH      | DC1 | !     | 1       | A        | Q             | a        | q        |
| 2      | 0     | 0                | 1                | 0     | -        | STX      | DC2 | "     | 2       | В        | R             | b        | r        |
| 3      | 0     | 0                | 1                | 1     | -        | ETX      | DC3 | #     | 3       | С        | S             | С        | S        |
| 4      | 0     | 1                | 0                | 0     | -        | EOT      | DC4 | \$    | 4       | D        | T             | d        | t        |
| 5      | 0     | 1                | 0                | 1     | <b>→</b> | ENQ      | NAK | %     | 5       | Е        | U             | e        | u        |
| 6      | 0     | 1                | 1                | 0     | <b>→</b> | ACK      | SYN | &     | 6       | F        | V             | f        | V        |
| 7      | 0     | 1                | 1                | 1     | <b>→</b> | BEL      | ETB | 6     | 7       | G        | W             | g        | W        |
| 8      | 1     | 0                | 0                | 0     | <b>→</b> | BS       | CAN | (     | 8       | Н        | X             | h        | X        |
| 9      | 1     | 0                | 0                | 1     | -        | HT       | EM  | )     | 9       | I        | Y             | i        | y        |
| A      | 1     | 0                | 1                | 0     | <b>→</b> | LF       | SUB | *     | :       | J        | Z             | j        | Z        |
| В      | 1     | 0                | 1                | 1     | <b>→</b> | VT       | ESC | +     | ;       | K        | [             | k        | {        |
| C      | 1     | 1                | 0                | 0     | <b>→</b> | FF       | FS  | -     | <       | L        | \             | 1        |          |
| D      | 1     | 1                | 0                | 1     | <b>→</b> | CR       | GS  | ,     | =       | M        | ]             | m        | }        |
| Е      | 1     | 1                | 1                | 0     | <b>→</b> | SO       | RS  |       | >       | N        | ٨             | n        | ~        |
| F      | 1     | 1                | 1                | 1     | <b>→</b> | SI       | US  | /     | ?       | O        | _             | o        | DEL      |

#### Control characters:

NUL = Null; DLE = Data link escape; SOH = Start Of Heading;

DC1 = Device control 1; DC2 = Device control 2; DC3 = Device control 3.

DC4 = Device control 4; STX = Start of text; ETX = End of text;

EOT = End of transmission; ENQ = Enquiry; NAK = Negative acknowlege.

ACK = Acknowlege; SYN = Synidle; BEL = Bell.

ETB = End od transmission block; BS = Backspace; CAN = Cancel.

HT = Horizontal tab; EM = End of medium; LF = Line feed; SUB = Substitute.

 $VT = Vertical \ tab;$  ESC = Escape;  $FF = From \ feed;$   $FS = File \ separator.$ 

SO = Shift out; RS = Record separator; SI = Shift in; US = Unit separator.

## V. Biểu diễn giá trị số trong máy tính.

### V.I. Biểu diễn số nguyên.

#### a. Biểu diễn số nguyên không dấu:

Tất cả các số cũng nh- các mã ... trong máy vi tính đều đ-ợc biểu diễn bằng các chữ số nhị phân. Để biểu diễn các số nguyên không dấu, ng-ời ta dùng n bit. T-ơng ứng với độ dài của số bit đ-ợc sử dụng, ta có các khoảng giá trị xác định nh- sau:

Số bit Khoảng giá trị n bit: 0.. 2<sup>n</sup> - 1 8 bit 0.. 255 Byte

16 bit 0.. 65535 Word

### b. Biểu diễn số nguyên có dấu:

Ng-ời ta sử dụng bit cao nhất biểu diễn dấu; bit dấu có giá trị 0 t-ơng ứng với số nguyên d-ơng, bit dấu có giá trị 1 biểu diễn số âm. Nh- vậy khoảng giá trị số đ-ợc biểu diễn sẽ đ-ợc tính nh- sau:

Số bit Khoảng giá trị: n bit 2<sup>n-1</sup>-1 8 bit -128.. 127 Short integer 16 bit -32768.. 32767 Integer 32 bit -2<sup>31</sup>.. 2<sup>31</sup>-1 (-2147483648.. 2147483647) Long integer

# V.2. Biểu diễn số thực(số có dấu chấm (phẩy) động).

Có hai cách biểu diễn số thực trong một hệ nhị phân: số có dấu chấm cố định (fied point number) và số có dấu chấm động (floating point number). Cách thứ nhất đ-ợc dùng trong những bộ VXL(micro processor) hay những bộ vi điều khiển (micro controller) cũ. Cách thứ 2 hay đ-ợc dùng hiện nay có độ chính xác cao. Đối với cách biểu diễn số thực dấu chấm động có khả năng hiệu chỉnh theo giá trị của số thực. Cách biểu diễn chung cho mọi hệ đếm nh- sau:

$$R = m.B^e$$
.

Trong đó m là phần định trị, trong hệ thập phân giá trị tuyệt đối của nó phải luôn nhỏ hơn 1. Số e là phần mũ và B là cơ số của hệ đếm.

Có hai chuẩn định dạng dấu chấm động quan trọng là: chuẩn MSBIN của Microsoft và chuẩn IEEE. Cả hai chuẩn này đều dùng hệ đếm nhị phân.

Th-ờng dùng là theo tiêu chuẩn biểu diễn số thực của IEEE 754-1985(Institute of Electric & Electronic Engineers), là chuẩn đ-ợc mọi hãng chấp nhận và đ-ợc dùng trong bộ xử lý toán học của Intel. Bit dấu nằm tại vị trí cao nhất; kích th-ớc phần mũ và khuôn dạng phần định trị thay đổi theo từng loại số thực.

## Giá tri số thực IEEE đ- ơc tính nh- sau:

$$R = (-1)^{S*}(1+M_1*2^{-1} + ... + M_n*2^{-n})*2^{E7...E0-127}.$$

Chú ý: giá trị đầu tiên  $M_0$  luôn mặc định là 1.

- Dùng 32 bit để biểu diễn số thực, đ-ợc số thực ngắn:  $-3,4.10^{38} < R < 3,4.10^{38}$ 

- Dùng 64 bit để biểu diễn số thực, đ- ợc số thực dài:  $-1,7.10^{308} < R < 1,7.10^{308}$ 

Ví du tính số thực:

## 0100 0010 1000 1100 1110 1001 1111 1100

Phần định trị:  $2^{-4}+2^{-5}+2^{-8}+2^{-9}+2^{-10}+2^{-12}+2^{-15}+2^{-16}+2^{-17}+2^{-18}+2^{-19}+2^{-20}+2^{-21}=0,1008906.$ Giá trị ngầm định là: 1,1008906.Phần mũ:  $2^{8}+2^{2}+2^{0}=133$ 

Giá trị thực (bit cao nhất là bit dấu): 133-128=6.

Dấu: 0 = số d - ong

Giá tri số thực là:  $R = 1,1008906.2^6 = 70,457$ .

# Ph- ơng pháp đổi số thực sang số dấu phẩy động 32 bit:

- Đổi số thập phân thành số nhị phân.
- Biểu diễn số nhị phân d- ới dạng ±1, xxxBy (B: cơ số 2).
- Bit cao nhất 31: lấy giá trị 0 với số d- ơng, 1 với số âm.
- Phần mũ y đổi sang mã excess -127 của y, đ-ợc xác định bằng cách:  $y + (7F)_{16}$ .
- Phần xxx là phần đinh tri, đ-ợc đ-a vào từ bit 22..0.

Ví dụ: Biểu diễn số thực  $(9,75)_{10}$  d- ới dạng dấu phẩy động.

Ta đổi sang dạng nhị phân:  $(9,75)_{10} = (1001.11)_2 = 1,00111B3$ .

Bit dấu: bit 31 = 0.

Mã excess - 127 của 3 là:  $7F + 3 = (82)_{16} = 82H = (10000010)_2$ . Đ-ợc đ-a vào các bit tiếp theo: từ bit 30 đến bit 23.

Bit 22 luôn mặc định là 0.

Cuối cùng số thực  $(9,75)_{10}$  đ-ợc biểu diễn d-ới- dạng dấu phẩy động 32 bit nh-sau:

0100 0001 0001 1100 0000 0000 0000 0000

bit |31|30 23|22 0|

### CH□ONG III. CÁC KHỐI CƠ BẢN CỦA MÁY TÍNH

#### I. Giới thiêu sơ l- ơc cấu trúc của máy vi tính.

So với từ khi ra đời, cấu trúc cơ sở của các máy vi tính ngày nay không thay đổi mấy. Mọi máy tính số đều có thể coi nh- đ-ợc hình thành từ sáu phần chính (nh- hình 3-1):

Hình 3-1: Giới thiệu sơ đồ khối tổng quát của máy tính số



Trong sơ đồ này, các khối chức năng chính của máy tính số gồm:

- Khối xử lý trung tâm (central processing unit, CPU),
- Bộ nhớ trong (memory), nh- RAM, ROM
- Bộ nhớ ngoài, nh- các loại ổ đĩa, băng từ
- Khối phối ghép với các thiết bị ngoại vi (vào/ra)
- Các bộ phận đầu vào, nh- bàn phím, chuột, máy quét ... .
- Các bộ phân đầu ra, nh- màn hình, máy in ....

Bốn khối chức năng đầu liên hệ với nhau thông qua tập các đ-ờng dây để truyền tín hiệu, gọi chung là *bus hệ thống*. Bus hệ thống bao gồm 3 bus thành phần; ứng với các tín hiệu xác lập địa chỉ từ CPU đến các đơn vị thành phần ta có bus địa chỉ; với các dữ liệu đ-ợc liên hệ giữa các khối qua bus dữ liệu (data bus); các tín hiệu điều khiển bao gồm các lệnh, các đáp ứng, các trạng thái của các khối đ-ợc xác lập qua bus điều khiển.

Sự khác biệt quan trọng nhất của các hệ máy tính là kích th- ớc và tốc độ, các máy tính nhỏ hơn và nhanh, mạnh hơn theo từng năm. Sự phát triển không ngừng của các thế hệ máy tính nhờ vào hai yếu tố quan trọng, đó là sự phát triển của công nghệ chế tạo IC và công nghệ chế tạo bộ nhớ.

#### II. Bộ nhớ trong.

### II.1. Cơ sở về bộ nhớ.

Các bộ nhớ có thể chia làm hai loại tổng quát, ROM và RAM. ROM là Read-only Memory(bộ nhớ chỉ đọc) và RAM là Random-access Memory (bộ nhớ truy xuất ngẫu nhiên). Nói chung ROM chứa các dữ liệu một cách cố định và không thể thay đổi. Còn RAM có thể đọc ra và có thể ghi vào.

Khái niệm truy xuất ngẫu nhiên có nghĩa là bất kỳ một vị trí nhớ nào cũng có thể đ-ợc mở ra hoặc đ-ợc gọi ra ở bất kỳ lúc nào, các thông tin không cần phải đọc ra hay ghi vào một cách tuần tự. Về thực chất, cả RAM và ROM đều là truy xuất ngẫu nhiên. Chỉ có điều khác nhau cơ bản là ROM chỉ cho phép đọc mà không thể ghi vào nó, còn RAM là bộ nhớ có thể đọc và ghi, vì thế RAM được gọi là "bộ nhớ đọc/ghi".

#### Cấu trúc bộ nhớ

Hình 2-2 trình bày sơ đồ khối của một mạch nhớ. Mạch nhớ đ-ợc nối với các bộ phận khác trong máy tính thông qua các đ-ờng đây địa chỉ và các đ-ờng dây dữ liệu của nó. Kiểm soát mạch nhớ bằng đ-ờng dây cho phép (enable), riêng đối với RAM còn có thêm đ-ờng dây kiểm soát đọc/ghi (Read/write).

Các mạch nhớ nói chung đ-ợc tổ chức d-ới dạng ma trận, gồm những hàng và những cột để xác định vị trí hay địa chỉ nhớ. Mỗi ô trong ma trận gọi là một phần tử (cell) hay vị trí nhớ (memory location). Vị trí hay phần tử nhớ đ-ợc dò tìm bằng cách chọn địa chỉ nhờ mạch giải mã địa chỉ. Mạch này gồm hai phần: **mạch chọn địa chỉ hàng RAS** (row-address selector) và **mạch chọn địa chỉ cột CAS** (Column-address selector). Các đ-ờng dây địa chỉ sẽ chọn địa chỉ hàng và cột. Đ-ờng dây enable dùng để mở các mạch điện lối ra bộ nhớ theo ba trạng thái. Còn đ-ờng dây Read/write quyết định dạng thao tác sẽ thực hiện.

Bộ nhớ hoặc là có tổ chức bit hoặc là loại có tổ chức lời (word organized). Bộ nhớ tổ chức bit có thể l-u giữ một bit đơn trong mỗi vị trí địa chỉ. Bộ nhớ tổ chức lời sẽ đ-ợc lựa chọn cả một nhóm phần tử nhớ cùng một lúc với mỗi vị trí địa chỉ. Mỗi nhốm phần tử nhớ th- ờng là một byte (8 bit), hoặc một lời (16 bit).

Số đ-ờng dây địa chỉ của mạch nhớ sẽ quyết định số vị trí nhớ cực đại tính theo công thức sau:

Số vị trí nhớ cực đại =  $2^{N}$ .

trong đó, N là số l- ơng các đ- ờng địa chỉ.



a. Mach nhớ cơ bản (basic memory device)



Hình 2-2 Mạch nhớ.

#### II.2. ROM-BIOS.

Bất cứ hệ máy tính nào cũng có một vi mạch ROM. vi mạch này chứa ch-ơng trình của hệ điều hành vào ra cơ sở BIOS (basic input/output system). Những ch-ơng trình này cần thiết để khởi động máy và cài đặt chế độ làm việc cơ sở cho các thiết bị ngoại vi.

Nói chung, có thể chia ROM thành bốn loại. **ROM mặt nạ** (maskable ROM) là loại ROM do nhà sản xuất đã nạp sẵn dữ liệu, khi đó dữ liệu không thể thay đổi đ-ợc nữa. **ROM có thể nạp ch-ơng trình** (PROM - programable ROM)

là loại mạch mà ng-ời dùng có thể nạp dữ liệu vào thông qua thiết bị □đốt□ PROM. Khi đã nạp thì các dữ liệu trong PROM cũng không thể thay đổi. **PROM có thể xoá**, còn gọi là EPROM (erasable PROM) là loại ROM mà ng-ời dùng có thể nạp dữ liệu vào và các dữ liệu đó có thể xoá hoặc thay đổi bằng một thiết bị đặc biệt. EPROM có thể xoá bằng điện (electric EPROM) là loại ROM có thể nạp và xoá dữ liệu bằng điện đ-ợc mà không phải sử dụng tia cực tms nh- với EPROM.

Trong các máy tính hiện đại, ng-ời ta th-ờng sử dụng Flash BIOS dùng EEPROM. Nh- vậy nội dung BIOS của máy tính có thể đ-ợc thay đổi để t-ơng thích với những mở rộng và nâng cấp hệ thống, mà điều này là không thể thực hiện đối với những máy tính thế hệ cũ sử dụng BIOS dùng PROM hoặc EPROM.

BIOS gồm nhiều ch-ơng trình và hàm. Phần đầu của ch-ơng trình BIOS kiểm tra hệ thống máy tính, quá trình này gọi là POST. Nếu hệ thống sử dụng các Card (thẻ cắm) Plug and Play thì giai đoạn này chính là lúc máy tính truy nhập tham số của thẻ. BIOS nào cũng có chương trình "Setup BIOS" để người dùng tự chỉnh tham số các thiết bị ngoại vi.

#### II.3. RAM.

Có thể chia RAM thành hai hoại, RAM tĩnh (SRAM), có khả năng l- u giữ số liệu mãi mãi nếu nh- không mất nguồn nuôi. Và RAM động (DRAM), là loại RAM phải được "làm tươi" (refresh) tức là phải nạp lại dữ liệu đang được lưu trữ theo từng chu kỳ. "Làm tươi" bằng cách thực hiện thao tác đọc hoặc ghi nhắc lại. Cũng có thể "làm tươi" bằng những thao tác đặc biệt khác. Loại DRAM có mật độ phần tử nhớ cao nên giá thành khá rẻ so với SRAM. Các mạch nhớ DRAM đ-ợc dùng phổ biến trong các thế hệ máy tính hiện nay.

Để tiết kiệm số đ-ờng địa chỉ và giảm số chân trên IC, hầu hết các loại DRAM đều dùng ph- ơng pháp địa chỉ multiplex. Trong quá trình đọc hay ghi các đ-ờng địa chỉ đầu tiên chứa các thông tin về hàng rồi tiếp sau mang thông tin về cột. Để kiểm soát thao tác này, ng-ời ta dùng đ-ờng dây  $\overline{RAS}$  và  $\overline{CAS}$  nh- trên hình 2-3. Khi  $\overline{RAS}$  thấp thì thông tin trên các đ-ờng địa chỉ sẽ đ-ợc mở thông qua mạch chốt địa chỉ sẽ đ-ợc mở thông qua mạch chốt địa chỉ sẽ đ-ợc mở thông qua mạch chốt địa chỉ cột (column-address latch).

Việc "làm tươi" bằng dữ liệu đọc, dữ liệu ghi hoặc bằng các thao tác riêng. Mạch điều khiển làm t- ơi phải chọn tuần tự từng hàng các phần tử nhớ, cứ mỗi hàng một lần, cho đến khi tất cả các hàng đều được "làm tươi". Đó là phương pháp làm t- ơi từng đợt. Trong quá trình đó không đ- ợc đọc hay ghi dữ liệu vào bộ nhớ cho đến khi kết thúc quá trình. Một cách khác là "làm tươi" từng hàng trong các chu kỳ rời rạc và gọi là làm t- ơi theo chu kỳ đơn.





Hình 2-3. Sơ đồ khối DRAM 16.384 bits(16Kb).

## III. Bộ xử lý trung tâm CPU.

Bộ xử lý trung tâm CPU là cốt lõi của một máy vi tính. CPU thực hiện mọi tính toán và xử lý của hệ thống -- ngoại trừ xử lý tăng c- ờng tính toán đặc biệt trong những hệ thống có một chip đơn vị đồng xử lý toán, mà chip này cũng đã đ- ợc tích hợp ngay trong các CPU hiện nay. Tất cả những máy tính IBM và t- ơng thích IBM sử dụng những bộ xử lý họ Intel hoặc t- ơng thích với bộ xử lý họ Intel, dù chính những bộ xử lý có thể đã đ- ợc nhiều công ty khác nhau thiết kế và sản xuất, gồm AMD, IBM, Cyric... .

Một trong những bộ xử lý điển hình thuộc họ 80x86 của Intel là bộ xử lý 8088. Đây là bộ vi xử lý khá đơn giản và vì vậy việc tìm hiểu nó là t-ơng đối dễ đối với những ng-ời bắt đầu thâm nhập vào lĩnh vực vi xử lý, mặt khác việc nắm vững

### GIÁO TRÌNH KIẾN TRÚC MÁY TÍNH

Ngô Nh- Khoa

các vấn đề kỹ thuật của bộ vi xử lý 8088 sẽ là cơ sở để nắm bắt đ-ợc các kỹ thuật của các bộ xử lý khác trong họ 80x86 của Intel, của các họ khác và của các bộ xử lý hiện đại ngày nay.

# III.1. Giới thiệu cấu trúc bên trong của bộ vi xử lý 8088.

Trên hình 3-1 là sơ đồ khối cấu trúc bên trong của bộ vi xử lý 8088.

### III.3. Đơn vi giao diên bus (BIU).

Theo sơ đồ khối trên hình 3-1 ta thấy bên trong CPU 8088 có hai khối chính: khối phối ghép bus (bus interface unit, BIU) và khối thực hiện lệnh (execution unit, EU). Việc chia CPU thành hai phần đồng thời có liên hệ với nhau qua đệm lệnh làm tăng đáng kể tốc độ xử lý của CPU. Các bus bên trong CPU có nhiệm vụ chuyển tải tín hiệu của các khối khác. Trong số các bus có bus dữ liệu 16 bit của ALU, bus các tín hiệu điều khiển ở EU và bus trong của hệ thống ở BIU. Tr- ớc khi đi ra bus ngoài hoặc đi vào bus trong của bộ vi xử lý, các tín hiệu truyền trên bus th- ờng đ- ợc cho đi qua các bộ đệm để nâng cao tính t- ơng thích cho nối ghép hoặc nâng cao khả năng phối ghép.

BIU bao gồm các thanh ghi đoạn (segment registers: CS, DS, SS, ES), con trỏ lệnh IP (instruction pointer) và bộ điều khiển logic bus (bus control logic, BCL). Đơn vị giao diện BIU còn có bộ nhớ đệm cho mã lệnh. Bộ nhớ này có chiều dài 4 byte (trong 8088) và 6 byte (trong 8086). Bộ nhớ đệm mã lệnh đ-ợc nối với khối điều khển CB (control block) của đơn vị thực hiện lệnh EU. Bộ nhớ này l-u trữ tạm thời mã lệnh trong một dãy gọi là hàng đợi lệnh. Hàng đợi lệnh cho phép bộ vi xử lý có khả năng xử lý xen kẽ liên tục dòng mã lệnh (pipelining). Hoạt động của bộ CPU đ-ợc chia làm ba giai đoạn: đọc mã lệnh (operation code fetching), giải mã lênh (decording) và thực hiện lệnh (execution).

BIU đ-a ra địa chỉ, đọc mã lệnh từ bộ nhớ, đọc/ghi dữ liệu từ các cổng vào hoặc bộ nhớ. Nói cách khác BIU chịu trách nhiệm đ-a địa chỉ ra bus và trao đổi dữ liệu với bus.

#### III.3. Đơn vị thực hiện lệnh (EU).

Trong EU có khối điều khiển (control unit, CU). Chính tại bên trong khối điều khiển này có mạch giải mã lệnh. Mã lệnh đọc vào từ bộ nhớ đ- ợc đ- a đến đầu vào của bộ giải mã, các thông tin thu đ- ợc từ đầu ra của nó sẽ đ- ợc đ- a đến mạch tạo xung điều khiển, kết quả thu đ- ợc là các dãy xung khác nhau tuỳ theo mã lệnh, để điều khiển hoạt đông của các bộ phân bên trong và bên ngoài CPU.

Trong EU có khối số học và lôgic (arithmatic and logic unit, ALU) chuyên thực hiện các phép tính số học và logic mã toán tử của nó nằm trong các thanh ghi đa năng. Kết quả th- ờng đ- ơc đặt về thanh ghi AX.

Ngoài ra trong EU còn có các thanh ghi đa năng (registers: AX, BX, CX, DX, SP, BP, SI, DI), thanh ghi cờ FR (flag register) mà công dụng của chúng sẽ đựoc đề cập đến trong phần sau.

Tóm lại, khi CPU hoạt động EU sẽ cung cấp thông tin về địa chỉ cho BIU để khối này đọc lệnh và dữ liệu, còn bản thân nó thì giải mã và thực hiện lệnh.

## III.4. Các thanh ghi.

Các thanh ghi đa năng (general registers) Có nhiệm vụ ghi tham số cho mã lệnh, đây cũng là nơi lệnh trả kết quả về sau khi đ-ợc thực hiện. Những thanh ghi đa năng của vi xử lý 16 bit là:

- AX (accumulator) rộng 16 bit, đ-ợc chia làm hai phần: 1 byte cao AH và 1 byte thấp AL. Đây là thanh ghi quan trọng nhất và chuyên đ-ợc dùng để chứa kết quả các thao tác lệnh. Cả ba cách viết AX, AH, AL đều có thể sử dụng nh- nững thanh ghi riêng biệt.
- **BX** (base) thanh ghi cơ sở, rộng 16 bit, cũng đ-ợc chia ra làm BH và BL. Đây là thanh ghi th-ờng dùng chứa địa chỉ cơ sở của một bảng dùng trong lệnh XLAT, Cả ba cách viết BX, BH, BL đều có thể sử dụng nh- những thanh ghi riêng biệt.
- CX (count) bộ đếm, rộng 16 bit. Đ-ợc chia ra làm CH và CL. Thanh ghi CX đ-ợc ùng để chứ số lần lặp trong tr-ờng hợp các lệnh LOOP. Thanh ghi thấp CL đ-ợc dùng để chứa (nhớ) số lần quay hoặc dịch của các lệnh quay (rotate) và dịch (shift).
- DX (data) thanh ghi dữ liệu, rộng 16 bit. Thanh ghi này cùng thanh ghi AX tham gia vào các thao tác của phép nhân hoặc chia các số 16 bit. DX còn dùng để chứa địa chỉ 16 bit của các cổng cứng (dài hơn 8 bit) trong các lệnh truy nhập các cổng ngoại vi (I/O port).

Các thanh ghi đoan (segment registers) dùng để ghi đia chỉ một đoan bộ nhớ. Vi mạch 8088/8086 có 20 đ-ờng dây trên bus địa chỉ. Do các thanh ghi con trỏ cà thanh ghi chỉ số chỉ rông 16 bit nên không thể đinh địa chỉ cho toàn bô nhớ vật lý của máy tính là  $(2^{20} = 1.048.576 = 1 \text{Mbyte})$ . Vì vậy trong chế đô thực (real mode) bô nhớ đ-ơc chia làm nhiều đoan để một thanh ghi con trỏ 16 bit có thể quản lý đ-ơc. Các thanh ghi đoan 16 bit sẽ chỉ ra đia chỉ đầu của 4 đoan trong bô nhớ, dung 1- ơng lớn nhất của mỗi đoan nhớ sẽ dài  $2^{16} = 64$  Kbyte và tai một thời điểm nhất đinh bô vi xử lý chỉ làm việc đ- ơc với 4 đoan nhớ 64Kbyte này. Việc thay đổi giá tri của các thanh ghi đoan làm cho các đoan có thể dịch chuyển linh hoat trong không gian 1 Mbyte, vì vây các đoan có thể nằm cách nhau khi thông tin cần l-u trong chúng đòi hỏi dung l-ơng đủ 64 Kbyte hoặc cũng có thể nắm trùm nhau do có những đoan không dùng hết đô dài 64 Kbyte và vì thế các đoan khác có thể bắt đầu nối tiếp ngay sau đó. Đia chỉ của ô nhớ nằm ở đầu đoan đ- ơc ghi trong một thanh ghi đoan 16 bit, địa chỉ này gọi là địa chỉ cơ sở. M- ời sáu bit này t-ơng ứng với các đ-ờng dây địa chỉ từ A4 đến A20. Nh- vây giá tri vật lý của địa chỉ đoan là giá tri trong thanh ghi đoan dịch sang trái 4 vi trí. Điều này t-ơng đ-ơng với phép nhân với  $2^4 = 16$ . Đia chỉ của các ô nhớ khác nằm trong đoan tính đ-ơc bằng cách công thêm vào đia chỉ cơ sở một giá trị gọi là địa chỉ lệch hay đô lệch

(offset), gọi nh- thế vì nó ứng với khoảng lệch của toạ độ một ô nhớ cụ thể nào đó so với ô đầu đoạn. Độ lệch này đ-ợc xác định bởi các thanh ghi 16 bit khác đóng vai trò thanh ghi lệch (offset register). Nguyên tắc này dẫn đến công thức tính địa chỉ vật lý (physical address) từ địa chỉ đoạn (segment) trong thanh ghi đoạn và địa chỉ lệch (offset) trong thanh ghi con trỏ nh- sau:

## Địa chỉ vật lý = Thanh ghi đoạn x 16 + Thanh ghi lệch

Việc dùng hai thanh ghi để nhớ thông tin về địa chỉ thực chất tạo ra một loại đia chỉ gọi là đia chỉ logic và đ- ợc ký hiệu nh- sau:

### Thanh ghi đoạn: Thanh ghi lệch hay segment:offset.

Địa chỉ kiểu **segment : offset** là logic vì nó tồn tại d-ới dạng giá trị của các thanh ghi cụ thể bên trong CPU và khi cần thiết truy nhập ô nhớ nào đó thì nó phải đổi ra địa chỉ vật lý để rồi đ-a lên bus địa chỉ. Việc chuyển đổi này do một bộ tạo đia chỉ thực hiện (phần tử  $\Sigma$  trên hình 3-1).

Vi xử lý 16 bit có 4 thanh ghi đoạn nh- sau:

- CS (code segment) là thanh ghi đoạn mã 16 bit. thanh ghi này phối hợp với con trỏ lệnh IP để ghi địa chỉ mã lệnh trong bộ nhớ. Địa chỉ đầy đủ là CS:IP.
- DS (data segment) là thanh ghi đoạn 16 bit cho một đoạn dữ liệu. Thanh ghi này phối hợp với hai thanh ghi chỉ số SI và DI để đánh địa chỉ cho dữ liệu. Địa chỉ đầy đủ cho dữ liệu cần đọc vào là DS:SI, cho dữ liệu cần ghi ra là DS:DI.
- SS (stack segment) là thanh ghi đoạn 16 bit cho một ngăn xếp. Địa chỉ đỉnh của ngăn xếp đ- ợc biểu diễn cùng với con trỏ ngăn xếp SP là SS:SP.
- ES (extra segment) là thanh ghi dữ liệu phụ có chiều dài 16 bit. Th-ờng được dùng để đánh địa chỉ một chuỗi. ES:DI là địa chỉ chuỗi cần viết đến (chuỗi đích) và DS:SI là địa chỉ chỗi đọc vào (chuỗi nguồn).

Các thanh ghi con trỏ và chỉ số có thể đ-ợc dùng nh- một thanh ghi đa năng 16 bit. Vi mạch 8088 có tất cả ba thanh ghi con trỏ là (IP, BP, SP) và hai thanh ghi chỉ số (SI, DI). Nhiệm vụ của từng thanh ghi nh- sau:

- IP (instruction pointer) là con trỏ chỉ tới lệnh máy tiếp theo. Lệnh này nằm trong bô nhớ mà địa chỉ đoạn đ-ợc ghi trong CS. Nh- vậy địa chỉ của mã k=lệnh này là CS:IP.
- BP (base pointer) là con trỏ cơ sở trỏ về dữ liệu bộ nhớ mà địa chỉ đoạn đ- ợc ghi trong SS. Đia chỉ đầy đủ sẽ là SS:BP.
- SP (stack pointer) là con trỏ ngăn xếp luôn trỏ vào đỉnh ngăn xếp mà địa chỉ đoạn đ- ợc ghi trong SS. Địa chỉ đầy đủ của dữ liệu là DS:SP.
- SI (source index) là chỉ số nguồn, trỏ vào dữ liệu mà địa chỉ đoạn đ-ợc ghi trong DS. Địa chỉ đầy đủ của dữ liệu là DS:SI.
- DI (destination index) là chỉ số đích, cũng trỏ vào đoạn dữ liệu mà địa chỉ đoạn ghi trong DS. Địa chỉ đầy đủ của đoạn dữ liệu là DS:SI.

Thanh ghi cờ FR (flag register) đây là thanh ghi khá đặc biệt trong CPU, dùng để ghi trạng thái kết quả các phép xử lý trong đơn vị số học và logic ALU hoặc một trạng thái hoạt đọnh của EU. Dựa vào các cờ này ng-ời lập trình có thể có các lệnh thích hợp tiếp theo cho bộ vi xử lý (các leẹnh nhảy có điều kiện). Thanh ghi này là một thanh ghi 16 bit trong 8088/8086. Nh- ng chỉ có 9 bit trong thanh ghi đ- ợc đinh nghĩa và sử dung, đó là:

| X | X | X | X | O | D | I | T | S | Z | X | A | X | P | X | C |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
|   |   |   |   |   | _ |   |   |   |   |   |   |   |   |   |   |

x: bit không đ-ợc định nghĩa.

Hình 3-2. Sơ đồ thanh ghi cờ của bộ vi xử lý 8086/8088.

- Bit 0: CF (carry flag) cò nhớ, CF=1 khi có nhớ hoặc m- ợn từ MSB.
- **Bit 2: PF** (parity flag) cờ parity, PF phản ảnh tính chấn (parity) của tổng số bit 1 có trong kết quả. Cở PF =1 khi tổng số bit 1 trong kết quả là chấn (even parity, parity chấn).
- **Bit 4: AF** (auxliary carry flag) cờ nhớ phụ dùng cho các phép tính với mã BCD. AF = 1 khi có nhớ hoặc m- ợn từ một số BCD thấp (4 bit thấp) sang một số BCD cao (4 bit cao).
- Bit 6: ZF (zero flag) cờ rỗng, ZF = 1 khi kết quả bằng 0.
- Bit 7: SF (sing flag) cờ dấu, SF = 1 khi kết quả âm.
- Bit 8: TF (trap flag) cờ bẫy, TF = 1 khi vi xử lý ở trong chế độ chạy từng lệnh (chế độ này dùng khi cần tìm lỗi trong một ch- ơng trình).
- Bit 9: IF (interrupt enable flag) cờ cho phép ngắt, IF = 1 cho phép các yêu cầu ngắt che đ- ơc (maskable interrupt) đ- ơc tác đông.
- **Bit A: DF** (direction flag) cờ h-ớng. DF = 1 khi CPU làm việc với chuỗi ký tự theo thứ tự từ phải sang trái (lùi).
- Bit B: OF (overflow) cờ tràn, OF = 1 khi kết quả v- ợt ra ngoài giới hạn, xảy ra đối với phép tính có dấu.

# CH□ONG IV . LỆNH VÀ CHẾ ĐỘ ĐỊA CHỈ

#### I. Cấu trúc mã lệnh

Quy trình thực hiện một lệnh trong bộ vi xử lý đ-ợc chia làm ba giai đoạn: Lấy lệnh (feeching), giải mã lệnh (decording) và xử lý lệnh (excution). Những bộ VXL cổ điển 8 bit tiến hành ba giai đoạn trên một cách tuần tự. Từ các bộ VXL 16 bit trở đi, bộ VXL dùng pipeline (xen kẽ dòng lệnh) để tiết kiệm thời gian xử lý. Mã lệnh dành cho VXL đ-ợc viết d-ới dạng mã nhị phân. Để con ng-ời có thể lập trình và hiểu đ-ợc VXL, ng-ời ta dùng hợp ngữ (assembly language) để miêu tả các lệnh máy bằng tổ hợp các ký tự gợi nhớ (mnemonic).

Một lệnh mô tả bằng mã nhị phân có thể dài từ 1 đến 6 byte. Cấu trúc chung của một mã lệnh bao gồm:

- Prefix đi tr-ớc mã lệnh.
- Mã toán (operation code) phân biệt đó là lệnh gì, ví dụ với lệnh dịch chuyển MOV có mã toán là 100010.
- Toán hạng (operand) cho biết cái gì đ-ợc xử lý (nội dung của thanh ghi hay bộ nhớ).
- Địa chỉ trực tiếp (2 byte).

Nội dung của mã lệnh đ-ợc quy định khá chặt chẽ. hình 4-1 d-ới đây cho thấy cấu trúc nhị phân của một lệnh dịch chuyển **MOV đích, nguồn** dùng để chuyền dữ liêu giữa 2 thanh ghi hoặc giữa ô nhớ và thanh ghi.

| 1 | 0 | 0  | 0     | 1 | 0 |   |   |     |        |     | Địa chỉ   | Địa chỉ  |
|---|---|----|-------|---|---|---|---|-----|--------|-----|-----------|----------|
|   |   | Mã | lệnh  |   |   | D | W | MOD | REG    | M/R | phần thấp | phần cao |
|   |   | В  | yte 1 |   |   |   |   | 4   | Byte 2 |     | Byte 3    | Byte 4   |

Hình 4-1: Cấu trúc mã lệnh

- **Bit D** (direction) chỉ h-ớng cho thanh ghi REG. D=1 chỉ dữ liệu đi đến REG; D=0 thì chỉ dữ liệu đi từ REG.
- **Bit W** (Word) chỉ xem thanh ghi đ-ợc dùng là 8 bit hay 16 bit (1 word). W=1 có nghĩa là thanh ghi 16 bit đ-ợc dùng. Bảng 4-1 cho thấy cách mã hoá các thanh ghi trong bộ VXL:
- Hai bit MOD (mode, chế độ) và ba bit R/M (register/memory, thanh ghi/bộ nhớ) tạo ra 5 bit, dùng để chỉ *chế độ địa chỉ* của lệnh. Những chế độ này đ-ợc quy định trong bảng 4-1. Bảng 4-2 cho thấy cách mã hoá các chế độ địa chỉ (cách tìm ra các toán hạng) bằng các bit này.

**Bảng 4-1:** Cách mã hoá các thanh ghi trong bộ VXL.

| Thanh ghi<br>W=1 | Thanh ghi<br>W=0 | Mã REG | • | Thanh ghi đoạn | Mã |
|------------------|------------------|--------|---|----------------|----|
| AX               | AL               | 000    | • | ES             | 00 |
| BX               | BL               | 011    |   | CS             | 01 |
| CX               | CL               | 001    |   | SS             | 10 |
| DX               | DL               | 010    |   | DS             | 11 |
| SP               | AH               | 100    |   |                |    |
| DI               | BH               | 111    |   |                |    |
| BP               | CH               | 101    |   |                |    |
| SI               | DH               | 110    |   |                |    |

**Bảng 4-2:** Phối hợp MOD và R/M để tao ra các chế đô địa chỉ.

| MOD | 00                  | 01               | 10                | 1        | 1         |
|-----|---------------------|------------------|-------------------|----------|-----------|
| R/M |                     |                  |                   |          |           |
|     |                     |                  |                   | W=0      | W=1       |
| 000 | [BX] + [SI]         | [BX] + [SI] + d8 | [BX] + [SI] + d16 | AL       | AX        |
| 001 | [BX] + [DI]         | [BX] + [DI] + d8 | [BX] + [DI] + d16 | CL       | CX        |
| 010 | [BP] + [SI]         | [BP] + [SI] + d8 | [BP] + [SI] + d16 | DL       | DX        |
| 011 | [BP] + [DI]         | [BP] + [DI] + d8 | [BP] + [DI] + d16 | BL       | BX        |
| 100 | [SI]                | [SI] + d8        | [SI] + d16        | AH       | SP        |
| 101 | [DI]                | [DI] + d8        | [DI] + d16        | СН       | BP        |
| 110 | d16                 | [BP] + d8        | [BP] + d16        | DH       | SI        |
|     | (Địa chỉ trực tiếp) |                  |                   |          |           |
| 111 | [BX]                | [BX] + d8        | [BX] + d16        | BH       | DI        |
|     | Ch                  | ế độ bộ nhớ      |                   | Chế độ 1 | thanh ghi |

Ghi chú: - d8: disp. 8 bit, d16: disp. 16 bit.

- Các gía trị cho trong các cột 2, 3, 4 là các địa chỉ hiệu dụng (EA) sẽ đ- ợc cộng với DS để tạo ra địa chỉ vật lý (riêng BP phải đ- ợc cộng với SP).

Ví dụ 1: Mã hoá các lệnh: a. MOV CL,[BX]; b. MOV 0F3H[SI],CL. a. MOV CL, [BX]

| 1 ( | 0 0 | 0     | 1    | 0     | 1        | 0    | 0    | 0         | 0       | 0   | 1        | 1         | 1   | 1    | ]     |
|-----|-----|-------|------|-------|----------|------|------|-----------|---------|-----|----------|-----------|-----|------|-------|
|     | Các | hit n | nã h | _<br> | <b>—</b> |      |      | ==<br>nhớ | -<br>có | địa | —<br>chỉ | =<br> -20 | RY. | _    |       |
|     | Chu |       |      |       |          |      |      |           |         |     |          |           |     | nanl | n ghi |
|     |     | b.    | MC   | )V(   | )F3I     | H[SI | ], C | L         |         |     |          |           |     |      |       |

| 1 | C | ) | 0 | 0 | 1 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 1 | 0 | 0 | 1 | 1 |
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| _ |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |   |

- Các bit mã hoá CL; ô nhớ có đia chỉ DS:SI; ..... chuyển 1 bite;
- Opcode. Chuyển từ thanh ghi; = d8 = F3H.

#### II. Tập lệnh của bô vi xử lý.

Mỗi bộ vi xử lý có một tập lệnh xác định, các bộ vi xử lý thế hệ sau th-ờng có tập lệnh đ-ợc bổ sung, mở rộng hơn so với các bộ vi xử lý thế hệ tr-ớc nó, điều đó có nghĩa các bộ vi xử lý thế hệ sau có thể chạy đ-ợc các ch-ơng trình viết cho các bộ vi xử lý tr-ớc. Nh-ng ng-ợc lại thì không hoàn toàn đúng.

Nh- đã nói trên đây, chúng ta lấy bộ vi xử lý Intel 8088 làm cơ sở để nghiên cứu những vấn đề kỹ thuật của các bộ vi xử lý khác. Vì vậy ở đây chúng ta cũng sẽ nghiên cứu tập lệnh của chính bộ vi xử lý này.

Tập lệnh của 8086/8088 gồm hơn 100 ký hiệu gợi nhớ (mnemonic) của lệnh ngôn ngữ assembler cơ sở, để quy định cho bộ vi xử lý phải làm gì. Mỗi lệnh cơ sở có thể có nhiều biến cách. Ví dụ có tới 28 biến cách khác nhau cho lệnh dịch chuyển cơ sở (MOV) ... . Tuy nhiên trong ch- ơng trình môn học này, chúng ta chỉ xem xét một số lệnh cần thiết theo mục tiêu của môn học. Các lệnh mà chúng ta sẽ nghiên cứu đ- ợc chia làm 6 nhóm:

- 1. Nhóm lênh truyền dữ liêu.
- 2. Nhóm lệnh số học.
- 3. Nhóm lệnh logic.
- 4. Nhóm lệnh so sánh.
- 5. Nhóm lệnh điều khiển ch-ơng trình.
- 6. Các lệnh đặc biệt.

# II.1 . Nhóm lệnh truyền dữ liệu (không ảnh h- ởng đến các cờ).

**MOV** lệnh di chuyển dữ lệu cơ bản . Lệnh này cóthể sử dụng để di chuyển byte (8 bit) hoặc lời (16 bit) của dữ liệu. Cấu trúc lệnh :

## MOV đích, nguồn.

Trong đó toán hạng đích và gốc có thể tìm theo các địa chỉ khác nhau, nh-ng phải có cùng độ dài và không đ-ợc phép đồng thời là 2 ô nhớ hoặc 2 thanh ghi đoan.

Các ví dụ cho trong bảng 4-3:

Bảng 4-3 các ví dụ về lệnh MOV.

| Ðích        | Nguồn     | Ví dụ          | Giải thích                               |
|-------------|-----------|----------------|------------------------------------------|
| 1 Bộ nhớ    | Thanh ghi | MOV 100H, AX   | - chuyển nôi dung trong AX vào vị trí    |
|             | _         |                | nhớ 100H.                                |
| 2 Thanh ghi | Bộ nhớ    | MOV AX, MEM1   | - Chuyển nội dung trong vị trí nhớ do    |
| _           |           | ,              | nhãn MEM1 chỉ ra vào thanh ghi AX.       |
| 3 Thanh ghi | Thanh ghi | MOV AX, BX     | - Chuyển nội dung trong BX vào thanh     |
|             |           |                | ghi AX.                                  |
| 4 Thanh ghi | Tức thời  | MOV AX, 0FFFFH | - Chuyển giá trị hằng số FFFFH vào       |
|             |           |                | thanh ghi AX; số 0 ở đầu đ-ợc dùng để    |
|             |           |                | phân biệt và chỉ rõ FFFFH là một giá trị |
|             |           |                | hằng chứ không phải là một nhãn.         |
|             |           |                |                                          |

### XCHG -exchange two operands (hoán đổi nội dung 2 toán hạng).

Viết lệnh: XCHG Đích, Nguồn

Trong đó toán hạng đích và nguồn có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau, nh- ng phải có cùng độ dài và không đ-ợc phép đồng thời là 2 ô nhớvà cũng không đ-ợc là thanh ghi đoạn.

Ví du:

XCHG AH, AL ; tráo nội dung AH và AL.

XCHG AL, [BX] ; tráo nội dung AL với ô nhớ có địa chỉ DS:BX.

**IN- Input data from a port** (Đọc dữ liệu từ cổng vào thanh Acc)

Viết lệnh: IN Acc, Port

Port là địa chỉ 8 bit của cổng, nó có thể có giá trị trong khoảng 00H..FFH.

Nếu Acc là AL thì dữ liệu 8 bit đ-ợc đ-a vào từ cổng Port.

Nếu Acc là AX thì dữ liệu 16 bit đ-ợc đ-a vào từ cổng Port và Port+1. Có thể biểu diễn địa chỉ cổng thông qua thanh ghi DX và nh- vậy địa chỉ cổng đ-ợc địa chỉ hoá linh hoạt hơn. Lúc này địa chỉ cổng nằm trong dải 0000H..FFFH và lênh đ-ợc viết nh- sau:

IN Acc, DX

Trong đó DX phải đ-ợc gán từ tr-ớc giá trị ứng với cổng.

OUT- Output a byte or word to a port ( Đ- a dữ liệu ra cổng từ Acc).

Ngô Nh- Khoa

Viết lệnh: OUT Port, Acc

Nếu Acc là AL thì dữ liệu 8 bit đ-ợc đ-a ra cổng Por

Nếu Acc là AH thì dữ liệu 16 bit đ- ợc đ- a ra cổng Port và cổng Port+1.

T- ơng tự với lệnh **IN**, ở đây cũng có thể dùng thanh ghi DX để chứa địa chỉ cổng. Khi đó lệnh đ- ợc viết nh- sau:

OUT DX, Acc.

Thanh ghi DX phải đ-ợc nạp địa chỉ cổng từ tr-ớc.

**LEA** (load effective address). Lệnh nạp địa chỉ hiệu dụng vào thanh ghi, nó không di chuyển nội dung chứa trong địa chỉ đó. Đây là lệnh để tính địa chỉ lệch hoặc địa chỉ của ô nhớ chọn làm gốc rồi nạp vào thanh ghi đã chọn.

Viết lệnh: **LEA Đích, nguồn.** trong đó:

- Đích th- ờng là một trong các thanh ghi BX, CX, DX, BP, SI, DI.
- Nguồn là tên biến trong đoạn DS đ- ợc chỉ rõ trong lệnh hoặc ô nhớ cụ thể.

Ví du:

LEA DX, MSG; Nap địa chỉ lệch của bản tin MSG vào DX.

LEA CX, [BX] [DI] ; Nạp vào CX địa chỉ hiệu dụng do

; BX và DI chỉ ra: EA=BX+DI.

**PUSH/POP** Thanh ghi ngăn xếp là nơi rất thuận tiện để cất giữ tạm dữ liệu và các toán hạng cần nhớ của ch-ơng trình. Ví dụ, một ch-ơng trình có thể muốn cất lại các nội dung trong thanh ghi AX để dùng trong một số thao tác sau này. Để thực hiện nhiệm vụ đó có thể dùng các lệnh **PUSH** và **POP**.

- PUSH Cất dữ liệu vào ngăn xếp.

Viết lệnh: PUSH nguồn

Mô tả:  $SP \leftarrow SP - 2$ 

Nguồn  $\rightarrow \{SP\}$ .

trong đó toán hạng gốc có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau: có thể là các thanh ghi đa năng, thanh ghi đoạn hoặc ô nhớ. Lệnh này th-ờng dùng với lệnh POP nh- một cặp đối ngẫu để xử lý các dữ liệu và trạng thái của chu-ơng trình chính khi vào/ra ch-ơng trình con.

Ví dụ:

PUSH BX; cất BX vào ngăn xếp, tại vị trí do SP chỉ ra.

PUSH Table[BX] ; cất 2 byte của vùng dữ liệu DS

; có đia chỉ đầu tai (Table+BX).

- POP Lấy dữ liệu từ ngăn xếp.

Viết lệnh: **POP Đích** Mô tả: Đích  $\rightarrow$  {SP}. SP  $\leftarrow$  SP + 2

trong đó toán hạng gốc có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau: có thể là các thanh ghi đa năng, thanh ghi đoạn (nh- ng không đ- ợc là thanh ghi đoạ mã CS) hoặc ô nhớ. Dữ liệu để tại ngăn xếp không thay đổi. Giá trị của SS không thay đổi.

Ví du:

POP DX ; lấy 2 byte từ đỉnh ngăn xếp, đ- a vào DX. PUSH Table[BX] ; lấy 2 byte ở đỉnh ngăn xếp rồi để tại vùng DS

; có đia chỉ đầu tai (Table+BX).

**PUSHF/POPF** Các nội dung của thanh ghi cờ có thể đ-ợc gửi vào hay lấy ra khỏi ngăn xếp bằng các lệnh **PUSPF** và **POPF**.

- PUSHF Cất nội dung thanh ghi cờ vào ngăn xếp.

Viết lệnh: PUSHF Mô tả:  $SP \leftarrow SP - 2$  $RF \rightarrow \{SP\}$ .

Dữ liệu để tai thanh ghi cờ không thay đổi. SS không thay đổi.

- POPF Lấy 1 từ, từ đỉnh ngăn xếp đ- a vào thanh ghi cờ.

Viết lệnh: POPF

Mô tả:  $RF \rightarrow \{SP\}$ .

 $SP \leftarrow SP + 2$ 

Sau lệnh này dữ liệu để tại ngăn xếp không thay đổi. SS không thay đổi.

# II.2. Nhóm lệnh số học (là nhóm lệnh có ảnh h- ởng đến cờ).

Các lệnh số học bao gồm bốn phép tính số học cơ bản là cộng, trừ , nhân, chia và đảo dấu toán hạng.

ADD/SUB Dạng tổng quát của các lệnh cộng (add) và trừ (subtract) là:

ADD đích, nguồn SUB đích, nguồn

Mô tả: ADD: Đích ← Đích + Nguồn SUB: Đích ← Đích - Nguồn

trong đó các toán hạng đích, nguồn có thể tìm đ-ợc theo các địa chỉ khác nhau, nh- ng phải chứa dữ liệu có cùng độ dài và không đ-ợc phép đồng thời là hai ô nhớ và cũng không đ- ợc là thanh ghi đoan.

Bảng 4-4 tóm tắt các loại khác nhau của các toán hạng đích và nguồn dùng trong các lệnh cộng và trừ:

Bảng 4-4. các dạng toán hạng trong lệnh ADD/SUB:

| Đích (nơi đến) | Nguồn (gốc) |
|----------------|-------------|

| Thanh ghi | Thanh ghi          |
|-----------|--------------------|
| Thanh ghi | Bộ nhớ             |
| Bộ nhớ    | Thanh ghi          |
| Bộ nhớ    | Tức thời (hằng số) |
| Thanh ghi | Tức thời(hằng số)  |

Ví du 1:

ADD AX, BX ;  $AX \leftarrow AX+BX$ ADD AL, 74H ;  $AX \leftarrow AX+74H$ SUB CL, AL ;  $CL \leftarrow CL - AL$ SUB AX, 0405H ;  $AX \leftarrow AX - 0405H$ .

Ví dụ 2: Viết đoạn ch-ơng trình ngôn ngữ assembly để cộng 5H với 3H, dùng các thanh ghi AL, BL.

MOV AL, 05H ; AL  $\leftarrow$  05H MOV BL, 03H ; BL  $\leftarrow$  03H

ADD AL, BL ; AL  $\leftarrow$  05H+03H =08H

MOV 100H, AL ; Di chuyển kết quả từ AL vào vị trí nhớ DS:100H.

MUL/DIV Dạng tổng quát của lệnh nhân (multiply, MUL) và chia (divide, DIV) là:

MUL số nhân nguồn DIV số chia nguồn

trong đó số nhân nguồn (toán hạng gốc) có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau. Khi dùng lệnh nhân, số đ-ợc nhân phải đ-ợc chuyển vào thanh ghi AX hoặc AL. Còn số nhân thì có thể chuyển vào thanh ghi khác bất kỳ hoặc một địa chỉ nhớ.

Ví du 2:

MUL BX; số nhân nằm trong thanh ghi BX

MUL MEM1; số nhân nằm trong địa chỉ nhớ mang nhãn MEM1

Khi hai byte nhân với nhau thì kết quả đ-ợc gửi l-u vào thanh ghi AX.

Ví dụ 3. Viết đoạn ch-ơng trình nhân 5H với 3H, dùng thanh ghi CL.

MOV AL, 05H ; AL  $\leftarrow$  05H (số đ- ợc nhân)

 $\begin{array}{ll} \text{MOV CL, 03H} & ; \text{ CL} \leftarrow \text{03H (số nhân)} \\ \text{MUL CL} & ; \text{ AL} \leftarrow \text{0FH (kết quả)} \\ \text{MOV MEM1, AL} & ; \text{chuyển kết quả (0FH)} \\ \end{array}$ 

; từ AL vào vị trí nhớ có nhãn MEM1.

Khi nhân hai lời (16 bit) với nhau thì số đ-ợc nhân phải chuyển vào thanh ghi AX, còn số nhân có thể ở trong một thanh ghi khác bất kỳ hoặc trong vị trí nhớ 16 bite. kết quả sẽ là con số 32 bit (hoặc hai lời) và đ-ợc chứa trong các thanh ghi

DX và AX. Lời có trọng số lớn sẽ ở trong thanh ghi DX và lời có trọng số nhỏ sẽ ở trong thanh ghi AX.

Ví dụ 4. Viết đoạn ch-ơng trình để nhân 3A62H với 2B14H.

MOV AX, 3A62H ; AX  $\leftarrow 3A62H$  MOV CX, 2B14H ; CX  $\leftarrow 2B14H$ 

MUL CX ; DXAX  $\leftarrow$  tích = 289C63A8H

Các lệnh chia, về cơ bản, cũng giống nh- các lệnh nhân. Trong phép chia cỡ byte, số chia là một byte có thể ở trong một thanh ghi hoặc một vị trí nhớ. Số bị chia phải là một số không dấu 16 bit chứa trong thanh ghi AX. Kết quả th-ơng số sẽ ở trong thanh ghi AL, còn số d- thì ở trong thanh ghi AH. Đối với phép chia cỡ lời thì số chia 16 bit có thể đặt trong thanh ghi hoặc một vị trí nhớ. Còn số bị chia phải là một số không dấu 32 bit đ-ợc đặt trong các thanh ghi DX và AX. Thanh ghi DX sẽ giữ lời có trọng số cao, thanh ghi AX sẽ giữ lời có trọng số thấp. Kết quả th-ơng đặt trong thanh ghi AX, còn số d- đặt trong thanh ghi DX.

Ví du 5: Viết đoan ch-ơng trình để chia 6H cho 3H, dùng thanh ghi CL.

MOV AX, 0006H ; AX  $\leftarrow$  6H MOV CL, 03H ; CL  $\leftarrow$  3H

DIV CL ; AHAL  $\leftarrow$  00H (số d-), 02H (th-ong số)

Chú ý: 6H đ-ợc đ-a vào thành 0006H để lấp đầy toàn bộ thanh ghi AX. Nh-vậy các byte trọng số cao của AX sẽ bị xoá để tránh bị lỗi.

Ví dụ 6: Viết đoạn ch-ơng trình để chia 1A034H cho 1002H, dùng thanh ghi BX

MOV AX, 0A034H ; AX  $\leftarrow 0A034H$  MOV DX, 0001H ; DX  $\leftarrow 0001H$  MOV BX, 1002H ; BX  $\leftarrow 1002H$ 

DIV BX ; DXAX  $\leftarrow$  00H (số d-)1AH (th-ong số)

INC/DEC Đây là lệnh tăng (increment) và giảm (decrement). Lệnh tăng sẽ cộng thêm một đơn vị vào toán hạng, còn lệnh giảm sẽ trừ một đơn vị vào toán hạng. Các lệnh này rất cần đối với thao tác đếm. Dạng tổng quát của các lệnh INC và DEC là:

INC đích Mô tả: Đích  $\leftarrow$  Đích +1 DEC đích Mô tả: Đích  $\leftarrow$  Đích -1

Toán hạng đích có thể là một thanh ghi hoặc một vị trí nhớ bất kỳ, có thể là 1 lời 16 bit hoặc 1 byte; có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau.

Chú ý:

- Trong lệnh tăng, nếu Đích = FFH (hoặc FFFFH) thì Đích + 1 = 00H (hoặc 0000H) mà không ảnh h-ởng đến cờ nhớ. Lệnh này cho kết quả t-ơng đ-ơng nh- lệnh **ADD Đích, 1** nh- ng chạy nhanh hơn.

- Trong lệnh giảm, nếu đích là 00H (hoặc 0000H) thì Đích -1 = FFH (hoặc FFFFH) mà không ảnh h-ởng đến cờ nhớ CF. Lệnh này cho kết quả t-ơng đ-ơng với lệnh **SUB Đích, 1** nh- ng chạy nhanh hơn.

**NEG- Negative a Operand** (lấy bù 2 của một toán hạng hay đảo dấu toán hạng).

Viết lệnh: NEG Đích

Ví du:

NEG AH ; AH  $\leftarrow$  0 - (AH)

NEG BYTE PTR[BX] ; lấy bù 2 của ô nhớ do BX chỉ ra trong DS.

### II.3. Nhóm lênh logic (có ảnh h- ởng đến cờ).

Các lệnh logic nhằm thực hiện các phép tính Boolean NOT, AND và OR. Lệnh NOT thì đảo tất cả các bit trong toán hạng (byte boặc lời). Các lệnh AND/OR thực hiện các phép tính AND/OR đối với một đôi bit trong toán hạng nguồn và toán hạng đích. Các lệnh này có thể dùng với các toán hạng cỡ lời hoặc cỡ byte.

NOT Lấy bù của một toán hạng, đảo bit của một toán hạng.

Viết lệnh: **NOT Đích.** M

Mô tả: Đích  $\leftarrow$  (Đích)

trong đó toán hạng đích có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau.

Lệnh này không tác động đến cờ.

Ví du 1: Xác định kết quả của đoan ch-ơng trình sau:

MOV BL, 00110011B

**NOT BL** 

MOV MEM1, BL

Nội dung của thanh ghi BL đ-ợc nạp vào là 00110011B. Sau khi thực hiện phép NOT thì nội dung của thanh ghi BL là 11001100B và giá trị này đ-ợc đ-a vaò vị trí nhớ đ-ợc chỉ ra bởi nhãn MEM1.

AND/OR: Và/Hoặc hai toán hạng. dạng tổng quát của lệnh AND/OR là:

AND Đích, Nguồn

OR Đích, Nguồn

trong đó toán hạng đích và nguồn có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau, nh-ng phải chứa dữ liệu cùng độ dài và không đ-ợc phép đồng thời là hai ô nhớ và cũng không đ-ợc là thanh ghi đoạn.

AND/OR sẽ thực hiện phép tính Boolean đối với các toán hạng nguồn và đích. Phép AND th-ờng dùng để che đi/giữ lại một vài bit nào đó của một toán hạng bằng cách nhân logic toán hạng đó với toán hạng tức thời có các bit 0/1 tại các vị trí cần che/giữ lại t-ơng ứng. Phép OR th-ờng dùng để lập một vài bit nào đó của toán hạng bằng cách cộng lôgic toán hạng đó với toán hạng tức thời có các bit 1 tại các vị trí t-ơng ứng cần thiết lập (toán hạng tức thời trong những tr-ờng hợp này còn đ-ợc gọi là mặt nạ).

Ví du 2 :

AND AL, BL; nội dung thanh ghi BL đ-ợc giao với nội dung trong

; thanh ghi AL và kết quả đ-ợc l-u trong thanh ghi ; AL(AX). Nếu con số trong AL là 00001101B và ; trong BL là 00110011B thì kết quả trong thanh ghi

; AL sau phép AND là: AL 0000001B.

OR AL, BL ; nội dung thanh ghi BL đ- ợc hợp với nội dung trong

; thanh ghi AL từng bit một và kết quả đ- ợc l- u trong

;thanh ghi AL(AX). Nếu con số trong AL là

; 00001101B và trong BL là 00110011B thì kết quả ;trong thanh ghi AL sau phép AND là: AL 0011111B.

Ví du 3:

AND BL, 0FH; che 4 bit cao của BL.

OR BL, 30H; lập 4 bit b4 và b5 của BL lên 1.

SAL- Shift arithmetically Left (Dịch trái số học)/ SHL- Shift (Logically) Left (Dich trái logic).

Viết lệnh: SAL Đích, CL

SHL Đích, CL

Mô tả:



Mỗi lần dịch MSB sẽ đ-ợc đ-a qua cờ CF và 0 đ-ợc đ-a vào LSB. Thao tác kiểu này đ-ợc gọi là dịch logic. CL phải đ-ợc chứa sẵn số lần dịch mong muốn. Thực chất mỗi lần dịch trái t-ơng đ-ơng với một lần làm phép nhân với 2 của số không dấu. Vì vậy ta có thể làm phép nhân số bị nhân không dấu với 2<sup>i</sup> bằng cách dịch trái số học số bị nhân i lần. Chính vì vậy thao tác này còn đ-ợc gọi là dịch trái số học.

Sau lệnh SAL/SHL, cờ CF mang giá trị cũ của MSB, vì vậy lệnh này cò dùng để tạo cờ CF từ giá trị của MSB làm điều kiện cho các lệnh nhảy có điều kiện. Còn cờ  $OF \leftarrow 1$  nếu sau khi dịch 1 lần mà bit MSB bị thay đổi so với tr-ớc khi dịch, cờ này không d- ợc xác định sau nhiều lần dịch.

Lệnh này cập nhật các cờ SF, ZF, PF. Trong đó PF chỉ có ý nghĩa khi toán hang là 8 bit; cờ AF không xác đinh.

SAR - Shift Arithmetically Right (Dịch phải số học).

Viết lênh: SAR Đích, CL

Mô tả:



Sau mỗi lần dịch phải, MSB đ-ợc giữ nguyên (nếu đây là bit dấu thì dấu luôn không đổi sau các lần dịch. Còn LSB đ-ợc đ-a vào cờ CF, CL phải đ-ợc chứa sấn số lần dịch mong muốn. Kiểu dịch này t-ơng đ-ơng với một lần chia cho 2của số có dấu. Vì vậy có thể thay phép chia cho 2

### **ROL - Rotate All Bit to the Left** (Quay vòng sang trái).

Viết lệnh: ROL Đích, CL

Mô tả:



Lệnh này dùng để quay toán hạng sang trái, MSB sẽ đ-ợc đ-a qua cờ CF và LSB. CL phải chứa số lần quay mong muốn.

Sau lệnh ROL cờ CF mang giá trị cũ của MSB, vì vậy lệnh này cò dùng để tạo cờ CF từ giá trị của MSB làm điều kiện cho các lệnh nhảy có điều kiện. Còn cờ OF ← 1 nếu sau khi dịch 1 lần mà bit MSB bị thay đổi so với tr- ớc khi dịch, cờ này không đ- ợc xác định sau nhiều lần dịch. Lệnh này tác động vào các cờ CF, OF.

Ví du:

ROL BX, 1; quay vòng sang trái thanh ghi BX. MOV CL, 4; đặt số lần quay vào thanh ghi CL.

ROL AL, CL ; quay vòng sang trái thanh ghi AL 4 lần.

# ROR - Rotate All Bit to the Right (Quay vòng sang phải).

Viết lệnh: ROR Đích, CL

Mô tả:



Lệnh này dùng để quay toán hạng sang phải, LSB sẽ đ-ợc đ-a qua cờ CF và MSB. CL phải chứa số lần quay mong muốn.

#### II.4. Nhóm lệnh so sánh.

### CMP - Compare Byte or Word (so sánh 2 byte hay 2 từ).

Viết lênh: CMP Đích, Gốc.

Trong đó toán hang đích và gốc có thể tìm đ- ơc theo các chế đô địa chỉ khác nhau, nh- ng phải chữa dữ liêu có cùng đô dài và không đ- ơc phép đồng thời là 2 ô nhớ.

Lệnh này chỉ tạo các cờ, không l-u kết quả so sánh; sau lệnh so sánh, các toán hang không bi thay đổi. lênh này th-ờng đ-ơc dùng để tao cờ cho các lênh nhảy có điều kiện.

Các cờ chính theo quan hệ đích và nguồn khi so sánh 2 số không dấu:

|              | CF | ZF |
|--------------|----|----|
| Đích = Nguồn | 0  | 1  |
| Đích > Nguồn | 0  | 0  |
| Đích < Nguồn | 1  | 0. |

TEST - And Operands to Update Flag (và 2 toán hang để tao cờ).

Viết lênh: TEST Đích, Nguồn

Trong đó toán hạng đích và nguồn có thể tìm đ-ợc theo các chế độ địa chỉ khác nhau, nh- ng phải chứa dữ liêu cùng đô dài và không đ- ơc phép đồng thời là 2 ô nhớ và cũng không đ- ơc là thanh ghi đoan. Sau lênh này các toán hang không bi thay đổi và kết quả không đ- ơc l- u giữ. Các cờ đ- ơc tao ra sẽ đ- ơc dùng làm điều kiện cho các lệnh nhảy có điều kiện. Lệnh này cũng có tác dung che nh- một mặt na.

Tác đông: Xoá: CF, OF

Cập nhất: PF, SF, ZF (PF chỉ liên quan đến 8 bit thấp)

Không xác đinh: AF.

Ví du:

TEST AH, AL TEST AH, 01H TEST BP, [BX][DI] ; Và AH với AL để tao cờ.

; Bit 0 của AH = 0?

; Và BP với ô nhớ DS:BX+DI.

## II.5 Các lênh điều khiển ch- ơng trình.

- Lệnh nhảy không điều kiện: Lệnh này khiến bộ vi xử lý bắt đầu thực hiện một lênh mới tai đia chỉ đ- ơc mô tả trong lênh.

Viết lênh: JMP Nhãn

Lệnh mới bắt đầu tai địa chỉ ứng với nhãn. Ch-ơng trình dịch sẽ căn cứ vào vi trí nhãn để xác đinh giá tri dịch chuyển.

- Lệnh nhảy có điều kiện: Lệnh này biểu diễn thao tác: nhảy (có điều kiện) tới nhãn, tức là chỉ thực hiện nhảy tới nhãn nếu điều kiên chỉ ra đúng. Nhãn phải nằm cách xa (dịch đi một khoảng) -128.. +127 byte so với lệnh tiếp theo sau lệnh nhảy có điều kiên. Ch-ơng trình dịch sẽ căn cứ vào vi trí của nhãn để xác định giá tri dịch chuyển.

Các lệnh này không tác động đến cờ.

Ng-ời ta phân biệt các kiểu nhảy có điều kiên:

+ Nhảy theo kiểu không dấu:

**JA/JNBE** - Jump if Above/ Jump if Not Below or Equal.

Viết lệnh: JA Nhãn

JNBE Nhãn

**JAE/JNB**- Jump if Above or Equal/ Jump if Not Below.

Viết lệnh: JAE Nhãn

JNB Nhãn

JB/JNAE- Jump if Below/ Jump if Not Above or Equal.

Viết lệnh: JB Nhãn

JNAE Nhãn.

Ví du 1:

CMP AL, 10H; so sánh AL với 10H.

JA MEM1 ; nhảy đến nhãn MEM1 nếu AL cao hơn 10H.

JB MEM2 ;nhảy đến nhãn MEM2 nếu AL thấp hơn 10H.

+ Nhảy theo kiểu có dấu:

**JG/JNLE-** Jump if Greater than/ Jump if Not Less than or Equal.

Viết lệnh: JG Nhãn

JNLE Nhãn.

JGE/JNL- Jump if Greater than or Equal/ Jump if Not Less than.

Viết lệnh: JGE Nhãn

JNL Nhãn.

JL/JNGE- Jump if Less than/ Jump if Not Greater than or Equal. JLE/JNG- Jump if Less than or Equal/ Jump if Not Greater than.

+ Nhảy theo kiểu đơn.

**JE/JZ**- Jump if Equal/ Jump if Zero.

JNE/JNZ- Jump if Not Equal/ Jump if Not Zero.

**JC**- Jump if Carry

JNC- Jump if Not Carry

JO- Jump if Overflow

**JNO**- Jump if Not Overflow

JS- Jump if Sign

JNS- Jump if Not Sign

JP/JPE- Jump if Parity/ Jump if Parity Even

JNP/JPO- Jump if Not Parity/ Jump if Parity Odd

- Lệnh lặp: Lệnh này dùng để lặp lại đoạn ch- ơng trình (bao gồm các lệnh nằm trong khoảng tử nhãn đến hết lệnh **LOOP Nhãn** cho đến khi số lần lặp CX=0. Điều này có nghĩa là tr- ớc khi vào vòng lặp, ta phải đ- a số lần lặp mong muốn vào thanh ghi CX và sau mỗi lần thực hiện lệnh **LOOP Nhãn** thì CX tự động giảm đi 1.

Ngô Nh- Khoa

Nhãn phải nằm cách xa (dịch một khoảng) -128 byte so với lệnh tiếp theo sau lệnh LOOP.

Lệnh này không tác động đến cờ.

Viết lệnh: LOOP Nhãn

Ví dụ:

XOR AL, Al ; xoá AL

MOV CX, 16; số lần lặp đ-a vào CX

Lap: INC AL ; tăng AL lên 1

LOOP Lap ; lặp lại 16 lần, AL =16.

- Lệnh JCXZ- Jump if CX is Zero (nhảy nếu CX = 0).

Viết lệnh: JCXZ Nhãn

Đây là lệnh nhảy có điều kiện tới nhãn nếu nội dung thanh đếm bằng 0 và không có liên hệ gì với cò ZF. Nhãn phải nằm cách xa (dịch đi một khoảng) -128.. +127 byte so với lệnh tiếp theo sau lệnh JCXZ. Ch- ơng trình dịch sẽ căn cứ vào vị trí nhãn để xác định giá trị dịch chuyển.

- Lệnh gọi ch-ơng trình con CALL: Lệnh này dùng để chuyển hoạt động của bộ vi xử lý từ ch-ơng trình chính (CTC) sang ch-ơng trình con (ctc). Nếu ctc ở cùng một đoạn mã với CTC thì ta có gọi gần. Nếu CTC và ctc nằm trong hai đoạn mã khác nhau thì ta có gọi xa. Gọi gần và gọi xa khác nhau về cách tạo địa chỉ trở về. Địa chỉ trở về là địa chỉ tiếp theo ngay sau lệnh CALL. Khi gọi gần thì chỉ cần cất IP của địa chỉ trở về, khi gọi xa thì phải cất cả CS và IP của địa chỉ trở về. Địa chỉ trở về đ-ợc tự động cất vào ngăn xếp khi bắt đầu thựuc hiện lệnh gọi và đ-ợc tự động lấy ra khi gặp lệnh trở về RET.

# -RET - Return from Procedure to Calling Program (Trở về CTC từ ctc).

Viết lệnh: RET

Khi gặp lệnh trở về RET, vi xử lý kết thúc ctc lấy lại địa chỉ trở về, bao gồm địa chỉ IP (tr-ờng hợp gọi gần) hoặc IP và CS (trong tr-ờng hợp gọi xa) của lệnh tiếp theo sau lệnh CALL, đ-ợc đặt trong ngặn xếp.

- INT - Interrupt Program Excution (Ngắt, gián đoạn ch-ơng trình đang chạy).

Viết lệnh: INT N, N = 0.. FFH

Mô tả: Các thao tác của bộ vi xử lý khi chạy lệnh INT:

- 1.  $SP \leftarrow SP 2$ .  $\{SP\} \leftarrow FR$
- 2. IF  $\leftarrow$  0 (cấm các ngắt khác tác động), TF  $\leftarrow$  0 (chạy suốt).
- 3.  $SP \leftarrow SP 2$ ,  $\{SP\} \leftarrow CS$ .
- 4.  $SP \leftarrow SP 2$ ,  $\{SP\} \leftarrow IP$ .

5. 
$$\{N \times 4\} \rightarrow IP, \{5N \times 4 + 2\} \rightarrow CS.$$

Mỗi lệnh ngắt ứng với một ch-ơng trình phục vụ ngắt khác nhau có địa chỉ lấy từ bảng véc tơ ngắt. Bảng này gômg 256 vec tơ, chứa địa chỉ của các ch-ơng trình phục vụ ngắt t-ơng ứng và chiếm 1 Kb RAM có địa chỉ thấp nhất.

Ví dụ nh- các ch-ơng trình phục vụ ngắt của BIOS, của DOS nh- IO.SYS, MSDOS.SYS.

Ví du:

**INT 21H** 

### III. Các chế độ địa chỉ

Những ph-ơng pháp định địa chỉ hay còn gọi là chế độ địa chỉ (addressing mod) đ-ợc dùng để vi xử lý tìm ra (định vị, addressing) các toán hạng cần thiết cho một lệnh nào đó. Một bộ vi xử lý có thể có nhiều chế độ địa chỉ, các chế độ địa chỉ này đ-ợc xác định ngay từ khi chế tạo bộ vi xử lý và sau này không thể thay đổi đ-ợc. Họ vi xử lý Intel có bảy chế độ địa chỉ nh- sau:

- 1. Chế độ địa chỉ thanh ghi
- 2. Chế đô địa chỉ tức thì
- 3. Chế độ địa chỉ trực tiếp
- 4. Chế độ địa chỉ gián tiếp thanh ghi
- 5. Chế đô đia chỉ t-ơng đối cơ sở
- 6. Chế độ địa chỉ t-ơng đối chỉ số
- 7. Chế độ địa chỉ t-ơng đối chỉ số cơ sở

## III.1. Chế độ địa chỉ thanh ghi (register addressing).

Trong chế độ địa chỉ này ng-ời ta dùng các thanh ghi bên trong CPU nh- là các toán hạng để chứa dữ liệu cần thao tác. Vì vậy khi thực hiện lệnh có thể đạt tốc độ truy nhập cao hơn so với các lệnh có truy nhập đến bộ nhớ.

Ví du:

MOV AX, BX ; chuyển nội dung BX vào AX.

ADD DS, DL ; cộng nội dung AL và DL , kết quả giữ trong AL.

#### III.2. Chế đô đia chỉ tức thì (immediate addressing)

Trong chế độ địa chỉ này toán hạng đích là một thanh ghi hay một ô nhớ, còn toán hạng nguồn là một *hằng số* và ta có thể tìm thấy toán hạng này ở ngay sau mã lệnh (chính vì vậy chế độ địa chỉ này gọi là chế độ địa chỉ tức thì). Ta có thể dùng chế độ này để nạp dữ liệu cần thao tác vào bất kỳ thanh ghi nào (trừ các thanh ghi đoạn và các thanh ghi cờ) hoặc vào bất kỳ ô nhớ nào trong đoạn dữ liệu DS.

Ví du:

MOV AX, 4EH; chuyển giá trị 4EH vào thanh ghi AX. MOV AX, 0FFOH; chuyển 0FF0H vào thanh ghi AX MOV DS, AX ; để đ- a vào DS.

MOV [BX], 4EH ; chuyển 4EH vào địa chỉ ô nhớ DS:BX

#### III.3. Chế độ địa chỉ trực tiếp (direct addresssing mode)

Trong chế độ địa chỉ này một toán hạng chứa địa chỉ lệch của ô nhớ dùng để chứa dữ liệu, còn toán hạng kia chỉ có thể là một thanh ghi mà không thể là một vị trí nhớ.

Nếu so sánh với chế độ địa chỉ tức thì ta thấy ở đây ngay sau mã lệnh không phải là một toán hạng mà là một địa chỉ lệch của toán hạng. Xét về ph- ơng diện địa chỉ thì đó là địa chỉ trực tiếp.

Ví du:

MOV AL, [1234H] ; chuyển nội dung ô nhớ DS:1234H vào AL. MOV [4321H], CX ; chuyển nôi dung CX vào 2 vi trí nhớ

; liên tiếp là DS:4321 và DS:4322.

### III.4. Chế độ địa chỉ gián tiếp qua thanh ghi (register indirect addressing).

Trong chế độ địa chỉ này một toán hạng là một thanh ghi đ-ợc sử dụng để chứa địa chỉ lệch của ô nhớ chứa dữ liệu, còn toán hạng kia chỉ có thể là một thanh ghi mà không đ-ợc là ô nhớ.

Ví dụ:

MOV AL, [BX] ; chuyển nội dung tại ô nhớ DS:BX vào AL. MOV [SI], CL ; chuyển nội dung CL vào ô nhớ DS:SI.

### III.5. Chế độ địa chỉ t- ơng đối cơ sở (based relative addresing).

Trong chế độ này các thanh ghi cơ sở nh- BX và BP và các hằng số biểu diễn các giá trị dịch chuyển (displacement values) đ-ợc dùng để tính địa chỉ hiệu dụng của toán hạng trong các vùng nhớ DS và SS. Sự có mặt của các giá trị diạch chuyển xác định tính t-ơng đối (so với cơ sở) của địa chỉ.

Ví du:

MOV CL, [BX] + 10 ; chuyển nội dung 2 ô nhớ liên tiếp có địa

; chỉ DS:(BX+10) và DS:(BX+11) vào CX.

MOV CX, [BX + 10]; t-ong tư nh- lênh trên.

MOV AL, [BP] + 10 ; chuyển nội dung ô nhớ SS:(BP+10) vào AL

### III. 6. Chế độ địa chỉ t- ơng đối chỉ số (indexed relative addressing).

Trong chế độ địa chỉ này các thanh ghi chỉ số nh- SI và DI và các hằng số biểu diễn các giá trị dịch chuyển (displacement values) đ-ợc dùng để tính địa chỉ của toán hạng trong vùng nhớ DS.

Ví du:

MOV AL, [SI]+10; chuyển nôi dung ô nhớ DS:(SI+10) vào AL.

MOV AL, [SI+10]

; t-ong tư nh- trên.

### III.7. Chế độ địa chỉ t- ơng đối chỉ số cơ sở (based indexed relative addressing).

Kết hợp hai chế độ địa chỉ chỉ số và cơ sở ta có chế độ địa chỉ chỉ số cơ sở. Trong chế độ địa chỉ này ta dùng cả thanh ghi cơ sở và thanh ghi chỉ số để tính địa chỉ của toán hạng. Nếu ta dùng thêm cả thành phần biểu diễn sự dịch chuyển của địa chỉ thì ta có chế độ địa chỉ phức hợp cho chế độ địa chỉ hoá các mảng hai chiều.

Ví dụ:

MOV AL, [BP][SI]+10 ; chuyển nội dung DS:(BX+SI+10) vào AL. MOV AL, [BP+SI+10] ; t-ơng tư nh- trên.

Khi dùng thanh ghi chỉ số, thanh ghi cơ sở và thanh ghi con trỏ thì những cặp địa chỉ đoạn và địa chỉ lệch sau sẽ đ- ợc định nghĩa tr- ớc:

CS:IP, DS:SI, DS:DI, DS:BX, ES:DI, SS:SP, SS:BP.

Muốn loại bỏ giá trị ngầm định cho BX trong thanh ghi đoạn DS và dùng giá trị trong thanh ghi đoạn ES ta cần viết:

MOV AL, ES:[BX] ; chuyển nội dung ES:BX vào AL.

## CH□ONG V. CÁC BUS TRONG VI XỬ LÝ VÀ MÁY VI TÍNH

## I. Chức năng và thông số của BUS

Một trong những hoạt động và chức năng cơ bản của máy tính là truyền số liệu (data transfer). Sự hoạt động của máy tính do các bộ vi xử lý điều khiển. Bộ vi xử lý và các chip hỗ trợ khác đến l- ợt mình cũng th- ờng xuyên phải truyền số liệu giữa các khối, bộ phân trong và ngoài chúng với nhau.

Vì có rất nhiều các bộ phận , khối riêng rẽ trong bản thân các Chip và các đ-ờng truyền số liệu rất đa dạng, nên một cách hợp lý ta không thể thực hiện các đ-ờng nối giữa các bộ phận , khối từng đôi một với nhau mà ta nối chung tất cả các lối vào/ lối ra của các khối riêng rẽ với nhau lên một hệ thống các đ-ờng dẫn chung; hệ thống này đ-ợc gọi là bus.



### **Hình 5.1.** Các bus trong một hệ thống máy tính.

Các bộ phận, khối đ-ợc nối lên bus phải thoả mãn một yêu cầu là có khả năng đ-ợc cắt ra hoặc nối trở lại theo lệnh của điều khiển. Lúc một output đ-ợc cắt ra khỏi bus, nó ở trạng thái trở kháng cao (High impedance, Hi-Z).

Quy tắc nghiêm ngặt của truyền số liệu là trong mỗi thời điểm, tối đa chỉ có một output đ-ợc cấp số liệu lên bus.

Do trong mỗi thời điểm một output th-ờng cần phải đồng thời cấp số liệu cho nhiều input, cho nên nó cần phải có khả năng phát ra (source) ở mức logic cao hoặc nuốt vào (sink) ở mức logic thấp, một dòng điện lớn tới vài chục mA cấp cho các input đó, đóng vai trò tải của output.

Thông số đặc tr-ng cho đ-ờng bus là trở kháng vào của nó (gồm có điện trở thuần và dung kháng). Th-ờng điện trở thuần khoảng vài  $K\Omega$  là thoả mãn yêu cầu của output, chỉ có dung kháng của bus gây khó khăn cho các thiết bị output, (vì nó cản trở tăng tốc độ biến thiên của các mức điện áp trên bus), do đó dung kháng đ-ợc xem là thông số đặc tr-ng của bus.

Ví dụ xét tr-ờng hợp một bus có điện dung vào 100 pF. Nếu muốn tốc độ biến thiên điện áp trên bus là du/dt =2V/10ns thì thiết bị output phải nuốt đ-ợc dòng điên điên dung là

$$i = dq/dt = C(du/dt) = 20 \text{ mA}.$$

Căn cứ theo cấu hình của các thiết bị nối vào bus, ng- ời ta phân chúng thành 3 nhóm nh- sau:

- Output cấp số liệu cho bus.
- Input nhận số liệu từ bus.
- In/ Out khi là input, khi là output.

# II. BUS trong máy vi tính.

### II.1. Bus trong vi xử lý và bus bộ xử lý

Trong các bộ vi xử lý có một hệ thống các bus dùng để truyền số liệu, lệnh, các tín hiệu điều khiển ,... , giữa các khối bên trong của nó. Ngoài ra có một hệ thống các bus đ-a ra ngoài qua các chân của nó. Các đ-ờng bus trong đ-ợc điều khiển bởi khối điều khiển tuỳ thuộc hoặc vào nội dung lệnh được giải mã hoặc theo các điều khiển ngắt của bên ngoài đ-a vào vi xử lý. Các đ-ờng bus này hoạt động theo nhịp của một clock bên trong vi xử lý.

Xét với ví dụ các đ-ờng bus trong kiến trúc của vi xử lý 8088 nh- đã giới thiệu trong ch-ơng III.

Các bus trong vi xử lý truyền số liệu giữa các khối với nhau, có hai loại đ-ờng truyền, một chiều và hai chiều. Hệ các đ-ờng bus nối với các bộ phận, khối bên ngoài vi xử lý gồm 20 đ-ờng địa chỉ (AD0 - AD 19), 8 đ-ờng số liệu (), và các đ-ờng thuộc bus điều khiển.

Chính khối điều khiển phát các tín hiệu điều khiển các bus.

Bus bộ vi xử lý là đ-ờng truyền dẫn giữa CPU và các chip hỗ trợ trung gian. Những chip hỗ trợ này đ-ợc gọi là bộ chip (chip set). Bus này dùng để truyền dữ liệu giữa CPU và bus hệ thống chính hoặc giữa CPU và cache ngoài.

Vì mục đích của bus bộ xử lý để gửi hoặc nhận thông tin từ CPU với tốc độ nhanh nhất có thể, nên bus này hoạt động nhanh hơn nhiều so với bất kỳ bus nào khác trong hệ thống và đảm bảo tránh hiện t- ợng tắc nghẽn ở đây. Bus bộ xử lý bao gồm bus dữ liệu, bus địa chỉ và bus điều khiển. Trong một hệ thống thiết kế cho VXL Pentium, bus bộ xử lý có 64 đ- ờng dữ liệu, 32 đ- ờng địa chỉ. Pentium Pro và Pentium II có 36 đ- ờng đia chỉ.

Bus bộ xử lý hoạt động ở tốc độ đồng hồ cơ sở giống nh- CPU chạy ngoại trú. Ví dụ Pentium II 333MHz chạy ở tốc độ đồng hồ 333MHz nội trú nh- ng chỉ ở 66,6 MHz ngoại trú.

Tốc độ truyền của bus bộ xử lý đ-ợc xác định bằng cách nhân độ rộng dữ liêu với tốc đô đồng hồ cơ sở rồi chia cho 8.

Khi thiết kế các bộ vi xử lý, có thể tuỳ ý lựa chọn loại bus bên trong vi xử lý, còn với các bus liên hệ với bên ngoài cần phải xác định rõ các quy tắc làm việc cũng nh- các đặc điểm kỹ thuật về điện và cơ khí để ng-ời thiết kế Main Board có thể ghép nối vi xử lý với các thiết bị khác. nói cách khác, các bus này phải tuân theo một chuẩn nhất định. Tập các quy tắc của chuẩn còn đ-ợc gọi là nghi thức bus (bus protocol).

Trong thế giới máy tính có rất nhiều loại bus khác nhauđ-ợc sử dụng, các bus này nói chung là không t-ơng thích với nhau. Sau đây là một số loại bus đ-ợc dùng phổ biến:

| Tên bus         | Lĩnh vực áp dụng                  |
|-----------------|-----------------------------------|
| - Camac         | Vật lý hạt nhân                   |
| - EISA          | Một sô hệ thống dùng bộ VXL 8036  |
| - IBM PC, PC/AT | Máy tính IBM PC, IBM/PC/AT        |
| - Massbus       | Máy PDP - 1 và VAX                |
| - Microchannel  | Máy PS/2                          |
| - Multibus I    | Một số hệ thống có VXL 8088, 8086 |
|                 |                                   |

- Multibus II Một số hệ thống có VXL 80386

- Versabus Một số hệ thống dùng VXL Motorola

- VME Một số hệ thống dùng VXL 68x0 của Motorola.

Ng-òi ta th-òng phân loại bus theo ba cách sau:

- 1. Theo tổ chức phần cứng (nh- các loại bus nêu trên)
- 2. Theo nghi thức truyền thông (bus đồng bộ và không đồng bộ).
- 3. Theo loai tín hiệu truyền trên bus (bus đia chỉ, bus dữ liệu ...)

### Sư làm việc của các bus

Th-ờng có nhiều thiết bị nối với bus, một số là thiết bị tích cực và có thể đòi hỏi truyền thông tin trên bus, trong khi đó lại có các thiết bị thụ động chờ các yêu cầu từ các thiết bị khác. Các thiết bị tích cực đ-ợc gọi là chủ bus (master), còn các thiết bị thụ động là tớ (slave).

Khi CPU ra lệnh cho bộ điều khiển đĩa đọc/ ghi một khối dữ liệu thì CPU là master cò bộ điều khiển đĩa là slave. Tuy nhiên khi bộ điều khiển đĩa ra lệnh cho bô nhớ nhân dữ liêu mà nó đọc từ đĩa thì nó lai giữ vai trò của master.

#### Bus Driver và Bus Receiver.

Tín hiệu điện mà các thiết bị trong máy tính phát ra th- ờng không đủ mạnh để điều khiển đ-ợc bus, nhất là khi bus khá dài và có nhiều thiết bị nối với nó. Chính vì vậy mà hầu hết các bus master đ-ợc nối với bus thông qua một chip đ-ợc gọi là bus driver, về căn bản đó là bộ khuyếch đại tín hiệu số. T-ơng tự nh- vậy, hầu hết các slave bus đ-ợc nối với bus thông qua bus receiver. Đối với các thiết bị có thể khi thì đóng vai trò master, khi thì đóng vai trò slave, ng-ời ta sử dụng một chip kết hợp, gọi là transceiver. Các chip này đóng vai trò ghép nối và th-ờng là các thiết bị 3 trạng thái, cho phép có thể ở trạng thái thứ ba: hở mạch (còn gọi là thả nổi).

Giống nh- MPU, bus có các đ-ờng địa chỉ, đ-ờng số liệu và đ-ờng điều khiển. Tuy nhiên không nhất thiết phải có ánh xạ một - một giữa các tín hiệu ở các chân ra của MPU và các đ-ờng dây của bus.

Những vấn đề quan trọng nhất liên quan đến thiết kế bus là: Nhịp đồng hồ bus (sự phân chia thời gian, hay còn gọi là bus cloking), cơ chế trọng tài bus (bus arbitration), xử lý ngắt và xử lý lỗi.

Các bus có thể đ-ợc chia theo nghi thức truyền thông tin thành hai loại riêng biệt là bus đồng bộ và bus không đồng bộ phụ thuộc vào việc sử dụng nhịp đồng hồ bus.

# II.2. Bus đồng bộ (Synchronous bus)

Bus đồng bộ có một đ-ờng dây điều khiển bởi một bô dao động thạch anh, tín hiệu trên đ-ờng dây này có dạng sóng vuông, với tần số th-ờng nằm trong khoảng 5MHz - 50 MHz. Mọi hoạt động bus xảy ra trong một số nguyên lần chu kỳ này và đ-ợc gọi là chu kỳ bus.

Giản đồ thời gian của một bus đồng bộ với tần số đồng hồ là 4MHz, nh- vậy chu kỳ bus là 250nS.

- T1 bắt đầu bằng s- ờn lên của tín hiệu đồng hồ  $\Phi$ , trong một phần thời gian của T1, MPU đặt địa chỉ của byte cần đọc lên bus địa chỉ. Sau khi tín hiệu địa chỉ đ- ợc thiết lập giá trị mới, MPU đặt các tín hiệu  $\overline{MREQ}$  và  $\overline{RD}$  tích cực. Tín hiệu  $\overline{MREQ}$  (memory request, truy cập bộ nhớ) chứ không phải thiết bị I/O; còn tín hiệu  $\overline{RD}$  (Read) chọn Read.
- T2 là thời gian cần thiết để bộ nhớ giải mã địa chỉ và đ- a dữ liệu lên bus dữ liệu.
- T3 tại s-ờn xung xuống của T3, MPU nhận dữ liệu trên bus dữ liệu, chứa vào thanh ghi bên trong MPU và chốt dữ liệu. Sau đó MPU đảo các tín hiệu  $\overline{MREQ}$  và  $\overline{RD}$ .

Nh- vậy đã kết thúc một thao tác đọc, tại chu kỳ máy tiếp theo MPU có thể thưc hiện một thao tác khác.

- $T_{AD}$ : theo giản đồ thời gian,  $T_{AD} \le 110$ ns, đây là thông số do nhà sản xuất đảm bảo, MPU sẽ đ-a ra tín hiệu địa chỉ không chậm h- ơn 110ns tính từ thời điểm giữa s- ờn lên của T1.
- $T_{DS}$ : Giá trị nhỏ nhất là 50ns, thông số này cho phép dữ liệu đ-ợc đ-a ra ổn định trên bus dữ liệu ít nhất là 50ns tr-ớc thời điểm giữa s-ờn xuống của T3. Yêu cầu về thời gian này đảm bảo cho MPU đọc dữ liệu liệu tin cậy.

Khoảng thời gian bắt buộc đối với  $T_{AD}$  và  $T_{DS}$  cũng nói lên rằng, trong tr-ờng hợp xấu nhất, bộ nhớ chỉ có 250+250+125-110-50=465ns tính từ thời điểm có tín hiệu địa chỉ cho tới khi nó đ-a dữ liệu ra bus địa chỉ. Nếu bộ nhớ không đáp ứng đủ nhanh, nó cần phải phát tín hiệu xin chờ  $\overline{WAIT}$  tr-ớc s-ờn xuống của T2. Thao tác này đ-a thêm vào một trạng thái chờ (wait state), khi bộ nhớ đã đ-a ra dữ liệu ổn định, nó sẽ đảo tín hiệu  $\overline{WAIT}$  thành WAIT.

- $T_{ML}$ : Đảm bảo rằng tín hiệu địa chỉ sẽ đ-ợc thiết lập tr-ớc tín hiệu  $\overline{MREQ}$  ít nhất là 60ns. Khoảng thời gian này là quan trọng nếu tín hiệu  $\overline{MREQ}$  điều khiển sự tạo ra tín hiệu chọn chip CS, bởi vì một số chip nhớ đòi hỏi phải nhận đ-ợc tín hiệu địa chỉ tr-ớc tín hiệu chọn chip. *Nh- vậy không thể chọn chip nhớ với thời gian thiết lập là 75ns*.
- $T_M$ ,  $T_{RL}$ : Các giá trị bắt buộc đối với 2 đại l-ợng này có ý nghĩa là cả hai tín hiệu  $\overline{MREQ}$  và  $\overline{RD}$  sẽ là tích cực trong khoảng thời gian 85ns tính từ thừi điểm xuống của xung đồng hồ T1. Trong tr- ờng hợp xấu nhất, chip nhớ chỉ có 250 + 250 85- 50 = 365ns sau khi hai tín hiệu trên là tích cực để đ- a dữ liệu ra bus. Sự bắt buộc về thời gian này bổ sung thêm sự bắt buộc thời gian với tín hiệu đồng hồ.
- $-T_{MH}$ ,  $T_{RH}$ : Hai đại l- ợng này cho biết cần có bao nhiều thời gian để các tín hiệu  $\overline{MREQ}$  và  $\overline{RD}$  sẽ đ- ợc đảo sau khi dữ liệu đã đ- ợc MPU đọc vào.
- $T_{DH}$ : Cho biết bộ nhớ cần phải l-u dữ liệu bao lâu trên bus sau khi tín hiệu  $\overline{RD}$  đã đảo.

### Block Transfer, truyền tải khối dữ liệu.

Ngoài các chu kỳ đọc/ ghi, một số bus đồng bộ còn hỗ trợ truyền dữ liệu theo khối. Khi một thao tác đọc/ ghi bắt đầu, bus master báo cho slave biết có bao nhiêu byte cần truyền đi, sau đó slave sẽ liên tục đ- a ra mỗi chu kỳ một byte, cho đến khi đủ số byte đ- ợc thông báo. Nh- vậy, khi đọc dữ liệu theo khối, n byte dữ liệu cần n+2 chu kỳ, thay cho 3n chu kỳ nh- tr- ớc.

Cách khác làm cho bus truyền dữ liệu nhanh hơn là làm cho các chu kỳ ngắn lại. Trong ví dụ trên, mỗi byte đ-ợc truyền đi trong 750ns, vậy bus có dải thông là 1.33MBs. Nếu xung đồng hồ là 8MHz, thời gian một chu kỳ chỉ còn một nửa, giải thông sẽ là 2.67MBs.

Tuy vậy việc giảm chu kỳ bus dẫn đến các khó khăn về mặt kỹ thuật, các bit tín hiệu truyền trên các đ-ờng dây khác nhau trong bus không phải luôn có cùng vân tốc, dẫn đến một hiệu ứng, gọi là **bus skew**.

Khi nghiên cứu về bus cần phải quan tâm đến vấn đề tín hiệu tích cực nên là mức thấp hay mức cao. Điều này tuỳ thuộc vào ng-ời thiết kế bus xác định mức nào là thuận lợi hơn.

Bảng 5.1. Giá tri của một số thông số thời gian

| Ký hiệu  | Tham số                                                     | Min | Max |
|----------|-------------------------------------------------------------|-----|-----|
| $T_{AD}$ | Thời gian trễ của tín hiệu địa chỉ                          |     | 110 |
| $T_{ML}$ | Thời gian địa chỉ ổn định tr-ớc tín hiệu MREQ               | 60  |     |
| $T_{M}$  | Thời gian trễ của MREQ so với s-ờn xuống của                |     | 85  |
|          | tín hiệu đồng hồ T1                                         |     |     |
| $T_{RL}$ | Thời gian trễ của $\overline{RD}$ so với s-ờn xuống của tín |     | 85  |
|          | hiệu đồng hồ T1                                             |     |     |
| $T_{DS}$ | Thời gian thiết lập dữ liệu tr- ớc s- ờn xuống của          | 50  |     |
|          | tín hiệu đồng hồ T3                                         |     |     |
| $T_{MH}$ | Thời gian trễ của MREQ so với s-ờn xuống của                |     | 85  |
|          | tín hiệu đồng hồ T3                                         |     |     |
| $T_{RH}$ | Thời gian trễ của RD so với s-ờn xuống của tín              |     | 85  |
|          | hiệu đồng hồ T3                                             |     |     |

### II.3. Bus không đồng bộ (asynchronous bus).

Bus không đồng bộ không sử dụng một xung đồng hồ định nhịp. Chu kỳ của nó có thể kéo dài tuỳ ý và có thể khác nhau đối với các cặp thiết bị trao đổi tin khác nhau.

Làm việc với bus đồng bộ dễ dàng hơn do nó đ-ợc định thời một cách gián đoạn, tuy vậy chính đặc điểm này cũng dẫn đến nh-ợc điểm. Thứ nhất là: mọi công việc đ-ợc tiến hành trong những khoảng thời gian là bội số nhịp đồng hồ bus, nếu một thao tác nào đó của CPU hay bộ nhớ có thể hoàn thành trong 3,2 chu kỳ thì nó sẽ phải kéo dài thành 4 chu kỳ. Điều hạn chế lớn nữa là đã chọn chu kỳ bus và đã xây dựng bộ nhớ, I/O Card cho bus này thì khó có thể tận dụng đ-ợc đ-ợc những tiến bộ của công nghệ. Chẳng hạn sau khi đã xây dựng bus với sự định thời nh-trên, công nghệ mới đ-a ra các chip CPU và chip nhớ có thời gian chu kỳ là 100ns (thay cho 250ns nh- cũ), chúng vẫn cứ phải chạy với tốc độ thấp nh- các CPU và chip nhớ loại cũ, bởi vì nghi thức bus đòi hỏi chip nhớ phải đ-a ra dữ liệu và ổn định dữ liệu ngay tr-ớc thời điểm ứng với s-ờn xuống của T3. Nếu có nhiều thiết bị khác nhau nối với một bus, trong đó có một số thiết bị có thể hoạt động nhanh hơn các thiết bị khác thì cần phải đặt bus hoạt động phù hợp với thiết bị chậm nhất.

Bus không đồng bộ ra đời nhằm khắc phục các nh- ợc điểm của bus đồng bộ. Hình 5.3 minh hoạ sự hoạt động của bus không đồng bộ, trong đó master yêu cầu đọc bộ nhớ.

Tr-ớc hết master cần phát ra địa chỉ nhớ mà nó muốn truy cập, sau đó phát tín hiệu  $\overline{MREQ}$  tích cực để báo rằng nó muốn truy cập bộ nhớ chứ không phải cổng I/O. Tín hiệu này là cần thiết vì bộ nhớ và các cổng I/O đều có thể dùng chung một miền địa chỉ. Tiếp theo master phải phát tín hiệu  $\overline{RD}$  tích cực để bên slave biết rằng master sẽ thực hiện thao tác đọc chứ không phải là thao tác ghi.

Các tín hiệu  $\overline{MREQ}$  và  $\overline{RD}$  đ-ợc đ-a ra sau tín hiệu định địa chỉ bao lâu tuỳ thuộc vào tốc độ của master. Sau khi hai tín hiệu này đã ổn định, master sẽ phát tín hiệu đặc biệt, là  $\overline{MSYN}$  (Master SYNchronization) ở mức tích cực để báo cho slave biết rằng các tín hiệu cần thiết đã sẵn sàng trên bus, slave có thể nhận lấy. Khi slave nhận các tín hiệu này, nó sẽ thực hiện công việc với tốc độ nhanh nhất có thể đ-ợc (nhanh chóng đ-a dữ liệu của ô nhớ yêu cầu lên bus dữ liệu). Khi hoàn thành, slave sẽ phát tín hiệu  $\overline{SSYN}$  (Slave SYNchronization) tích cực.

Khi master nhận đ-ợc tín hiệu  $\overline{\text{SSYN}}$  tích cực, nó biết rằng dữ liệu của slave đã sẵn sàng và thực hiện việc chốt dữ liệu, sau đó đảo các đ-ờng địa chỉ cũng nh-các tín hiệu  $\overline{\textit{MREO}}$  và  $\overline{\textit{RD}}$  và  $\overline{\text{MSYN}}$ .

Khi slave nhận đ-ợc sự đảo tín hiệu  $\overline{\text{MSYN}}$  thành không tích cực, nó biết rằng một chu kỳ đã kết thúc và đảo tín hiệu  $\overline{\text{SSYN}}$ . Bây giờ bus lại trở lại trạng thái ban đầu, mọi tín hiệu đều là không tích cực, tất cả sẵn sàng chờ bus master mới.

Trên giản đồ thời gian của bus không đồng bộ, ta sử dụng mũi tên để thể hiện nguyên nhân và kết quả. Việc đ-a  $\overline{\text{MSYN}}$  lên mức tích cực dẫn đến việc truyền dữ liệu ra bus dữ liệu và đồng thời cũng dẫn đến việc slave phát ra tín hiệu  $\overline{\text{SSYN}}$  tích cực. Đến l- ợt mình, tín hiệu  $\overline{\text{SSYN}}$  lại gây ra sự đảo mức của các đ- ờng địa chỉ,  $\overline{\text{MREQ}}$  và  $\overline{\text{RD}}$  và  $\overline{\text{MSYN}}$ . Cuối cùng sự đảo mức của  $\overline{\text{MSYN}}$  lại gây ra sự đảo mức tín hiệu  $\overline{\text{SSYN}}$  và kết thúc một chu kỳ đọc.

#### Full handshake.

Tập các tín hiệu phối hợp với nhau nh- vậy đ-ợc gọi là Full handshake, nó chủ yếu gồm có 4 sự kiện sau:

- 1. MSYN đ- ợc đặt lên mức tích cực.
- 2. SSYN đ- ợc đặt tích cực để đáp lai tín hiệu MSYN
- 3. MSYN đ-ợc đảo để đáp lại tín hiệu SSYN
- 4. SSYN đ-ợc đảo để đáp lại tín hiệu MSYN thành không tích cực.

Ta có thể nhận thấy Full handshake là quan hệ nhân quả, độc lập với thời gian. Nếu một cặp master-slave nào đó hoạt động chậm hoặc thời gian bị kéo dài thì cặp master-slave kế tiếp không hề bị ảnh h-ởng.

Tuy - u điểm của bus không đồng bộ rất rõ ràng, nh- ng trong thực tế phần lớn các bus đang đ- ợc sử dụng là loại bus đồng bộ. Lý do căn bản là các hệ thống sử dụng bus đồng bộ là dễ thiết kế hơn. CPU chỉ cần chuyển các mức tín hiệu cần thiết sang trạng thái tích cực là các chip nhớ đáp ứng ngay, không cần tín hiệu phản hồi. Chỉ cần các chip đ- ợc chọn phù hợp thì mọi hoạt động đều trôi chảy.

# III. Trọng tài bus (bus arbitration).

Trong hệ thống máy tính không phải chỉ có CPU làm bus master, thực tế các chip I/O cũng có lúc phải làm chủ bus để có thể đọc hoặc ghi vào bộ nhớ và để gọi ngắt; các bộ đồng xử lý cũng có thể làm chủ bus. Nh- vậy cần phải giải quyết vấn đề tranh chấp khi có từ hai thiết bị trở lên đồng thời muốn làm chủ bus. Để giải quyết vấn đề này cần có một cơ chế trọng tài để tránh sự xung đột. Cơ chế trọng tài có thể là tập trung hoặc không tập trung.

# III.1 Trọng tài bus tập trung

Hình 5.4 là một ví dụ đơn giản về trọng tài bus tập trung. ở đây, một trọng tài bus duy nhất sẽ quyết đinh thiết bi nào đ- ơc là chủ bus tiếp theo. Nhiều bô VXL

có đơn vị trọng tài bus đ-ợc thiết kế ngay trong chip VXL, trong một số máy tính mini, đơn vị trọng tài bus nằm ngoài CPU.

Theo cơ chế này, trọng tài chỉ có thể biết là có yêu cầu chiếm dụng bus hay không, chứ không biết có bao nhiều đơn vị muốn chiếm bus. Khi trọng tài bus nhận đ-ợc một yêu cầu, nó sẽ phát ra một tín hiệu cho phép trên đ-ờng dây bus grant (cho dùng bus). Đ-ờng dây này nối qua tất cả các thiết bị vào/ ra theo kiểu nối tiếp.

Khi thiết bị nằm gần trọng tài nhất nhận đ-ợc tín hiệu cho phép, nó sẽ kiểm tra xem có phải chính nó đã phát yêu cầu chiếm bus không? Nếu đúng thì nó sẽ chiếm lấy bus và không truyền tiếp tín hiệuh cho phép trên đ-ờng dây. Nếu nó kiểm tra thấy không phải là yêu cầu của mình thì tiếp tục truyền tín hiệu cho phép tới thiết bị kế tiếp trên đ-ờng dây.



Hình 5.4. Trọng tài bus tập trung có một mức, mắc nối tiếp.

Một số loại bus có nhiều mức độ - u tiên, với mỗi mức - u tiên có một đ-ờng dây yêu cầu bus và một đ-ờng dây cho chiếm bus. Hình 5.5 là một ví dụ về bus có hai mức (các bus trong thực tế th-ờng có 4, 8 hay 16 mức). Mỗi thiết bị trong hệ thống máy tính nối với một trong các mức yêu cầu bus, các thiết bị th-ờng đ-ợc sử dung hơn đ-ơc gắn với đ-ờng dây có mức - u tiên cao hơn.



Hình 5.5. Trọng tài bus tập trung có hai mức, mắc nối tiếp.

Nếu có một số thiết bị ở các mức - u tiên khác nhau cùng yêu cầu, trọng tài bus sẽ chỉ phát tín hiệu cho phép đối với yêu cầu có mức - u tiên cao nhất. Trong số các thiết bị có cùng mức - u tiên, thiết bị gần trọng tài bus hơn sẽ có quyền - u tiên cao hơn.

Một số trọng tài bus có đ-ờng dây thứ ba nối tới các thiết bị để các thiết bị xác nhận việc nhận đ-ợc tín hiệu cho phép và chiếm dụng bus, gọi là đ-ờng dây biên nhận acknowledgement (ACK). Ngay sau khi một thiết bị phát tín hiệu tích cực trên đ-ờng dây ACK, trọng bus có thể đảo tín hiệu trên các đ-ờng dây trên các đ-ờng dây yêu cầu bus và cho phép dùng bus thành mức không tích cực. Kết quả là các thiết bị khác có thể đòi hỏi chiếm dụng bus trong khi thiết bị đầu tiên đang dùng bus. Khi kết thúc phiên làm việc hiện thời, bus master kế tiếp sẽ đ-ợc lựa chọn. Cách làm việc nh- vậy làm tăng hiệu quả sử dụng bus, nh-ng cần thêm một đ-ờng truyền tín hiệu ACK và cấu trúc của các thiết bị cũng phức tạp hơn. Các chip của Motorola sử dụng các bus loại này.

### III.2 Trọng tài bus không tập trung

Trong cơ chế trọng tài bus không tập trung, không cần sử dụng một đơn vị riêng làm trọng tài bus, nhờ vậy giảm đ-ợc giá thành phần cứng. Trong một số loại máy tính khác nhau, ng-ời ta đã sử dụng một vài kiểu trọng tài bus theo cơ chế này.

#### Trọng tài bus không tập trong trong multibus

Trong Multibus, ng-ời ta cho phép có thể lựa chọn cơ chế trọng tài bus không tập trung hoặc không tập trung, cơ chế trọng tài bus không tập trung đ-ợc thực hiện theo sơ đồ trên hình 5.6



Hình 5.6. Trọng tài bus không tập trung trong Multibus.

Ng-ời ta chỉ sử dụng 3 đ-ờng dây, không phụ thuộc vào số l-ợng thiết bị nối với bus. Bao gồm:

- + Yêu cầu chiếm dụng bus (bus request)
- + Trạng thái bus (bus busy), đ- ợc bus master đặt ở mức tích cực
- + Trọng tài bus, đ- ợc mắc nối tiếp qua các thiết bi

Khi không có thiết bị nào yêu cầu chiếm bus, đ-ờng dây trọng tài bus truyền mức tích cực tới tất cả các thiết bị. Khi một đơn vị nào đó muốn chiếm dụng bus, đầu tiên nó kiểm tra bus có rỗi không và kiểm tra đầu vào của đ-ờng trọng tài bus, nếu thấy có điện áp IN = 5V thì nó có thể xin bus bằng cách đ-a tín hiệu yêu cầu bus (Request) và xoá tín hiệu OUT, tức là đặt OUT = 0V. Do đó các thiết bị - u tiên thấp hơn sẽ không xin đ-ợc bus. Lúc này nó trở thành bus master.

### IV. Xử lý ngắt

Một chức năng quan trọng của bus là xử lý ngắt. Khi CPU ra lệnh cho một thiết bị trong máy tính thực hiện việc đọc, ghi hay xử lý tin, nó th-ờng chờ đợi tín hiệu ngắt do thiết bị I/O phát ra khi hoàn thành công việc đ-ợc CPU yêu cầu. Khi nhận đ-ợc tín hiệu ngắt, CPU đáp ứng ngay, đó có thể là việc nhận dữ liệu do thiết bị I/O chuyển về, cũng có thể là việc tiếp tục gửi dữ liệu tới thiết bị I/O hoặc CPU sử dụng bus cho một thao tác khác ... . Nh- vậy chính ngắt phát ra tín hiệu yêu cầu bus.

Vì có thể có nhiều thiết bị ngoại vi cùng phát tín hiệu ngắt, cho nên cũng cần có một cơ chế trọng tài giống nh- đối với các bus thông th- ờng. Giải pháp th- ờng dùng là gán các mức độ - u tiên cho các thiết bị và sử dụng một trọng tài tập trung để trao quyền - u tiên cho các thiết bị và sử dụng một trongh tài tập trung để trao quyền - u tiên cho các thiết bị quan trọng th- ờng xuyên đ- ợc sử dung.

# V. Một số bus thông dụng

#### V.1 Bus IBM PC

Đây là ví dụ điển hình về một loại bus đ-ợc sử dụng trong các hệ thống th-ơng mại, nó đ-ợc sử dụng rộng rãi trong các hệ thống vi xử lý dựa trên chip 8088. Hầu hết họ PC, kể cả các máy t-ơng thích đều sử dụng bus này. Chính bus IBM PC tạo nên cơ sở cho bus IBM PC/AT và nhiều loại bus khác. Bus này có 62 đ-ờng dây, trong đó có 20 đ-ờng địa chỉ, 8 đ-ờng số liệu và các đ-ờng tín hiệu khác. .... Đ-ợc liệt kê trong bảng 5.1

Về mặt vật lý, bus IBM PC đ-ợc thiết kế ngay trên bo mạch chính và có khoảng gần chục đầu nối dạng khe cắm (slot) để cắm các card mở rộng, trên mỗi khe cắm có 62 chân đ-ợc chia thành hai hàng.

| Tín hiệu      | Số  | In | Out | giải thích                             |  |  |  |  |
|---------------|-----|----|-----|----------------------------------------|--|--|--|--|
|               | dây |    |     |                                        |  |  |  |  |
| OSC           | 1   |    | X   | Chân dao động (14,31818 MHz)           |  |  |  |  |
| CLK           | 1   |    | X   | Xung đồng hồ (4,77 MHHz)               |  |  |  |  |
| RESET         | 1   |    | X   | Tín hiệu reset CPU và các thiết bị I/O |  |  |  |  |
| A0 - A9       | 20  |    | X   | Các đ- ờng dây địa chỉ                 |  |  |  |  |
| D0 - D7       | 8   |    | X   | Các đ- ờng truyền dữ liệu              |  |  |  |  |
| ALE           | 1   |    | X   | Chốt địa chỉ                           |  |  |  |  |
| (MEMR)        | 1   |    | X   | Đọc bộ nhớ                             |  |  |  |  |
| (MEMW)        | 1   |    | X   | Ghi vào bộ nhớ                         |  |  |  |  |
| (IOR)         | 1   |    | X   | Đọc cổng I/O                           |  |  |  |  |
| (IOW)         | 1   |    | X   | Ghi ra cổng I/O                        |  |  |  |  |
| AEN           | 1   | X  |     | Adress ENable, yêu cầu bus địa chỉ     |  |  |  |  |
| (IOCHCHK)     | 1   | X  |     | I/O Chanel Check                       |  |  |  |  |
| IOCHRDY       | 1   | X  |     | I/O Chanel Ready                       |  |  |  |  |
| IRQ2 - IRQ7   | 6   | X  |     | Các đ-ờng yêu cầu ngắt                 |  |  |  |  |
| DRQ1 - DRQ3   | 3   | X  |     | DMA Request                            |  |  |  |  |
| DACK0 - DACK3 | 4   |    | X   | DMA Acknowleage                        |  |  |  |  |
| T/C           | 1   |    | X   | Terminal/Count                         |  |  |  |  |
| Power         | 5   |    |     |                                        |  |  |  |  |
| GND           | 3   |    |     |                                        |  |  |  |  |
| Reserved      | 1   |    |     |                                        |  |  |  |  |

# Tín hiệu đồng hồ OSC và CLK

Các máy IBM PC đầu tiên sử dụng các phần tử dao động thạch anh, ở tần số 14,31818 MHz, tần số này đ-ợc chọn phải thoả mãn việc tạo ra tín hiệu đồng bộ màu hệ NTSC. Tần số này cao hơn so với chuẩn 8088 (tần số cực đại là 5 MHz), do đó nó đ-ợc chia ba thành 4,77MHz. Tần số 4,77 MHz đ-ợc dùng làm đồng hồ chính để xác định chu kỳ bus. Tín hiệu tần số 4,77 MHz cũng có trên bus IBM PC và ký hiệu là CLK. Tín hiệu này không cân xứng nh- tín hiệu đông hồ 14,31818 MHz mà trong một chu kỳ bao gồm 2/3 thời gian ở mức thấp và 1/3 thời gian ở mức cao.

#### Tín hiệu RESET

Tín hiệu RESET trên bus do chip 8284A tạo ra. Để RESET CPU, các mạch điện bên ngoài gửi tín hiệu tới 8284A, nó sẽ đặt tín hiệu reset lên mức tchs cực, buộc CPU và các thiết bi I/O khở tao lai.

# Các đ- ờng địa chỉ và dữ liệu

CPU không nối trực tiếp với các đ-ờng địa chỉ và đ-ơng số liệu của bus, mà thông qua các chip khác. Các đ-ờng địa chỉ đ-ợc chốt bằng cách dùng 3 chip 74LS373, mỗi chip là một bộ 8 thanh ghi chốt, tuy nhiên chỉ sử dụng 20 trong số 24 đ-ờng có thể.

Các đ-ờng dữ liệu sẽ đ-ợc lấy mẫu (đọc nhanh giá trị) hoặc cung cấp giá trị trong những thời gian xác định, nh- trong s-ờn d-ơng của một tín hiệu đồng hồ nào đó, vì vậy không cần chốt. Các đ-ờng dữ liệu của bus đ-ợc điều khiển bởi bus transceiver (chip 74LS245). Chân DIR xác định h-ớng của tín hiệu là đi đến hay đi ra từ CPU.

Lý do chính của việc nối các chân của MPU với bên ngoài thông qua các bộ đệm chính là vì nó đ-ợc chế tạo theo công nghệ MOS, CPU không có khả năng cung cấp đủ dòng để điều khiển tất cả các phần tử nối với bus. Các chip làm bộ đệm dùng công nghệ TTL có khả năng cung cấp đủ dòng cho cả các thiết bị nối với bus.

Ngoài ra còn lý do khác là, khi có một thiết bị nào đó khác CPU muốn trở thành bus master (nh- DMAC), CPU cần phải thả nổi các bus. Ph-ơng pháp đơn giản nhất đ-ợc áp dụng là thiết bị đó phải phát tín hiệu AEN (Address ENable) để đảo tín hiệu cho phép đ-a ra trên các thanh ghi chốt và transceiver, làm cho các bus đ-ợc thả nổi.

### Tín hiệu ALE (Address Latch Enable)

Tín hiệu ALE đ-ợc đặt mức tích cực khi CPU đang điều khiển các đ-ờng tín hiệu địa chỉ, cho phép các chip 74LS373 biết khi nào cần chốt địa chỉ lại. Tín hiệu này củ bus cũng cho bộ nhớ và các chip I/O biết khi nào các tín hiệu trên bus địa chỉ là hợp lệ.

# Các đ- ờng tín hiệu MEMR, MEMW, IOR, IOW

Để điều khiển việc đọc/ ghi vào bộ nhớ hoặc các thiết bị vào/ra. Nhờ các tín hiệu này, bus cung cấp hai thông gian địa chỉ riêng biệt, một cho MEM và một cho I/O. Bộ nhớ sẽ không phản ứng khi thấy tín hiệu  $\overline{\text{IOR}}$ ,  $\overline{\text{IOW}}$  ở mức tích cực.

CPU sử dụng các tín hiệu  $\overline{S0}$ -  $\overline{S2}$  đ- a vào chip điều khiển bus 8288 để tạo ra các tín hiệu  $\overline{MEMR}$ ,  $\overline{MEMW}$ ,  $\overline{IOR}$ ,  $\overline{IOW}$  cùng với tín hiệu ALE. Chip điều khiển bus cũng nhận tín hiệu điều khiển ANE từ bus, tín hiệu này do một thiết bị muốn trở thành bus master đ- a ra, khi nhận đ- ợc tín hiệu ANE, chip điều khiển bus sẽ phát tín hiệu điều khiển các chip chốt địa chỉ nà chip bus transceiver thả nổi bus.

# Tín hiệu IOCHCHK (I/O CHanel CHeck)

Tín hiệu này sẽ tích cực khi có lỗi chấn /lẻ bị phát hiện trên bus. Tín hiệu này sẽ tác động mmọt ngắt NMI.

### Tín hiệu IOCHRDY (I/O CHanel ReaDY)

Tín hiệu này do bộ nhớ đ- a ra khi tốc độ hoạt động của nó thấp, yêu cầu CPU cho thêm một số chu kỳ để đợi, bằng cách chèn wait states vào các chu kỳ đọc/ghi bộ nhớ.

#### Các tín hiệu IRQ2-IRQ7.

Là các tín hiệu do các thiết bị ngoại vi đ-a ra, đ-a đến chip điều khiển ngắt 8259A. Khi có tín hiệu gửi đến chip điều khiển ngắt, nó sẽ kiểm soát các tín hiệu này và đ-a ra một tín hiệu yêu cầu ngắt tới CPU và đặt số hiệu vectơ ngắt lên

đ-ờng dữ liệu khi CPU cần đến. IRQ0 th-ờng đ-ợc mạch đồng hồ và IRQ1 đ-ợc bàn phím sử dụng.

### Các tín hiệu liên quan đến DMA

Các tín hiệu còn lại nói chung liên quan đến hoạt động DMA, chẳng hạn khi CPU yêu cầu ổ đĩa đọc một khối dữ liệu, mạch điều khiển ổ đĩa sẽ chờ nhận đ-ợc byte đầu tiên từ ổ đĩa đ-a ra, sau đó phát ra một yêu cầu trở thành bus master để ghi byte đó vào bộ nhớ.

Chip 8237A đ-ợc INTEL thiết kế nhằm quản lý các nghi thức bus và thực hiện DMA trong đó có việc ta-ng địa chỉ bộ nhớ và giảm con đếm sau khi truyền mỗi byte. Việc này nó thực hiện thay cho các thiết bị I/O, giúp giảm giá thành của chúng.

Về căn bản, chip 8237A là một CPU nhỏ, có các ch-ơng trình đ-ợc ghi sẵn bên trong. Khi 8088 muốn bắt đầu hoạt động DMA đối với một thiết bị ngoại vi nào đó, nó nạp số hiệu vào thiết bị, địa chỉ ô nhớ, số byte, h-ớng truyền và các thông tin khác vào các thanh ghi bên trong 8237A. Khi chip điều khiển đã sẵn sàng đọc hoặc ghi byte đầu tiên, nó đặt mức tích cực lên một trong các đ-ờng DRQ của bus để đ-a vào chip 8237A. Khi nhận đ-ợc tín hiệu, 8237A đòi chiếm bus và sẵn sàng truyền một byte. Chip 8237A phát tín hiệu DACK tới chip điều khiển báo cho nó biết hãy ghi hoặc đọc byte của mình (trong thao tác đọc hoặc ghi t-ơng ứng). Trong khoảng một chu kỳ này, chip 8237A điều khiển hoạt động của bus nh- một bus master.

Chip 8237A có 4 kênh độc lập và có thể quản lý đồng thời 4 đ-ờng truyền.

### Tín hiệu T/C (Terminal/Count)

Đ-ờng T/C đ-ợc chip 8237A đặt mức tích cực khi con đếm byte (byte count) bàng 0, báo cho bộ điều khiển I/O biết rằng công việc yêu cầu đã hoàn tất, đã đến lúc báo hiệu cho 8258A gọi ngắt tới CPU.

#### V.2. Bus IBM PC/AT

Bus IBM PC/AT là b-ớc phát triển tiếp theo của thế hệ bus IBM PC nhằm phát huy đ-ợc những khả năng hơn hẳn của bộ VXL 80286 so với 8088 tr-ớc nó. Với bus địa chỉ 24 dây, có khả năng đánh địa chỉ cho  $2^{24} = 16$ MB bộ nhớ và có bus dữ liêu 16 bit.

Với giải pháp mở rộng PC bus, bổ sung thêm vào các khe cắm cũ một đoạn khe cắm ngắn, trên đó có 36 dây tín hiệu, tăng thêm cho bus địa chỉ 4 dây, bus dữ liệu 8 dây, các đ-ờng yêu cầu ngắt, kênh DMA, ... . Nhờ vậy các card mở rộng tr-ớc đây vẫn dùng cho IBM PC có thể dùng cho IBM PC/AT.

Ngoài việc mở rộng bus, tần số tín hiệu đồng hồ bus cũng đ-ợc tăng từ 4,77 MHz ở PC bus thành 8MHz, nhờ đó tốc độ truyền thông trên bus cũng tăng lên nhiều.

Năm 1991 tổ chức IEEE (Institute of Electrical and Electronic Engineers) đã đ- a ra tiêu chuẩn quốc tế cho bus của máy AT, gọi là bus ISA (Industrial Standard Architecture)

Các nhà sản xuất PC khác đã đ-a ra một chuẩn khác, đó là bus EISA (Extended ISA), về căn bản bus này là sự mở rộng bus PC/AT thành 32 bit, giữ nguyên tính t-ơng thích với các máy tính và các card mở rộng đã có.

 $\Box$  thế hệ PS/2, thế hệ sau của IBM PC/AT một bus hoàn toàn mới đ-ợc áp dụng, bus Micro chanel.

#### V.3. Bus PCI

Vào đầu năm 1992, Intel đã thành lập nhóm công nghệ mới. Nhằm nghiên cứu cải thiện các đặc tính kỹ thuật và những hạn chế của các bus hiện có nh-: bus ISA, bus EISA.

PCI (Peripheral Component Interconnect, liên kết các thành phần ngoại vi). Định chuẩn bus PCI đã đ-ợc đ-a ra vào tháng 6 năm 1992 và đ-ợc cập nhật vào tháng 4 năm 1993, đã thiết kế lại bus PC truyền thống bằng cách bổ sung thêm một bus khác vào giữa CPU và bus I/O.

Bus PCI th-ờng đ-ợc gọi là bus mezzanine vì nó bổ sung thêm một tầng khác vào cấu hình bus truyền thống. PCI bỏ qua bus I/O tiêu chuẩn, nó sử dụng bus hệ thống để tăng tốc độ đồng hồ bus lên và khai thác hết lợi thế của đ-ờng dẫn dữ liệu của CPU.

Thông tin đ-ợc truyền qua bus PCI ở 33MHz và độ rộng dữ liệu đầy đủ của CPU. Khi bus ấy đ-ợc sử dụng để nối với CPU 32 bit, dải thông là 132 MBit/s, đ-ợc tính theo công thức: 33MHz\*32bit/8 = 132MBit/s. Khi bus ấy đ-ợc sử dụng với những hệ thống bổ sung 64 bit, dải thông tăng gấp đôi, nghĩa là tốc đọ truyền dữ liệu đạt tới 264MBs. Lý do chíng mà bus PCI đã tăng tốc độ nhanh hơn các bus khác là nó có thể hoạt động đồng thời với bus vi xử lý. CPU có thể đ-ợc xử lý dữ liệu trong các cache ngoại trú, trong khi bus PCI phải truyền thông tin liên tục giữa các thành phần khác của hệ thống, đây là - u điểm thiết kế chính của bus PCI.

Định chuẩn PCI có ba cấu hình, mỗi cấu hình đ-ợc thiết kế cho một kiểu hệ thống riêng biệt với những quy định nguồn riêng. Định chuẩn 5V cho những hệ thống máy tính văn phòng, định chuẩn 3,3V cho các hệ thống máy tính xách tay và những đinh chuẩn chung cho những bo mẹ và các cac hoat động trong hai kiểu ấy.

### V.4. Bus nối tiếp chung USB

Bus USB (Universal Serial Bus) là một công nghệ bus mới đầy triển vọng, nhanh chóng phổ biến trong những thế máy tính ngày nay. Chủ yếu USB là cáp cho phép nối lên tới 127 thiết bị bằng cách sử dụng chuỗi xích. Tuy nhiên nó truyền dữ liệu không nhanh bằng FireWire, ở tốc độ 12MBs nó có khả năng đáp ứng cho hầu hết các thiết bị ngoại vi. Định chuẩn USB đ-ợc đ-a ra vào năm 1996 do một hội đồng gồm những đại diện của các nhà sản xuất máy tính lớn nh- Compaq, Digital, IBM, NEC và Northen Telecom.

Một - u điểm nổi bật của USB là những thiết bị ngoại vi tự nhận dạng, một đặc tr- ng hết sức thuận lợi cho việc cài đặt, xác lập các thiết bị ngoại vi. Đặc tr- ng

# GIÁO TRÌNH KIẾN TRÚC MÁY TÍNH

Ngô Nh- Khoa

này hoàn toàn t-ơng thích với những công nghệ PnP và cung cấp tiêu chuẩn công nghệ cho kết nối t-ơng lai. Hơn nữa, những thiết bị USB có khả năng cắm nóng.

# CH□ƠNG VI. KIẾN TRÚC BÔ NHỚ MÁY VI TÍNH

#### I. Các khái niệm chung

Một trong các hoạt động cơ bản của máy tính là l-u trữ dữ liệu dạng nhị phân. Các dữ liệu này là các ch- ơng trình hoặc số liệu mà Vi xử lý đ- a ra hoặc đọc vào tuỳ theo yêu cầu. Bộ nhớ là các thiết bị để thực hiện nhiệm vụ l-u trữ dữ liệu của máy vi tính.

Mỗi ô nhớ đ-ợc xác định bởi một địa chỉ. Thông th-ờng mỗi ô nhớ có dung 1-ợng là 1 byte. Các byte đ-ợc ghép thành từ. Những máy 16 bit số liệu thì tổ chức 2 byte/từ, còn các máy 32 bit số liệu thì độ dài từ gấp đôi (4 byte/từ).

### I.1. Trật tư các byte trong từ.

Có thể là từ phải sang trái (vi xử lý họ Intel) hoặc ng-ợc lại từ trái sang phải (vi xử lý họ Motorola). Tr-ờng hợp dữ liệu l-u giữ là số nguyên thì hai cách sắp xếp trên không có trở ngại gì. Nh-ng khi dữ liệu bao gồm cả số nguyên và cả xâu ký tự ... thì có vấn đề.

Ví dụ, xét một bản ghi (h 7.1) gồm có xâu là tên nhân viên BILL GATE và tr-ờng là số nguyên: tuổi 42. Xâu kết thúc bằng các byte 0 ở cuối để điền kín chỗ trống của từ, còn số nguyên thì đ-ợc thêm vào các byte ở phần có trọng số cao hơn. Do vậy nếu dịch cách sắp xếp nọ sang cách kia của xâu giống nh- của số nguyên thì sẽ bị nhầm.

# I.2. Mã phát hiện lỗi và sửa sai.

Số các vị trí bit khác nhau trong hai từ gọi là khoảng cách Hamming. Ví dụ, trong hai từ: 10001001 và 10110001 có khoảng cách Hamming bằng 3.

Để sửa sai, bên cạnh m số bit số liệu của từ, ng-ời ta thêm vào r bit d-(redundant bits) và chiều dài tổng của từ là n : n = m + r

Để phát hiện d bit lỗi đơn, cần dùng mã có khoảng cách d+1. T-ơng tự, để sửa lỗi d bit đơn, cần dùng mã có khoảng cách 2d+1. Ví dụ, dùng mã bit parity thêm vào byte số liệu, mã này có khoảng cách bằng 2, dùng để phát hiện 1 bit sai, nh-ng không sửa đ-ợc lỗi.

Trong truyền 1 khối ký tự, mỗi ký tự có một bit parity để kiểm tra. ở cuối mỗi khối, ta truyền thêm một ký tự là parity của toàn thể bản tin, gọi là longitudinal check (LRC). Phía thu sẽ tính LRC và so với LRC nhận đ- ợc để kiểm tra lỗi. Một ph-ơng pháp nữa để kiểm tra lỗi khi truyền số liệu là dùng CRC (Cyclic redundance check), đó là một đa thức nhị phân d- thu đ- ợc khi chia đa thức các bit của bản tin cho một đa thức quy định.

 nhiều hơn một lỗi kép). Nh-ng nếu một lỗi ba xảy ra, biến 000000000 thành 0000000111 thì ta không sửa lỗi đ-ợc.

Để sửa lỗi, ng-ời ta dùng thuật toán của Hamming.

# I.3. Kiến trúc tổng thể của bộ nhớ. (h 7.2)

Xét một cách tổng thể, bộ nhớ của máy tính có kiến trúc theo cung bậc (hierarchy) trải dài từ bộ nhớ ngoài đến bộ nhớ trong và cuối cùng là đến bộ nhớ đệm (cache) trong và ngoài CPU.



**Hình 7.2.** Hieratchy của bộ nhớ trong máy vi tính.

# I.4. Quản lý bộ nhớ (MMU, Memory Management Unit)

Công việc quản lý bộ nhớ của máy vi tính chủ yếu là do bộ vi xử lý đảm nhiệm. Dên cạnh đó còn có DMAC (Direct Memory Acess Controller) cũng tham gia quản lý bộ nhớ trong việc truyền số liệu giữa controller ổ đĩa với bộ nhớ và làm t- ơi bộ nhớ. ☐ những máy có Cache Memory thì Cache Memory Controller thực hiện các công việc truyền số liệu giữa Cache Memory và RAM.

□ khu vực trung tâm của máy vi tính (bộ vi xử lý, ROM, RAM, các bus...), thực chất của việc quản lý bộ nhớ là các thanh ghi của vi xử lý đ-a ra các địa chỉ của ô nhớ hoặc của cổng I/O qua bus địa chỉ, cùng các lệnh điều khiển/ trạng thái khác và đọc vào/ viết ra các số liệu của các ô nhớ ấy. Các bộ phận bên ngoài VXL sẽ giải mã các địa chỉ và các tín hiệu điều khiển/ trạng thái đó để trỏ vào các byte/ từ/ từ kép... của bộ nhớ để thực hiện các thao tác t-ơng ứng.

Còn từ các ổ đĩa trở đi, việc quản lý bộ nhớ là thực hiện các lệnh coả hên điều hành lên các file (có địa chỉ 3 chiều là C-H-S), cụ thể là truyền số liệu nhờ DMAC giữa vùng đệm (buffer) của bộ điều khiển ổ đĩa với bộ nhớ RAM.

Các bộ vi xử lý Intel từ thế hệ 286 trở đi phân biệt hai mode địa chỉ: mode địa chỉ thực (chỉ quản lý 20 bit địa chỉ vật lý của bộ nhớ) và mode địa chỉ bảo vệ (quản lý tới 32 bit địa chỉ ảo nhờ các thanh ghi ẩn trong bộ vi xử lý).

□ cấp d-ới, tức cấp ngoại vi, nh- bộ điều khiển ổ đĩa, bộ điều khiển màn hình, máy in... cũng có tổ chức bộ nhớ riêng của chúng để tiện cho việc cất giữ và xử lý với các đặc thù riêng.

Các bộ nhớ RAM-ROM và các vùng nhớ của bộ nhớ ngoài (trên các ổ đĩa), khác nhau về cách mã hoá các bit, cách tổ chức, do đó cả cách truy nhập cũng khác nhau.

# II. Tổ chức bộ nhớ của vi xử lý.

Bộ nhớ của vi xử lý có thể xem nh- bao gồm có bộ nhớ ROM và bộ nhớ RAM. Bộ nhớ RAM của vi xử lý chính là các thanh ghi (thanh ghi chung, thanh ghi chỉ số, thanh ghi đoạn, thanh ghi ngăn xếp, thanh ghi trạng thái, thanh ghi cờ, các bộ đệm số liệu/ địa chỉ/ điều khiển...). Còn bộ nhớ RAM là bộ phận giải mã lệnh để phát ra các vi lệnh.

Nhằm mục đích quản lý đ-ợc số l-ợng địa chỉ nhớ (ảo) nhiều hơn số đ-ờng địa chỉ của bộ vi xử lý và bảo vệ các vùng nhớ của các nhiệm vụ khác nhau (task) và của hạt nhân (kernal) chống truy nhập không hợp pháp, các vi xử lý có các cách tổ chức đặc biệt các thanh ghi địa chỉ (bộ phận phân trang, điều khiển đoạn của các nhiêm vu).

Các bộ vi xử lý từ thế hệ 486 trở đi còn có một bộ nhớ Cache Memory với kích th- ớc nhiều Kbyte để chứa mảng các lệnh và số liệu đang th- ờng dùng lấy từ bộ nhớ RAM, nhằm tăng tốc độ truy nhập.

Để tăng tốc độ tính toán các phép toán dấu chấm động, trong các bộ vi xử lý từ 486 trở đi còn có bộ phận dấu chấm động (FPU, Floating Point Unit), bộ phận này cũng có các thanh ghi FPU phục vụ riêng cho nó.

# III. Tổ chức bộ nhớ trong của máy vi tính

Bộ nhớ trong của máy tính dùng để chứa ch-ơng trình và số liệu của phần ch-ơng trình hạt nhân và các nhiệm vụ. Mỗi byte đ-ợc gán cho một địa chỉ để vỉ lý và DMAC có thể truy nhập tới.

Bộ nhớ RAM ở những máy từ 386 trở đi có thể đ-ợc tách riêng ra bộ nhớ đệm (cache memory), là RAM tĩnh với thời gian truy nhập nhanh, có kích th-ớc d-ới 1Mb đ-ợc nối ngay vào bus nội bộ của máy tính sát ngay vi xử lý và đ-ợc điều khiển bởi Cache controller. Phần còn lại là DRAM, chậm hơn nh- ng rẻ hơn và có dung l-ợng lớn hơn. Hình 7.3 thể hiện sơ đồ khối bên trong một máy 386.



Hình 7.3. Phần trung tâm máy tính AT 386

Trong sơ đồ: Vi xử lý là 80386, đồng xử lý toán là 80387, cache controller 82385 đ-ợc nối trực tiếp với nhau thành một bus local. Các đ-ờng địa chỉ A2-A31 của 386 nối trực tiếp tới các đ-ờng cùng tên của 82385DX, các đ-ờng số liệu D0-D31 của 386 đ-ợc nối trực tiếp tới các đ-ờng số liệu cùng tên của 387DX. Hơn nữa, các chân quy định chu kỳ bus D/C#, W/R# và M/IO# đ-ợc nối trực tiếp tới các chân t-ơng ứng của 82385DX.

Từ bus local của VXL, các đ-ờng địa chỉ đ-ợc đệm ra bằng các chốt địa chỉ 8 bit 74373 (không vẽ trong hình). Các đ-ờng số liệu của bus local đ-ợc đệm hai chiều bằng Data Buffer 82345.

System Controller 82346 là trái tim của các chipset 340. Nó nối tới bus local của 386, bus mở rộng ISA, Data buffer 345, ISA Controller 344. Nó thực hiện một số chức năng sau:

- Nhận xung đồng hồ từ bên ngoài để phát nhịp clock TURBO và clock chậm hơn.
  - Làm trọng tài bus (các việc về DMA và làm t-ơi bộ nhớ)
- Phát các tín hiệu địa chỉ hàng RAS và địa chỉ cột CAS đến các dãy nhớ của toàn bộ bộ nhớ DRAM trên MainBoard, phát tín hiệu ghi vào RAM

- Phát tín hiệu ready, tín hiệu Reset CPU
- Giao tiếp giữa đồng xử lý với CPU.

Controller ISA 82344 nối giữa bus local của CPU với bus hệ thống để làm các chức năng giao tiếp với CPU, system controller 346, data buffer 345, ROM, bus, các thiết bị ngoại vi nh- sau:

- Nhận các tín hiệu BE0# BE3# của CPU, ROM8# và IOCHRDY từ bus ISA để sinh ra các tín hiệu chọn byte chẵn và byte lẻ SA0# và SBHE#
  - Tạo các tín hiệu giao tiếp giữa 344, 345 và 346.
- Chứa khối điều khiển ngoại vi Peripheral Control gồm các vi mạch có độ tích hợp cực cao (VLSI) quen thuộc: hai 82C59 (ngắt), hai chip 82C37A (DMAC), vi mạch định thời 82C54, thanh ghi địa chỉ trang 74LS612, bộ driver cho loa, port B parallel I/O, đồng hồ thời gian thực và bộ đếm làm t- ơi bộ nhớ.
- Giải mã địa chỉ để tạo ra các tín hiệu chọn chip CS8042# cho controller bàn phím 8042 và ROMCS# để cho phép chọn ROM BIOS.

Vi mạch Peripheral Combo 82341 đ-ợc ghép vào bus mở rộng của bus ISA, nó chứa các VLSI để thực hiện một số chức năng của các thiết bị ngoại vi sau đây:

- Hai cổng nối tiếp không đồng bộ 16C450
- Một cổng song song cho máy in
- Đồng hồ thời gian thực
- RAM sổ tay, các controller cho bàn phím và chuột.
- Interface cho đĩa cứng (tiêu chuẩn IDE).

Controller đĩa mềm 82077 có thể điều khiển tới 4 ổ đĩa mềm các loại 5"1/2 và 3"1/2.

# III.2. Tổ chức bộ nhớ RAM của máy tính.

Xét tr-ờng hợp máy 386, nó có 32 bit địa chỉ, từ 00000000H đến FFFFFFFH, ứng với 4 GByte không gian nhớ vật lý. Về quan điểm phần cứng, ta chia không gian đó thành 4 dãy nhớ độc lập nhau, là bank0 - bank3, mỗi bank kích th-ớc 1 GByte. Chúng cần các tín hiệu Bank Enable BE0# tới BE3#. Trong hình 7.4 sau, ta thấy các địa chỉ A2 - A31 đ-ợc đặt song song vào tất cả 4 bank nhớ. Còn mỗi bank nhớ chỉ cung cấp 1 byte số liệu cho 32 đ-ờng số liệu.

□ chế độ thực, 386 chỉ dùng các đ-ờng địa chỉ A2 - A19 và 4 tín hiệu BE# dùng để chọn bank nhớ. Mỗi bank chỉ có 256 KByte.

Từ hình 7.4 ta thấy không gian nhớ vật lý đ-ợc tổ chức thành dãy các từ kép (32bit). Do đó mmỗi từ kép xếp đúng hàng (aligned) bắt đầu ở địa chỉ bội số của 4.

Dùng tổ hợp các tín hiệu BE# có thể truy nhập đ- ợc vào các fómat khác nhau (byte, từ, từ kép) nh- hình 7.5. Việc truy nhập vào địa chỉ đầu của từ kép có thể cần 1 chu kỳ bus (khi từ kép xếp đúng hàng) hoặc 2 chu kỳ bus (khi từ kép xếp lệch hàng, misaligned).

Ngô Nh- Khoa

# II.3. Interface giữa VXL và bộ nhớ (h 7.7).

Sơ đồ giao tiếp giữa vi xử lý 386 với bộ nhớ ở chế độ bảo vệ đ-ợc vẽ trên hình 7.6. Ta thấy rằng giao tiếp bao gồm các việc:

- Giải mã các trạng thái của vi xử lý (ADS#, M/IO#, D/C#, W/R#) để cấp ra các tín hiệu điều khiển bus (ALE#, MWTC#, MRDC#, OE# cho bộ nhớ, DT/R# và DEN#).
- Giải mã 3 địa chỉ cao nhất (A29-A31) để có đ-ợc 8 tín hiệu chọn chip CE0# CE7#, cho tr-ờng hợp mỗi chip 1 bit, rồi chốt các địa chỉ A2-A28 và CE0# CE7# để đ- a sang bộ nhớ.
- Đệm truyền số liệu hai chiều giữa VXL và bộ nhớ đ-ợc điều khiển bởi các tín hiệu cho phép đ- a ra số liệu EN# và định h- ớng truyền DIR.
- Từ các tín hiệu BE0# BE3# và MWTC# cấp điều khiển viết lên các bank nhớ WEB0# WEB3#.
  - Bộ nhớ cấp các tín hiệu NA#, BS# và READY# cho VXL.

# III.4. Giải mã đia chỉ và Latch đia chỉ, đêm hai chiều số liêu.

Bộ giải mã địa chỉ có thể đặt tr- ớc hoặc sau bộ chốt (h 7.7a,b). Sau bộ chốt địa chỉ có khi cần đệm riêng cho địa chỉ I/O. Ví dụ dùng 4F244 có thể sink đ- ợc 64 mA (h 7.7c).

Để giải mã địa chỉ ng- ời ta dùng mạch 74F138 với 8 đ- ờng ra (hoặc 74F139 hai mạch giải mã, mỗi mạch có 4 đ- ờng ra). Trên hình 7.8 ta thấy 2 địa chỉ cao nhất dùng để giải mã ra 4 tín hiệu chọn chip CE0# - CE3#. Để Latch ta dùng các vi mạch 74F373 (có thể sink đ- ợc 24 mA max). Chân ra 3 trạng thái OC# nối đất, còn chân CLK của 373 đ- ợc cấp ALE# lúc cần Latch địa chỉ ra. Chân ra 3 trạng thái OC# nối đất, còn chân CLK của 373 đ- ợc cấp ALE# lúc cần latch địa chỉ ra.

Hình 7.8 Giải mã và latch địa chỉ của máy 386.

Để đệm và truyền số liệu hai chiều (hình 7.9) cho bus số liệu của VXL (dòng max 4mA) ta dùng các đệm 8 bit hai chiều 74F245 với dòng sink max là 64mA. Ta cũng dùng vi mạch 74F646 là các đệm 2 chiều với thanh ghi, nó có thể dùng nh-một bộ đệm đơn giản hoặc dùng với chức năng đệm - thanh ghi trong đó số liệu truyền từ bus này vào một thanh ghi bên trong với một dãy tín hiệu điều khiển, và từ thanh ghi trong ra bus kia với tín hiệu điều khiển khác.

### II.5. Giải mã trang thái bus VXL

VXL 386 cấp trực tiếp ra ba tín hiệu quy định kiêuy của chu kỳ nhớ hiện hành của bus là: Mem/IO#, Data/Control# và Write/Read#. Bảng 7.1 chỉ ra 8 kiểu của chu kỳ bus của 386. Ngoài ra, VXL còn cấp AM, và tín hiệu ADS# (Address Status) hạ xuống mức 0 để báo rằng 3 tín hiệu trên AM là bình ổn hữu hiệu. □ hình 7.6 ta thấy một mạch logic điều khiển bus, đ-ợc dung để giải mã kiểu của chu kỳ bus nhằm cấp ra các điều khiển t-ơng ứng tới Mem/IO, Latch Address.

Controller bus có thể đ-ợc chế tạo bởi các PLA (Programable Logic Arrays), nó là các mạch có nhiều lối ra, mỗi lối ra thứ i là nghịch đảo của tổng các tích các lối vào thứ j.

Output 
$$i = \sum_{k=1}^{7} \prod_{i=1}^{16} Input j$$

Các PLA th-ờng có cửa ra ba trạng thái (với chân điều khiển CE#). Có loại còn có thanh ghi D - Latch ở lối ra.

Việc lập trình PLA thực hiện ở nhà máy, bằng cách đốt cháy những mối nối không muốn có tại các nút.

# II.6. Bộ phận Cache Memory và Controller Cache Memory.

Mặc dù có dùng các thiết bị nhớ DRAM tốc độ truy nhập tới 60nS, EPROM 120nS,..., nh-ng nó vẫn chậm ngay cả với các hệ máy 386 zero-wait-state. Ví dụ 386 loại 25 MHz đã đòi hỏi nhớ có thời gian truy nhập nhỏ hơn 40nS. Vì vậy ta vẫn phải đ- a thêm các wait-state vào các chu kỳ bus truy nhập có nhớ.

Vì vậy ta đ- a vào giữa VXL và bộ nhớ trong chậm, rẻ tiền một vùng nhớ SRAM có dung l- ợng nhỏ, thời gian truy nhập rất nhanh để cải thiện vấn đề truy nhập bộ nhớ của máy vi tính. Bộ phận đó gọi là Cache Memory. Bộ phận nhớ này nhanh và có thể đ- ơc truy nhập không có chu kỳ đơi.

Nh- vậy Cache Mem giữ các lệnh và số liệu mà CPU lấy từ bộ nhớ chính để đ-a và xử lý. Và mỗi khi tìm lệnh hay số liệu, CPU phải xác định xem chúng đã đ-ợc cất trong Cache ch-a; nếu nó tìm thấy trong Cache, ta gọi là trúng Cache, nếu không, gọi là tr-ợt.

Hình 7. là sơ đồ bố trí và t-ơng tác giữa VXL, Cache, bộ nhớ chính trong tr-ờng hợp thực hiện một roitine lặp (loop).

Th- ờng dùng hai cách tổ chức cache. Cách thứ nhất là dùng cache trực tiếp (direct-mapped cache) vùng nhớ có địa chỉ offset ở trang nhớ cache 64KB (h 7.). Cách thứ hai là dùng cache hai đ- ờng(two way set associative cache) theo đó ta chia trang nhớ cache thành hai bank, mỗi bank 32 KByte. Và vùng nhớ ở các trang của bộ nhớ chính có thể đ- ợc nạp sang bank A hoặc bank B cảu cache. Do đó tỷ lệ cache trúng sẽ tăng lên. (h 7.).

Thuật toán đổi mới bộ phận nhớ cache thực chất là bỏ phần nội dung nhớ đã lâu không đ-ợc dùng (least recent used, LRU) và thay vào đó bằng nội dung mới cần dùng. Thuật toán này cùng với dùng cache 2 đ-ờng cho phép tăng tỷ lệ cache trúng lên nhiều.

Cache Controler 82385 đ-ợc thiết kế để nối trực tiếp với CPU 80386. Nó có thể đ-ợc dùng để cài đặt nhiều cấu hình khác cache nhau. Hình 7. là kiến trúc của một hệ cache với CPU 386, Cache Controller 82385, nhớ cache cùng các đệm số liệu và đia chỉ.

Ta thấy các đ-ờng địa chỉ A2 - A31 và BE0# - BE3#, các đ-ờng số liệu D0 - D31, các trạng thái bus (M/IO#, D/C#, W/R#) do CPU cấp cho Cache Controller và các Buffer địa chỉ, số liệu, điều khiển, còn Controller cấp một số tín hiệu điều khiển tới bô nhớ Cache và ra bus local của nó.

Xét ví dụ điều khiển 32 KByte nhớ Cache theo hai ph-ơng pháp Cache trực tiếp và Cache 2 đ-ờng ở hình 7. . Các tín hiệu điều khiển của Cache Mem gồm:

- CALEN (Cache Address Latch Enable) cấp cho pin E của Latch 373 cho nhớ cache.
- CT/R# (Cache Transmit/ Receive) để điều khiển truyền số liệu DIR ở bộ nhận 245 trên bus số liệu của bộ nhớ cache.
- CS0# CS3# (Cache chip select) dùng để chọn chip cho bốn vi mạch SRAM.
- COEA#, COEB# (Cache Output Enable) và CWEA#, CWEB# (Cache Write Enable) dùng cho chân OE# của bộ nhận số liệu 245và chân WE# của SRAM.

Ngoài ra còn có các tín hiệu do Controller cấp là

- BACP (Bus Address Clock Pulse) tạo xung nhịp cho các mạch Latch.
- BAOE (Bus Address Output Enable) điều khiển pin OE# của Latch.
- BT/R# (Bus Transmit/ Receive), DOE# (Data Ouput Enable) và LDSTB (Local Data Strobe) điều khiển transceive số liệu 646.

Những tín hiệu giao tiếp giữa Controller với bus local của nó gồm:

- BBE0# BBE3# (Bus Byte Enable).
- BADS# (Bus Next Address Request)
- BLOCK# (Bus Lock), BHOLD, BHLDA(Bus Hold Acknowledge)
- FLUSH để khởi đầu xoá nhớ Cache bởi thiết bị ngoài.
- MISS (Cache Miss) chỉ ra rằng địa chỉ hiện hành trên bus không t- ơng ứng với số liệu đang có trong Cache và phải đọc lại thông tin từ bộ nhớ chính.
- -WBS (Write Buffer Status) chỉ ra rằng các thanh ghi trong 646 chứa những số liệu (để viết vào bộ nhớ chính) đã không đ- ợc viết vào bộ nhớ chính.

# II.7. Hoạt động của Cache trực tiếp và Cache hai đ- ờng.

Các hoạt động của Cache trực tiếp và Cache 2 đ-ờng đ-ợc mô tả ở hình 7. Trong máy tính 386 toàn bộ không gian nhớ vật lý 4 GByte đ-ợc chia thành  $2^{17}$ -1 trang nhớ 32 KByte. Vì máy 386 có tổ chức số liệu 32 bit, nên mỗi trang có 8Kb từ bép.

Controller chứa 1024 lối vào 26 bit, có tên là SET 0 - SET 1023 để chứa trạng thái của các ô nhớ của Cache Directory. trong tr-ờng hợp Cache trực tiếp, mỗi lối vào t-ơng ứng với 8 dòng liên tiếp (từ kép) trong dãy nhớ Cache. Trong tr-ờng hợp Cache 2 đ-ờng, có hai Cache Directory là A và B ứng với các Bank A và Bank B của nhớ Cache, mỗi Bank chứa 4 KByte từ kép, do đó trong Controller

chứa hai tập lối vào (Set Entry) dài 27 bit. Mỗi Set chỉ có 512 lối vào. Định dạng của thông tin đ- a tới các lối vào gồm có 8 bit Line Valid Bits, Tag Valid Bit và Tag 17 bit (với Cache trực tiếp), 18 bit (với Cache 2 đ- ờng). Hình 7.



Hình 7. . Format của Entry SET của Cache Directory trực tiếp và hai đ-ờng.

Phần TAG dài 17/18 bit chỉ ra số hiệu của 1 trong 131972 trang 32 KB (hoặc 262144 trang 16 KB) trong bộ nhớ chính. Còn TAG\_BIT chỉ ra TAG có hữu hiệu hay không. Nếu TAG\_BIT = 0 thì tất cả các dòng trong SET là không hữu hiệu. Nếu TAG\_BIT = 1 thì mỗi bit trong 8 bit của LINE\_VALID\_BITS bằng 1 có nghĩa rằng dòng t- ơng ứng trong Cache chứa thông tin hữu hiệu, tức là thông tin trong đó sẽ đ- ợc cập nhật tự động.

TAG\_VALID = 1, do đó những dòng trong LINE\_VALID\_BIT = 1111 1111 sẽ hữu hiệu. Tức là tất cả 8 dòng trong Cache đều hữu hiệu.

# \*Cache trực tiếp.

Khi VXL 386 bắt đầu chu kỳ đọc nhớ, nó cấp địa chỉ song song ra cho 3 nơi là Latch địa chỉ của local bus của controller, lối vào địa chỉ của controller và interface nhớ Cache. khi đó, Cache Controller quyết định là VXL cần đọc từ bộ nhớ chính hay từ Cache. Nó thực hiện điều đó bằng cách thông dịch địa chỉ và so sánh với ENTRY của Cache Directory.

Hình 7. là các tr-ờng (field) của bit địa chỉ cho Cache trực tiếp cà Cache hai đ-ờng. Trong đó 17/18 bit lớn nhất A15 - A31 (hoặc A14 - A31) là TAG để chỉ ra trang của bộ nhớ chính cần đọc thông tin từ đó vào VXL. Các bit tiếp theo, A5 - A14 (hoặc A5 - A13) gọi là địa chỉ của SET của nhớ Cache, chỗ cần truy nhập vào. Còn 3 bit bé nhất A2 - A4 để chọn dòng trong SET.



Hình 7. . Các tr-ờng bit đia chỉ dùng cho Cache trưc tiếp và hai đ-ờng.

Khi một địa chỉ do VXL đặt vào lối vào địa chỉ của Controller, phần SET của địa chỉ đó đ-ợc dùng để chọn 1 trong 1024 ENTRY của SET trong Cache Directory. Sau đó Controller tiến hành 3 kiểm tra nh- sau:

- So sánh tr- ờng TAG trong địa chỉ với TAG trong ENTRY của SET đã đ- ợc chọn, chúng phải trùng nhau.
  - Bit TAG\_VALID\_BIT của ENTRY SET đ- ợc chọn phải bằng 1.
- LINE\_VALID\_BIT của ENTRY t-ơng ứng với giá trị trong phần LINE\_SELECT của đia chỉ phải = 1.

Nếu cả ba điều kiện trên thoả mãn thì thông tin cần phải đọc từ bộ nhớ đã đ-ợc l-u trong bộ nhớ Cache và hữu hiệu. Và Controller khởi đầu chu kỳ đọc dữ liệu từ Cache thay vì từ bộ nhớ chính. Đây là tr-ờng hợp trúng Cache.

Nếu hai điều kiện đầu thoả mãn, còn LINE\_VALID\_BIT = 0 thì tr- ợt Cache, tức là ENTRY của SET trong Directory t- ơng ứng với trang đúng của nhớ chính, nh- ng dòng từ kép cần phải đọc vào VXL lại ch- a đ- ợc chuyển sang Cache, gọi là tr- ợt dòng. Khi đó VXL phải đọc từ bộ nhớ chính một từ kép, đồng thời đ- ợc đ- a vào nhớ Cache và LINE\_VALID\_BIT trong ENTRY của Cache Directory đ- ợc xác định bằng 1. Do đó thông tin đ- ợc đọc vào Cache và đánh dấu là hữu hiệu.

Nếu trong khi kiểm tra hoặc các TAG không khớp hoặc TAG\_VALID\_BIT = 0 thì xảy ra tr- ợt TAG (tag miss). Đó là tr- ờng hợp đọc một trang đã không đ- ợc Cache, hoặc đã Cache nh- ng không hữu hiệu. Trong tr- ờng hợp này Controller phải khởi đầu một chu kỳ đọc từ bộ nhớ chính viết vào bộ nhớ Cache. Lúc đó TAG trong SET ENTRY của Directory đ- ợc cập nhật bằng phần TAG của địa chỉ, TAG\_VALID\_BIT đ- ợc lập bằng 1, một LINE\_VALID\_BIT do địa chỉ trỏ ra đ- ợc lập bằng 1, một LINE\_VALID\_BITS bị xoá đi. Bằng cách này một trang hữu hiệu và ENTRY dòng đ- ợc lập nên và tất cả các ENTRY khác trong SET baay giờ t- ơng ứng với thông tin trong một trang khác của nhớ chính trở nên không hữu hiệu.

### \* Cache hai đ- ờng.

☐ các hình đã nêu ra cách tổ chức nhớ Cache, cùng các format của ENTRY SET, các tr-ờng địa chỉ của cả hai tr-ờng hợp Cache trực tiếp và Cache hai đ-ờng.

Trong tr- ờng hợp (hình 7. ) Cache hai đ- ờng ngoài hai Directory A và B ứng với hai bộ ENTRY, còn có thêm 512 cờ Least Recently Used dài 1 bit (LRU bit). Những cờ này theo dõi xem BANK A hoặc BANK B đang giữ thông tin lâu không sử dụng. Những cờ này đ- ợc Controller kiểm tra bằng thuật toán thay thế những thông tin lâu không dùng.

Thao tác đọc thông tin từ nhớ Cache hai đ-ờng cũng giống nh- ở Cache trực tiếp. Biết rằng (ở sơ đồ h ) SET\_ADDRESS chỉ có 9 bit. Đầu tiên địa chỉ 9 bit này đ-ợc dùng để chọn 1 trong 512 lối vào SET của cả hai Directory A và B. Tiếp theo TAG\_ADDRESS 18 bit đ-ợc so sánh với TAG trong mỗi lối vào SET, TAG\_VALID\_BITS đ-ợc kiểm tra, và LINE\_VALID\_BIT t-ơng ứng với mã của LINE\_SELECT (A2 đến A4) đ-ợc kiểm tra trong mỗi lối vào SET. Nếu ba điều kiện kiểm tra đ-ợc thoả mãn đối với một trong hai lối vào SET thì ta nói là trúng Cache và thông tin của dòng đ-ợc đọc vào VXL từ BANK t-ơng ứng của nhớ Cache.

Mạt khác, sẽ xảy ra tr-ợt Cache nếu không khớp các TAG hoặc nếu cả hai VALID\_BIT bị xoá, hoặc nếu LINE\_VALID\_BIT không đ-ợc lập trong bất cứ lối vào nào, khi đó algorithm sẽ kiểm tra bit cờ LRU đối với SET đ-ợc chọn bởi địa chỉ SET để xác định xem lối vào của BANK A hay BANK B là lâu không đ-ợc dùng hơn, sau đó thông tin đ-ợc đọc vào từ bộ nhớ chính và viết vào BANK nhớ nào lâu không đ-ợc dùng.

#### II.9. Làm t- ơi bộ nhớ DRAM

Bộ nhớ DRAM có các hàng cần phải đ-ợc làm t-ơi trong mỗi chu kỳ 2mS. Mạch làm t-ơi trong chip nhớ phải kiểm tra điện áp các ô nhớ, nếu nó lớn hơn  $V_{\rm cc}/2$  thì nạp nó tới  $V_{\rm cc}$ , nếu bé hơn  $V_{\rm cc}/2$  thì xả hết về 0V.

Để đọc một từ từ BANK nhớ DRAM, tr- ớc hết DRAM Controller hoặc một mạch khác cấp tín hiệu WE# = 1. Sau đó gửi nửa thấp của địa chỉ, ứng với địa chỉ hàng, rồi tín hiệu RAS# = 0. Sau 1 thời gian, controller cấp nửa địa chỉ cao, ứng với địa chỉ cột, rồi tín hiệu CAS# = 0. Sau thời gian nhất định, từ cần có sẽ xuất hiện trên Output Data của nhớ.

Để viết vào DRAM, các tín hiệu cũng t-ơng tự, ngoại trừ sau tín hiệu CAS# = 0, controller cấp WE# = 0 để quy đinh viết vào RAM.

Controller làm t-ơi DRAM bằng cách gửi ra mỗi địa chỉ trong 512 địa chỉ hàng và cấp RAS# = 0 theo chu kỳ, khoảng 4mS. Việc làm t-ơi đ-ợc tiến hành hoặc theo *burst mode* hoặc theo *distributed mode*. Trong burst mode toàn bộ 512 hàng đ-ợc định địa chỉ và đánh nhịp lần l-ợt cách nhau 4mS. Còn ở distributed

mode hàng đ-ợc định địa chỉ và đánh nhịp sau 4/512 mS. Hình 7. là mạch làm t-ơi DRAM với controller làm t-ơi 8208.

Hình 7. . Mạch làm t- ơi bộ nhớ dùng 8028.

Những nhiệm vụ chính của việc điều khiển nhớ DRAM của máy tính là:

- Làm t- ơi mỗi ô nhớ sau một khoảng thời gian vài mS.
- Cấp hai nửa địa chỉ cùng các tín hiệu RAS#, CAS# thích hợp.
- Bảo đảm thao tác đọc/viết và làm t-ơi không xảy ra đồng thời.
- Cấp tín hiệu đoc/viết để điều khiển chiều số liêu.

Hình 7. mô tả sơ đồ Controller 8208 làm t-ơi 1 MByte cho hệ VXL 8086. Bộ nhớ chia thành 2 BANK (mỗi BANK 8 bit). Controller bảo đảm cấp các địa chỉ hàng và địa chỉ cột, tín hiệu RAS#, CAS#, và các tín hiệu READ/WRITE. Các chân trạng thái ra S0 - S3 của VXL đấu thẳng tới các chân vào của 8208. Controller giải mã các tín hiệu này để cho ra các tín hiệu đọc và viết mà VXL yêu cầu. Do đó, đa số thời gian của VXLđ-ợc dùng để đọc byte/từ của RAM mà không cần có các chu kỳ chờ. Nếu trong khi 8208 đang ở giữa chu kỳ làm t-ơi nhớ mà VXL muốn đọc RAM thì 8208 l-u giữ AACK cao và buộc VXL cấp thêm một chu kỳ đợi để 8208 kịp hoàn thành chu kỳ làm t-ơi. Để tiết kiệm chân, không có các chân số liệu (để nạp từ điều khiển), chân PDI nối mass sẽ cho phép 8208 tự khởi đầu hoạt động trong đa số các ứng dụng. Còn các tr-ờng hợp khác thì chân PDI sẽ đ-ợc điều khiển bởi một thanh ghi dịch vào song song - ra nối tiếp, nhờ đó từ điều khiển đ-ợc nạp vào 8208. Sau khi Reset chân WE/PCLK sẽ cấp ra một dãy xung đánh nhịp cho từ điều khiển từ thanh ghi dịch nạp vào 8208. Từ điều khiển đ-ợc thực hiện bằng nối ở lối vào của thanh ghi dịch.

Ta cũng có thể dùng DMAC để làm t-ơi bộ nhớ. Hình 7. là ví dụ mạch 4 BANK với dung 1- ợng 256KB nhớ. ☐ đây máy tính dùng chế độ đọc DMA ảo. Bộ định thời 8253 lập trình để phát xung nhịp 15µS. Xung này đ-ợc nối vào một trong các lối vào xin DMA (DMA Request) là DREQ0 của 8237 DMAC đ-ợc lập trình để đọc từ nhớ và viết vào một cổng không tồn tại. Khi DMAC nhận xung này, nó gửi một tín hiệu HOLD\_REQUEST tới VXL rồi VXL trả lời bằng tín hiệu HLDA và đặt các chân của nó ở trạng thái trở kháng cao. Khi đó: 8237 chiếm lấy bus, gửi ra các đia chỉ nhớ, tín hiệu đọc nhớ và tín hiệu chấp nhân DMA kênh 0 (DACKO).

Tám bit địa chỉ thấp gửi tới nhớ, còn DACKO để cung cấp xung RAS# cho các bank DRAM để làm t-ơi nhớ động. Sau mỗi thao tác DMA thanh ghi địa chỉ hiện hành trong DMAC đ-ợc tự động tăng/giảm (tuỳ thuộc cách lập trình lúc đầu) để làm t-ơi hàng (row) nhớ sau. Nếu 8237 lập trình để truyền 64 kByte, khỏi đầu ở địa chỉ 0, tăng đếm sau mỗi lần DMA, và tự khởi động (autoinitialize), thì dẫy các địa chỉ gửi ra sẽ làm t-ơi tất cả 256 trong hàng DRAM. Mỗi hàng làm t-ơi 15ns.

Ví dụ với tần số clock 4.77MHz dùng trong IBM PC, một chu kỳ DMA để làm t- ơi mất 820 ns mỗi 15 ns, tức 5% thời gian của VXL.

Để kiểm tra Parity mỗi bank nhớ có 9 bit, 8 bit để giữ số liệu, bit thứ 9 là bit Parity. Mỗi mạch 74 LS280 dùng để phát/ kiểm parity cho mỗi byte và cất vào parity bit mỗi khi byte đ-ợc viết vào nhớ. Khi 9 bit đ-ợc đọc ra, parity đ-ợc kiểm tra. Nếu parity sai thì tín hiệu báo lỗi sẽ đ-ợc gửi tới cổng 8255 để cho VXL đọc. Khi bắt đầu bật máy, thì quá trình POST xảy ra, nó viết mẫu byte vào tất cả ô nhớ, rồi kiểm tra bằng cách đọc lại chúng cùng với parity bit.

# II.10 . Chuyển một mảng số liêu bằng DMA

Th- ờng xuyên có các nhu cầu chuyển mảng số liệu nhớ và ngoại vi. Lúc đó ta dùng DMAC. Hình mô tả cơ chế hoạt động của DMAC với VXL để truyền số liệu giữa nhớ và ngoại vi (ổ đĩa thông minh).

Khi ta bật máy lúc đầu các khoá ở vị trí đóng từ VXL tới ngoại vi, và nhớ. Chúng ta lập trình để chạy DMAC, ví dụ để đọc file từ ổ đĩa để viết vào nhớ. Muốn thế phải gửi một loạt lệnh tới controller ổ đĩa yêu cầu nó đọc những block dữ liệu từ đĩa. Khi controller đã có byte đầu tiên, nó gửi DMA Request(DREQ) cho DMAC, nếu channel đó của DMAC không bị che chắn , DMAC gửi HOLD REQUEST tới chân HOLD của VXL, VXL treo các bus cao và gửi ra HLDA cho DMAC, khi DMAC nhận HLDA của VXL, nó cho tín hiệu điều khiển để đặt ba khoá về vị trí DMA, cắt VXL ra, sau đó DMAC cho ra địa chỉ cấp cho nhớ, DMAC gửi DMA-Acknowlege (DACKO) cho ổ đĩa để nó đ-a ra số liệu, cuối cùng nó cấp MEMW#=0 và IOR#=0 ra bus điều khiển, nhờ vậy liệu đ-ợc đọc vào từ ngoại vi và viết ra ô nhớ, khi truyền số liệu hoàn thành DMAC thu lại tín hiệu HRQ, do đó VXL lấy lại các bus của nó cho đến lần DMA sau.

Hình là mạch chi tiết của sơ đồ hình . Trong đó 8237 là DMAC còn 8272 là controller ổ đĩa mềm, 8282 dùng để latch 8 bit địa chỉ gửi ra từ VXL (do ALE của 8086 điều khiển ) hoặc 8237 (do AEN và AD dress STrobe điều khiển).

Khi đóng điện DMAC cấp AEN = 0, các vi mạch U1, U2, U4 đ-ợc hữu hiệu. Và ALE từ VXL đ-ợc dùng để đánh nhịp (STroBe) cho 3 vi mạch này. Do đó chúng chốt các địa chỉ A0-A19 của VXL ra bus địa chỉ nh- tr-ờng hợp thông th-ờng (không DMA).

Khi DMAC muốn chiếm lấy các bus, nó cấp AEN= 1, dẫn đến:

- Khoá không cho U1 làm việc, cắt các địa chỉ A0 -A7 từ VXL, DMAC trực tiếp cấp ra 8 địa chỉ thấp cho nhớ trong truyến số liệu,
- AEN =1 làm đổi vị trí Multiplex khiến cho việc đánh nhịp cho U2 thực hiện bởi ADSTB của DMAC. Để tiết kiệm chân, DMAC 8 bit địa chỉ cao qua các chân số liệu D0-D7, cùng với ADSTB=1 báo rằng đó là các địa chỉ cao A15- A8 do DMAC cấp cho qua nhớ latch U2.
- -Cũng do AEN =1, các bit A16- A19 do U3 cấp từ các bit D10 -D13 do ta lập trình cứng .
- -Cuối cùng, các tín hiệu điều khiển đ- ợc đổi nối từ các output cảu VXL sang các output của DMAC (gồn IOR#, IO#, MEMU#, MEMR#).

Các buffer số liệu hai chiều 8286 cho phép có thể truyền 8 bit số liệu tới/từ controller đĩa từ/tới hoặc byte cao hoặc byte thấp của bộ nhớ. Bit địa chỉ A0 dùng để chọn đ-ờng cho hai byte nhớ chắn/lẻ đó.

DMAC có 4 kênh (channel), nhiều thanh ghi trong để:

-Ghi địa chỉ nhớ cơ sở(16 bit). -Ghi số đếm từ (word) nhớ cơ sở

-Địa chỉ nhớ hiện hành . -Ghi địa chỉ tạm thời

-Ghi số đếm tạm thời.
-Ghi địa chỉ lệch
-Các thanh ghi mode
-Ghi tạm thời
-Ghi chắn DMA

-Ghi yêu cầu xin DMA

DMAC có 4 chân địa chỉ và 2 bit vào IOR#, IOW# để điều khiển hoạt động đọc/viết các thanh ghi của nó. Nó còn có một flip flop để trỏ địa chỉ byte cao/byte thấp đang có ở 8 chân số liệu của nó. Các flip flop này đ- ợc lần l- ợt tự động lật trạng thái để cho phép cấp ra 16 bit địa chỉ nhờ chỉ một cổng 8 bit. Tất nhiên để điều khiển hoạt động của DMAC cần phải lập trình khởi đầu nó, và lập trình các hoạt động sau đó của nó. DMAC có thể lập trình để truyền 1byte cho mỗi request, 1 khối các byte cho mỗi request, hay truyền cho đến khi nhận đ- ợc 1 tín hiệu dừng từ chân vào/ra EOP#.

Đại thể phải làm các việc sau:

- Viết từ điều khiển vào địa chỉ trong 1101 để xoá flip flop trong
- Viết từ điều khiển vào địa chỉ trong 1000
- Viết từ mode cho mỗi channel (dùng địa chỉ trong 1011)
- Viết ra địa chỉ nhớ đầu tiên tới địa chỉ trong của thanh ghi cơ sở cho mỗi channel ta cần
- Viết ra số byte ta muốn truyền tới địa chỉ trong của thanh ghi đếm số l-ợng từ cơ sở cho mỗi kênh
- Viết từ/ các từ điều khiển để xoá mặt nạ cho channel/ các channel cần dùng.

Table a

| SIGNALS |    |    |    |     |     |                                |
|---------|----|----|----|-----|-----|--------------------------------|
| A3      | A2 | A1 | A0 | ĪOR | ĪOW | OPERATION                      |
| 1       | 0  | 0  | 0  | 0   | 1   | READ STATUS REGISTER           |
| 1       | 0  | 0  | 0  | 1   | 0   | WRITE COMMAND REGISTER         |
| 1       | 0  | 0  | 1  | 0   | 1   | ILLEGAL                        |
| 1       | 0  | 0  | 1  | 1   | 0   | WRITE REQUEST REGISTER         |
| 1       | 0  | 1  | 0  | 0   | 1   | ILLEGAL                        |
| 1       | 0  | 1  | 0  | 1   | 0   | WRITE SINGLE MASK REGISTER SET |
| 1       | 0  | 1  | 1  | 0   | 1   | ILLEGAL                        |
| 1       | 0  | 1  | 1  | 1   | 0   | WRITE MODE REGISTER            |
| 1       | 1  | 0  | 0  | 0   | 1   | ILLEGAL                        |
| 1       | 1  | 0  | 0  | 1   | 0   | CLEAR BYTE POINTER FLIP/ FLOP  |
| 1       | 1  | 0  | 1  | 0   | 1   | READ TEMPORARY REGISTER        |
| 1       | 1  | 0  | 1  | 1   | 0   | MASTER CLEAR                   |
| 1       | 1  | 1  | 0  | 0   | 1   | ILLEGAL                        |
| 1       | 1  | 1  | 0  | 1   | 0   | CLEAR MASK REGISTER            |
| 1       | 1  | 1  | 1  | 0   | 1   | ILLEGAL                        |
| 1       | 1  | 1  | 1  | 1   | 0   | WRITE ALL MASK REGISTER BITS   |

Table b

| NAME                          | SIZE    | NUMBER |
|-------------------------------|---------|--------|
| BASE ADDRESS REGISTER         | 16 BITS | 4      |
| BASE WORD COUNT REGISTER      | 16 BITS | 4      |
| CURRENT ADDRESS REGISTER      | 16 BITS | 4      |
| CURRENT WORD COUNT REGISTER   | 16 BITS | 4      |
| TEMPORARY ADDRESS REGISTER    | 16 BITS | 1      |
| TEMPORARY WORD COUNT REGISTER | 16 BITS | 1      |
| STATUS REGISTER               | 8 BITS  | 1      |
| COMMAND REGISTER              | 8 BITS  | 1      |
| TEMPORARY REGISTER            | 8 BITS  | 1      |
| MODE REGISTER                 | 6 BITS  | 4      |
| MASK REGISTER                 | 4 BITS  | 1      |
| REQUEST REGISTER              | 4 BITS  | 1      |

# GIÁO TRÌNH KIẾN TRÚC MÁY TÍNH Ngô Nh- Khoa

| CHANEL | REGISTER                    | OPERATION |    | SIGNAL |     |    |   |    |    |            | INTERNAL    | DATA BUS  |
|--------|-----------------------------|-----------|----|--------|-----|----|---|----|----|------------|-------------|-----------|
|        |                             |           | CS | ĪOR    | ĪOW | A. | 3 | A2 | A1 | <b>A</b> 0 | FLIP - FLOP | DB0 - DB7 |
| 0      | BASE AND CURRENT ADDRESS    | WRITE     | 0  | 1      | 0   | 0  | 0 | 0  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 1      | 0   | 0  | 0 | 0  | 0  |            | 1           | A8 - A15  |
|        | CURRENT ADDRESS             | READ      | 0  | 0      | 1   | 0  | 0 | 0  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 0      | 1   | 0  | 0 | 0  | 0  |            | 1           | A8 - A15  |
|        | BASE AND CURRENT WORD COUNT | WRITE     | 0  | 1      | 0   | 0  | 0 | 0  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 1      | 0   | 0  | 0 | 0  | 1  |            | 1           | W8 - W15  |
|        | CURRENT WORD COUNT          | READ      | 0  | 0      | 1   | 0  | 0 | 0  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 0      | 1   | 0  | 0 | 0  | 1  |            | 1           | W8 - W15  |
| 1      | BASE AND CURRENT ADDRESS    | WRITE     | 0  | 1      | 0   | 0  | 0 | 1  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 1      | 0   | 0  | 0 | 1  | 0  |            | 1           | A8 - A15  |
|        | CURRENT ADDRESS             | READ      | 0  | 0      | 1   | 0  | 0 | 1  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 0      | 1   | 0  | 0 | 1  | 0  |            | 1           | A8 - A15  |
|        | BASE AND CURRENT WORD COUNT | WRITE     | 0  | 1      | 0   | 0  | 0 | 1  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 1      | 0   | 0  | 0 | 1  | 1  |            | 1           | W8 - W15  |
|        | CURRENT WORD COUNT          | READ      | 0  | 0      | 1   | 0  | 0 | 1  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 0      | 1   | 0  | 0 | 1  | 1  |            | 1           | W8 - W15  |
| 2      | BASE AND CURRENT ADDRESS    | WRITE     | 0  | 1      | 0   | 0  | 1 | 0  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 1      | 0   | 0  | 1 | 0  | 0  |            | 1           | A8 - A15  |
|        | CURRENT ADDRESS             | READ      | 0  | 0      | 1   | 0  | 1 | 0  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 0      | 1   | 0  | 1 | 0  | 0  |            | 1           | A8 - A15  |
|        | BASE AND CURRENT WORD COUNT | WRITE     | 0  | 1      | 0   | 0  | 1 | 0  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 1      | 0   | 0  | 1 | 0  | 1  |            | 1           | W8 - W15  |
|        | CURRENT WORD COUNT          | READ      | 0  | 0      | 1   | 0  | 1 | 0  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 0      | 1   | 0  | 1 | 0  | 1  |            | 1           | W8 - W15  |
| 3      | BASE AND CURRENT ADDRESS    | WRITE     | 0  | 1      | 0   | 0  | 1 | 1  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 1      | 0   | 0  | 1 | 1  | 0  |            | 1           | A8 - A15  |
|        | CURRENT ADDRESS             | READ      | 0  | 0      | 1   | 0  | 1 | 1  | 0  |            | 0           | A0 - A7   |
|        |                             |           | 0  | 0      | 1   | 0  | 1 | 1  | 0  |            | 1           | A8 - A15  |
|        | BASE AND CURRENT WORD COUNT | WRITE     | 0  | 1      | 0   | 0  | 1 | 1  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 1      | 0   | 0  | 1 | 1  | 1  |            | 1           | W8 - W15  |
|        | CURRENT WORD COUNT          | READ      | 0  | 0      | 1   | 0  | 1 | 1  | 1  |            | 0           | W0 - W7   |
|        |                             |           | 0  | 0      | 1   | 0  | 1 | 1  | 1  |            | 1           | W8 - W15  |

**Bảng:** Các thanh ghi và địa chỉ trong của DMAC8237.

Photocopyable 71

Trong máy tính AT ta dùng hai DMAC, địa chỉ của chúng trong mapping I/O là nh- sau:

000 -01F : DMAC 1(8237A) 0C0 -0DF : DMAC 2 (8237)

087, 083, 081, 082, 08B, 089, 08A, 08F: DMA Page Register (cấp các địa chỉ A16 -A23 cho các kênh 0, 1, 2, 3, 5, 6, 7, và làm t- ơi).

Bốn kênh của DMAC 1 (đánh số từ 0 tới 3 ) dùng để truyền số liệu 8 bit giữa các adapter I/O 8 bit với nhớ 16 bit. Mỗi kênh có thể giúp truyền 16 MByte số liệu tổ chức thành các khối 64 kByte. (Các chân BHE là đảo của A0).

DMAC2 có các kênh từ 4 -7. Kênh 4 dùng để nối tầng bốn kênh 0 đến 3 vào VXL. Ba kênh 5, 6, 7 dùng truyền số liệu 16 bit giữa các adapter I/O16 bit với nhớ 16 bit. Các kênh DMA có thể truyền 16 MByte của các khối 128 kByte. Các kênh 5, 6, 7 không thể truyền số liệu của các byte bắt đầu bằng địa chỉ lẻ (các chân A0, và BHE đều = 0).

Trong slot ISA của máy vi tính AT có các chân sau dùng cho hai DMAC: DRQ0, DRQ1, , DRQ2, DRQ3, DRQ4, DRQ5, DRQ6, DRQ7 và DACK0 ACK1, DACK2, DACK3, DACK4, DACK5, DACK6, DACK7.

# CH□ƠNG VII. GIAO DIÊN TRONG MÁY VI TÍNH

Một hệ thống máy tính điển hình từ cỡ nhỏ đến cỡ trung bình, bao gồm một bộ vi xử lý trung tâm, bộ nhớ trong và hệ thống phối ghép vào/ ra. Các thành phần này liên hệ với nhau thông qua hệ thống các bus. Ch- ơng này sẽ nghiên cứu phần cuối cùng của hệ thống máy tính, là bộ phối ghép vào/ ra. Cụ thể là các chip phối ghép vào/ ra, máy tính đ- ợc liên hệ với thế giới bên ngoài thông qua các chip này.

### I. Các chip vào/ ra (I/O chip)

Trong thế giới máy tính, đã có rất nhiều loại chip vào/ra và các chủng loại chip mới cũng liên tục xuất hiện. Trong số các chip thông dụng có thể nói đến các chip điều khiển truyền thông UART, USART, chip điều khiển hiển thị màn hình CRTC, chip điều khiển các đơn vị ổ đĩa HDC/FDC và các chip điều khiển vào/ ra qua các cổng song song PIO.

### I.1. Chip nhận - phát không đồng bộ UART

Chip UART (Universal Asynchronous Receiver Transmitter), có thể đọc một byte dữ liệu từ bus dữ liệu và chuyển từng bit dữ liệu của nó lên đ-ờng dây nối tiếp tới các thiết bị đầu cuối (terminal) hoặc nhận dữ liệu từ terminal. Các chip UART th-ờng hoạt động ở tốc độ từ 50bps tới 19,2 Kbps.

### I.2. Chip nhận - phát đồng bộ/không đồng bộ USART

Chip USART(Universal Synchronouns Asynchronous Receiver Transmitter) có thể quản lý việc truyền dữ liệu đồng bộ bằng việc sử dụng nhiều giao thức khác nhau, cũng nh- có thể sử dụng tất cả các chức năng của UART.

# I.3. Các chip vào/ra song song PIO(Parallel I/O)

Một trong những chip PIO điển hình là chip 8255A, nh- hình 7.1. Nó có 24 cổng vào/ra, có thể ghép nối với mọi thiết bị t-ơng thích TTL, nh- bàn phím, các chuyển mạch, máy in. Cho phép CPU đọc hoặc ghi các bit dữ liệu trên mọi cổng vào/ra, làm cho chip này hoạt động rất linh hoạt.

CPU có thể định cấu hình cho 8255A bằng cách nạp giá trị cho các thanh ghi trạng thái bên trong vi mạch này.

# Vi mạch gồm:

# a. Phần ghép nối với vi xử lý có:

- Bộ đệm số liệu để trao đổi dữ liệu hai chiều (vào, ra) giữa vi xử lý và vi mach.
- Bộ logic điều khiển đọc/ghi, tức là bộ giải mã địa chỉ lệnh cho các thanh ghi đệm và thanh ghi điều khiển.

# b. Phần ghép nối với các thiết bị ngoài có:

- Trạm A và trạm B, mỗi trạm này đ-ợc gắn với một thanh ghi chốt 8 bit, có chức năng vào hoặc ra tuỳ theo ch-ơng trình khởi phát.
  - Tram C 8 bit, chia thành hai phần, nửa thấp 4 bit và nửa cao 4 bit.

Tuỳ theo chế độ sử dụng đ-ợc xác lập bởi lời điều khiển, trạm C có thể đ-ợc dùng để trao đổi dữ liệu vào hoặc ra (chế độ 0); điều khiển hoặc đối thoại với thiết bị ngoài và vi xử lý khi trạm A và trạm B ở chế độ 0 bằng cách xác lập và xoá từng bit PC<sub>j</sub>; điều khiển hoặc đối thoại với thiết bị ngoài và vi xử lý khi các trạm A và B ở chế đọ 1 và 2.

 $\Box$  các chế độ 1 và 2, đọc các bit của trạm C, ta biết đ-ợc trangh thái của trạm A và B.

# c. Phần các mạch điều khiển nội bộ:

Có các khối điều khiển (nhóm A hay nhóm B) các tram A, B và C.

I.1.1. Các lệnh ghi và đọc các cửa (trạm) và các thanh ghi điều khiển

Với tổ hợp của các tín hiệu địa chỉ  $(A_0, A_1)$ , chọn chip  $(\overline{CS})$ , các lệnh đọc  $(\overline{RD})$ , và ghi  $(\overline{WR})$  của vi xử lý

# CH□ONG VII. VÀO RA DỮ LIỆU VỚI THIẾT BỊ NGOẠI VI

# I. Vai trò và nhiệm vụ của bộ phối ghép

### I.1. Vai trò của bô phối ghép

Bộ phối ghép nằm trung gian giữa máy vi tính và các thiết bị ngoài, đóng vai trò trung chuyển dữ liệu (nhận và truyền) giữa chúng.

Khi truyền dữ liệu từ máy vi tính ra thiết bị ngoài, bộ phối ghép đóng vai trò nhận dữ liệu từ máy tính và là nguồn cấp dữ liệu cho thiết bị ngoài.

Khi truyền dữ liệu từ thiết bị ngoài vào máy vi tính, bộ phối ghép đóng vai trò nhân dữ liêu từ thiết bị ngoài và là nguồn cấp dữ liêu vào cho máy tính.

# I.2. Nhiệm vụ của bộ phối ghép.

Bộ phối ghép làm nhiệm vụ phối hợp trao đổi dữ liệu giữa máy tính và thiết bị ngoài về mức và công suất của tín hiệu, về dạng tín hiệu, về tốc độ và ph-ơng thức trao đổi.

# I.2.1. Phối hợp về mức và công suất tín hiệu

Mức tín hiệu của máy vi tính th- ờng là mức (0V, 5V) trong khi của các thiết bị ngoài, hoặc ở mức cao  $(\pm 15V, \pm 48V)$  hoặc rất thấp (<<1V). Do đó, bộ phối ghép phải biến đổi các mức trên cho phù hợp.

Công suất của các tín hiệu trên bus dữ liệu của máy vi tính rất nhỏ (cõ vài chục mA), trong khi cần công suất lớn hơn nhiều cho thiết bị ngoài. Do đó bộ phối ghép phải biến đổi công suất cho phù hợp.

 $\hfill\Box$  các ngõ vào và ngõ ra của bộ phối ghép th-ờng dùng các mạch đệm ba trạng thái.

# I.2.2. Phối hợp về dang dữ liêu (tín hiêu).

Bộ phối ghép phải đảm bảo tính t-ơng thích về cơ chế trao đổi dữ liệu giữa máy tính và thiết bi ngoài.

# I.2.3. Phối hợp về tốc độ trao đổi dữ liệu.

Máy tính th-ờng hoạt động với tốc độ cao, trong khi các thiết bị ngoài th-ờng hoạt động chậm hơn. Do đó bộ phối ghép phải có khả năng cấp, nhận dữ liệu nhanh với máy tính, nh-ng với thiết bị ngoại thì ng-ợc lại.

# I.2.4. Phối hợp về ph- ơng thức trao đổi dữ liệu.

Để đảm bảo sự trao đổi dữ liệu một cách tin cậy, cần có bộ phối ghép và ph-ơng thức trao đổi dữ liệu diễn ra theo một trình tự nhất định và hợp lý.

- Nếu việc trao đổi dữ liệu do máy tính yêu cầu thì quá trình diễn ra nh- sau:

Máy tính đ- a lệnh điều khiển để khởi động bộ phối ghép hay thiết bị ngoài.

Máy tính đọc tín hiệu trả lời. Nếu có tín hiệu sẫn sàng mới trao đổi tin, nếu không, thêm một chu kỳ chờ và đọc lại trạng thái.

Máy tính trao đổi tin khi đọc thấy trạng thái sẵn sàng.

- Nếu việc trao đổi tin do TBN yêu cầu: để giảm thời gian cồ đợi trạng thái sẵn sàng của TBN, máy tính có thể khởi động TBN rồi thực hiện các nhiệm vụ khác. Việc trao đổi tin diễn ra khi:

TBN gửi yêu cầu trao đổi tin tới bộ xử lý ngắt của khối ghép nối, để đ-a yêu cầu ngắt ch- ng trình đến máy tính.

Nếu có nhiều thiết bị ngoài cùng gửi yêu cầu, KGN xử lý theo mức - u tiên ngắt định tr- ớc, rồi đ- a yêu cầu trao đổi tin cho máy tính.

Máy tính nhận yêu cầu, chuẩn bị trao đổi và gửi tín hiệu xác nhận sấn sàng trao đổi.

KGN nhân và truyền tín hiệu xác nhân cho TBN.

TBN trao đổi tin với KGN và KGN trao đổi tin với máy tính (nếu là đ- a tin vào) hoặc máy tính trao đổi tin với KGN và KGN trao đổi tin với TBN (nếu là đ- a tin ra).

# II. Cấu trúc chung của khối ghép nối

# II.1. Nhiêm vu của các khối trong KGN.

KGN có nhiệm vụ chung là nhận và chuyển tin giữa máy tính và TBN. Nh-ng cụ thể, có những nhiệm vụ nhỏ khác nhau trong sơ đồ khối. Những nhiệm vụ và các khối t-ơng ứng là:

- 1. Ghép nối và biến đổi tin giữa MT KGN và KGN TBN về:
  - Mức và công suất tín hiệu.
  - Dạng tin (song song, nối tiếp, tín hiệu số, tín hiệu analog).
- 2. Giải mã địa chỉ, giải mã lệnh cho các thanh ghi đệm của KGN.
- 3. Ghi nhận trạng thái TBN hay yêu cầu trao đổi tin của TBN, xử lý yêu cầu u tiên, gửi yêu cầu vào MT và xác nhận trao đổi tin từ MT.
- 4. Ghi nhận, biến đổi dạng tin, phát tin cho thiết bị nhận tin.
- 5. Nhận và phát tín hiệu nhịp thời gian trao đổi tin cho các khối trong KGN và TBN.

#### II.2. Sơ đồ khối.



### 1. Khối phối hợp đ-ờng dây MT.

Khối có nhiêm vu:

- Phối hợp mức và công suất tín hiệu với bus I/O của MT.
- Cô lập bus I/O với các TBN khi không trao đổi tin.
- Điều khiển đ- a tin ra, đ- a tin vào bus I/O.

Các nhiêm vu trên d- ơc thực hiện nhờ các vi mạch đêm ba trang thái.

### 2. Khối giải mã địa chỉ - lênh.

Mỗi thanh ghi đệm (điều khiển, trạng thái, số liệu đọc vào, số liệu đ-a ra) của KGN đ- ợc chọn để ghi và đọc tin nhờ các lệnh đọc, ghi từ khối giả mã địa chỉ lệnh. Khối giải mã này là những vi mạch giải mã hay tổ hợp các cổng logic. Lối vào đ-ợc nối với bus I/O của MT, để nhận các tín hiệu địa chỉ  $(A_0 ... A_n)$ , tín hiệu điều khiển đọc, ghi, các tín hiệu chốt địa chỉ, chốt dữ liệu. Lối ra của khối này là các tín hiệu đọc, ghi cho từng thanh ghi đệm của KGN.

# 3. Các thanh ghi đệm gồm:

- Thanh ghi điều khiển chế độ hoạt động, thanh ghi điều khiển TBN.
- Thanh ghi trạng thái hay yêu cầu trao đổi tin của TBN.
- Thanh ghi đệm số liệu ghi
- Thanh ghi đệm số liệu đọc.

# 4. Khối xử lý ngắt.

Khi nhận, che chắn yêu cầu trao đổi tin của TBN, xử lý - u tiên và đ-a yêu cầu trao đổi tin vào MT.

# 5. Khối phát nhịp thời gian.

Phát nhịp thời gian cho các hoạt động truyền và xử lý tin trong KGN hay TBN. Đôi khi, để đồng bộ, khối còn nhân tín hiệu nhịp đồng hồ từ MT.

# 6. Khối đệm TBN.

Khối có thể biến đổi mức (TTL), biến đổi công suất (cho các TBN là các mạch điều khiển công suất) và biến đổi về dạng tin.

#### 7. Khối điều khiển:

Điều khiển hoạt động của các khối, nh- khối phát nhịp thời gian, chế độ hoạt đông, vv... .

# III. Giải mã địa chỉ cho bộ ghép nối.

Việc giải mã địa chỉ cho bộ ghép nối cũng gần giống nh- giải mã địa chỉ cho mạch nhớ. Chủ yếu ta nghiên cứu việc giải mã địa chỉ cho các cổng. Thông th-ờng các cổng có địa chỉ 8 bit tại A0-A7 hoặc có địa chỉ 16 bit tại A0-A15. Tuỳ theo độ dài của toán hạng trong lệnh là 8 hay 16 bit ta sẽ có 1 cổng 8 bit hay 2 cổng 16 bit có địa chỉ liền nhau để tạo nên từ với độ dài t-ơng ứng. Trong thực tế ít có hệ sử dụng hết 256 cổng I/O khác nhau, nên ta chỉ xét ở đây các bộ giải mã địa chỉ 8 bit A0-A7 và mạch giải mã thông dụng nh- 74LS138 để tạo ra các xung chọn thiết bị.