# 计算机系统 I 实验报告 6

Project: 单周期 CPU 设计

姓名:洪奕迅

学号: 3230102930

班号:信安 2301

计算机系统 I

(春夏, 2024)

浙江大学

计算机学院

2024年6月9日

# 目录

| 1 | 单周    | 期 CPU  | J 设计                   | 2  |  |  |  |  |  |
|---|-------|--------|------------------------|----|--|--|--|--|--|
|   | 1.1   | Instru | ction Fetch            | 2  |  |  |  |  |  |
|   |       | 1.1.1  | InstSel                | 2  |  |  |  |  |  |
|   |       | 1.1.2  | PC                     | 2  |  |  |  |  |  |
|   | 1.2   | Instru | ction Decode           | 3  |  |  |  |  |  |
|   |       | 1.2.1  | Controller             | 3  |  |  |  |  |  |
|   |       | 1.2.2  | Regfile                | 8  |  |  |  |  |  |
|   | 1.3   | Execu  | tion                   | 9  |  |  |  |  |  |
|   |       | 1.3.1  | ALU                    | 9  |  |  |  |  |  |
|   |       | 1.3.2  | Cmp                    | 11 |  |  |  |  |  |
|   | 1.4   | Memo   | ryAccess and WriteBack | 12 |  |  |  |  |  |
|   |       | 1.4.1  | DataProcess            | 12 |  |  |  |  |  |
|   |       | 1.4.2  | WriteBack              | 15 |  |  |  |  |  |
| 2 | 仿真与上板 |        |                        |    |  |  |  |  |  |
|   | 2.1   | 仿真.    |                        | 17 |  |  |  |  |  |
|   | 2.2   | 上板.    |                        | 17 |  |  |  |  |  |
| 3 | 意见    | 和建议    |                        | 19 |  |  |  |  |  |

# 单周期 CPU 设计

#### 1.1 Instruction Fetch

#### 1.1.1 InstSel

这个模块存在的原因在于我们输入的数据同指令的宽度并不相同,因此我们需要根据 PC 来正确选择高位或低位来确定指令。

由于我们的步进总是指令,且我们总是使用 *Byte* 作为一个单元,因此对于一条 32 位的指令和相应的程序计数器应当满足:

$$WIDTH = 32bits = 8Bytes$$
  
 $PC \equiv 0 \pmod{4} \leftrightarrow PC[0] = PC[1] = 0$ 

因此我们去考虑 PC[2] 的值,不难发现其值正好可以代表一个被读入数据的两个 32 位单元,因此该模块代码也相应完成了,在 PC[2] = 0 时我们取低位,反之取高位:

```
Code Snippet 1.1.1 ➤ InstSel

//Instruction selection
always_comb begin

if(pc[2] == 1'b1)begin
    inst = imem_ift.r_reply_bits.rdata[63:32];

end else begin
    inst = imem_ift.r_reply_bits.rdata[31:0];

end
end
```

#### 1.1.2 PC

PC 的设计可以分为两个部分,一部分是 PC 本身的变动,另一部分则是对下一个 PC 信号的选取。前者是本次设计中少有的时序电路,同时相对较为简单:

```
Code Snippet 1.1.2 ➤ PC

1 always@(posedge clk or posedge rst) begin
2 if(rst) bgein
3 pc <= 64'b0;
4 end else begin
5 pc <= next_pc
6 end
7 end
```

而对于 NextPC, 我们需要考虑执行的指令类型,在所有指令中 J 型指令和 B 型指令涉及到可能的对 PC 的修改,而其他情况 PC 只需要执行 PC = PC + 4 即可。其中 J 型指令我们需要直接跳转到目标地址而 B 型指令则还需要考虑是否满足跳转条件,因此我们有以下代码:

```
Code Snippet 1.1.3 ➤ NPC

1 assign npc_sel = (if_jump & is_b) | is_j;
2 //指令类型信号将由译码器给出
3 //而判断是否满足跳转条件信号的计算将由后续的比较运算器完成。
4 assign next_pc = npc_sel ? alu_res : pc + 4;
```

### 1.2 Instruction Decode

#### 1.2.1 Controller

#### Theorem 1.2.1 ▶ 如何区分不同指令

在 RISC-V 中我们有一个相对规整的指令格式,我们将通过 opcode, FUNCT\_3, FUNCT\_7 来判断具体指令,对于不同类型的指令满足以下规范:

| 31 30 23          | 5 24 21  | 20     | 19       | 15 14 1 | 2 11 8   | 7       | 6 0    |        |  |  |
|-------------------|----------|--------|----------|---------|----------|---------|--------|--------|--|--|
| funct7            | rs2      |        | rs1      | funct3  | ro       | i       | opcode | R-type |  |  |
|                   |          |        |          |         |          |         |        |        |  |  |
| imm[1             | 1:0]     |        | rs1      | funct3  | ro       | i       | opcode | I-type |  |  |
| 544.53            |          |        |          |         |          | 1.03    |        | 1      |  |  |
| imm[11:5]         | rs2      |        | rs1      | funct3  | imm[4:0] |         | opcode | S-type |  |  |
|                   |          |        |          |         |          |         |        | 1      |  |  |
| imm[12] imm[10:5] | rs2      |        | rs1      | funct3  | imm[4:1] | 1mm[11] | opcode | B-type |  |  |
| . (21.12)         |          |        |          |         |          |         |        |        |  |  |
|                   | imm[31:1 | 12]    |          |         | ro       | 1       | opcode | U-type |  |  |
| imm[20] imm[1     | 0.11     | mm[111 | :[10.12] |         |          |         | oncodo | I tumo |  |  |
| imm[20] imm[1     | 0:1]   1 | mm[11] | ımm      | [19:12] | ro       | 1       | opcode | J-type |  |  |

图 1.1: 格式规范

对于所有的指令,其 opcode 位置都是固定的,我们的译码器将部分采用部分二段译码的方式,先通过 opcode 进行指令的分类并直接确定一些信号,而需要根据 FUNCT3, FUNCT7来确定的信号则直接使用多路选择器,因为我在写代码的时候觉得对于这些信号二段译码可能并不如直接的选择器容易维护,因为需要同时涉及 opcode, func\_3, func\_7 的一次译码和组合后进行二段译码。

首先我们进行第一次译码初步确定指令类型。

```
code Snippet 1.2.2 ➤ Decoder-Part1

assign ins_load = (inst[6:0]==LOAD_OPCODE);
assign ins_imm = (inst[6:0]==IMM_OPCODE);
assign ins_auipc = (inst[6:0]==AUIPC_OPCODE);
assign ins_immw = (inst[6:0]==IMMW_OPCODE);
assign ins_store = (inst[6:0]==STORE_OPCODE);
assign ins_reg = (inst[6:0]=== REG_OPCODE);
assign ins_lui = (inst[6:0]=== LUI_OPCODE);
assign ins_regw = (inst[6:0]=== REGW_OPCODE);
assign ins_branch = (inst[6:0]=== BRANCH_OPCODE);
assign ins_jalr = (inst[6:0]=== JALR_OPCODE);
assign ins_jal = (inst[6:0]=== JALR_OPCODE);
```

然后我们将根据第一次译码得到的结果来选择正确的输出信号与输出相连:

#### Code Snippet 1.2.3 ▶ Decoder-Part2

```
WB_SEL_PC: (ins_load | ins_imm | ins_immw | ins_auipc | ins_reg | ins_regw |
ins_lui)
WB_SEL_ALU: WB_SEL0);
```

最后再判断 func\_3, func\_7来确定所有运算符和数据类型:

#### **Code Snippet 1.2.4** ▶ **Decoder-Part3** always\_comb begin case(opcode) LOAD\_OPCODE:begin 3 alu\_op=ALU\_ADD; cmp\_op=CMP\_NO; 5 case(func3) LB\_FUNCT3:mem\_op=MEM\_B; LH\_FUNCT3:mem\_op=MEM\_H; 8 LW\_FUNCT3:mem\_op=MEM\_W; 9 LD\_FUNCT3:mem\_op=MEM\_D; 10 LBU\_FUNCT3:mem\_op=MEM\_UB; 11 LHU\_FUNCT3:mem\_op=MEM\_UH; 12 LWU\_FUNCT3:mem\_op=MEM\_UW; 13 default: mem\_op=MEM\_NO; 14 endcase 15 end IMM\_OPCODE:begin 17 case(func3) 18 ADD\_FUNCT3:alu\_op=ALU\_ADD; 19 SLL\_FUNCT3:alu\_op=ALU\_SLL; 20 SLT\_FUNCT3:alu\_op=ALU\_SLT; 21 SLTU\_FUNCT3:alu\_op=ALU\_SLTU; 22 XOR\_FUNCT3:alu\_op=ALU\_XOR; 23 SRL\_FUNCT3:alu\_op=(func7==7'b0000000)?ALU\_SRL:ALU\_SRA; 24 OR\_FUNCT3:alu\_op=ALU\_OR; 25 AND\_FUNCT3:alu\_op=ALU\_AND; default:alu\_op=ALU\_DEFAULT; 27 endcase 28 cmp\_op=CMP\_NO; 29 30 mem\_op=MEM\_NO; end 31

```
32
            AUIPC_OPCODE:begin
33
                alu_op=ALU_ADD;
34
                cmp_op=CMP_NO;
35
                mem_op=MEM_NO;
36
            end
37
            IMMW_OPCODE:begin
38
                case (func3)
39
                    ADDW_FUNCT3: alu_op = (func7 == 7'b0100000) ? ALU_SUBW : ALU_ADDW;
40
                    SLLW_FUNCT3: alu_op = ALU_SLLW;
41
                    SRLW_FUNCT3: alu_op = (func7 == 7'b0000000) ? ALU_SRLW : ALU_SRAW;
                    default: alu_op = ALU_DEFAULT;
43
                endcase
44
                cmp_op = CMP_NO;
45
                mem_op = MEM_NO;
            end
            STORE_OPCODE:begin
48
                alu_op = ALU_ADD;
49
                cmp_op = CMP_NO;
50
51
                case (func3)
                    SB_FUNCT3: mem_op = MEM_B;
52
                    SH_FUNCT3: mem_op = MEM_H;
53
                    SW_FUNCT3: mem_op = MEM_W;
54
                    SD_FUNCT3: mem_op = MEM_D;
55
                    default: mem_op = MEM_NO;
                endcase
57
            end
58
            REG_OPCODE:begin
59
                case(func3)
60
                    ADD_FUNCT3:alu_op=(func7==7'b0000000)?ALU_ADD:ALU_SUB;
                    SLL_FUNCT3:alu_op=ALU_SLL;
62
                    SLT_FUNCT3:alu_op=ALU_SLT;
63
                    SLTU_FUNCT3:alu_op=ALU_SLTU;
64
                    XOR_FUNCT3:alu_op=ALU_XOR;
65
                    SRL_FUNCT3:alu_op=(func7==7'b00000000)?ALU_SRL:ALU_SRA;
                    OR_FUNCT3:alu_op=ALU_OR;
67
                    AND_FUNCT3:alu_op=ALU_AND;
68
                    default:alu_op=ALU_DEFAULT;
69
```

```
endcase
70
                 cmp_op = CMP_NO;
71
                 mem_op = MEM_NO;
72
             end
73
             LUI_OPCODE:begin
74
                 alu_op = ALU_ADD;
75
                 cmp_op = CMP_NO;
76
                 mem_op = MEM_NO;
77
             end
78
             REGW_OPCODE:begin
79
                 case (func3)
80
                     ADDW_FUNCT3: alu_op = (func7 == 7'b0000000) ? ALU_ADDW : ALU_SUBW;
81
                     SLLW_FUNCT3: alu_op = ALU_SLLW;
82
                     SRLW_FUNCT3: alu_op = (func7 == 7'b0000000) ? ALU_SRLW : ALU_SRAW;
83
                     default: alu_op = ALU_DEFAULT;
                 endcase
                 cmp_op = CMP_NO;
86
                 mem_op = MEM_NO;
87
             end
88
             BRANCH_OPCODE:begin
89
                 alu_op = ALU_ADD;
90
                 case (func3)
91
                     BEQ_FUNCT3: cmp_op = CMP_EQ;
92
                     BNE_FUNCT3: cmp_op = CMP_NE;
93
                     BLT_FUNCT3: cmp_op = CMP_LT;
                     BGE_FUNCT3: cmp_op = CMP_GE;
95
                     BLTU_FUNCT3: cmp_op = CMP_LTU;
96
                     BGEU_FUNCT3: cmp_op = CMP_GEU;
97
                     default: cmp_op = CMP_NO;
98
                 endcase
99
             end
100
             JALR_OPCODE:begin
101
                 alu_op = ALU_ADD;
102
                 cmp_op = CMP_NO;
103
                 mem_op = MEM_NO;
104
105
             end
             JAL_OPCODE:begin
106
                 alu_op = ALU_ADD;
107
```

```
cmp_op = CMP_NO;
108
                  mem_op = MEM_NO;
109
              end
110
             default:begin
111
                  alu_op = ALU_DEFAULT;
112
                  cmp_op = CMP_NO;
113
                  mem_op = MEM_NO;
114
              end
115
         endcase
116
    end
117
```

现在我们得到了一个完善的译码器,能够将指令正确拆分并给出对应的操作类型。接下来则要考虑数据读写和数据处理的问题。

### 1.2.2 Regfile

Regfile 能够将给出的数据写入目标地址,或从给出的地址中读取数据,这同样是我们所有设计中少有的时序部件:

```
Code Snippet 1.2.5 ▶ Regfile
      always @(posedge clk or posedge rst) begin
2
     if(rst) begin
        for(i = 1; i < 32; i++) begin
3
          register[i] <= 0;</pre>
        end
5
     end else begin
6
       if(we & write_addr != 0) begin
7
          register[write_addr] <= write_data;</pre>
8
        end
9
     end
10
   end
11
12
   assign read_data_1 = (read_addr_1 == 0) ? 0 : register[read_addr_1];
   assign read_data_2 = (read_addr_2 == 0) ? 0 : register[read_addr_2];
```

这里需要注意的是我们需要把读写分开,因为读并不涉及使能信号,其并不需要时序控制。而写则 涉及重置和写使能信号,这都依赖时序运行。

此外在实验过程中发现对于非法地址 0 (对于我们声明的寄存器向量 reg[31:1]) 而言的特判是必

Chapter 1. 单周期 CPU 设计 1.3. Execution

须的,这当然是一件想起来非常自然的事,但是在实验过程中发现缺少这一判断并不影响我们的程序通过仿真,但是在上板时将陷入内存死循环,关于为什么非法的读能够通过仿真,目前原因未知。

#### 1.3 Execution

#### 1.3.1 ALU

ALU 的作用是完成算术运算,在这个单元中会充分使用 SystemVerilog 的各种内置算术运算符来综合电路:

```
Code Snippet 1.3.1 ▶ ALU
import CorePack::*;
   logic [31:0] extension1, extension2, extension3, extension4, extension5;
   assign extension1 = a[31:0] + b[31:0];
   assign extension2 = a[31:0] - b[31:0];
   assign extension3 = a[31:0] \ll b[4:0];
   assign extension4 = a[31:0] >> b[4:0];
   assign extension5 = $signed(a[31:0]) >>> b[4:0];
   always_comb begin
     case (alu_op)
10
       ALU\_ADD: res = a + b;
11
        ALU_SUB: res = a - b;
12
        ALU_AND: res = a & b;
13
        ALU_OR: res = a | b:
14
        ALU_XOR: res = a ^ b;
15
        ALU_SLT: res = $signed(a) < $signed(b) ? 1 : 0;
16
        ALU_SLTU: res = a < b ? 1 : 0;
17
        ALU_SLL: res = a \ll b[5:0];
18
        ALU_SRL: res = a \gg b[5:0];
19
        ALU_SRA: res = signed(a) >>> b[5:0];
20
        ALU_ADDW: res = \{\{32\{\text{extension1}[31]\}\}, a[31:0] + b[31:0]\};
21
        ALU_SUBW: res = {\{32\{extension2[31]\}\}, a[31:0] - b[31:0]\}};
22
        ALU_SLLW: res = \{\{32\{\text{extension3}[31]\}\}, a[31:0] << b[4:0]\};
        ALU_SRLW: res = \{\{32\{\text{extension4}[31]\}\}, a[31:0] >> b[4:0]\};
24
        ALU_SRAW: res = {{32{extension5[31]}}, $signed(a[31:0]) >>> b[4:0]};
25
        ALU_DEFAULT: res = 0;
26
      endcase
27
```

Chapter 1. 单周期 CPU 设计 1.3. Execution

```
28 end
```

这里需要注意对于所有的移位操作我们都只在可能的有效范围内进行,而不是粗暴地使用类似 a << b 的操作,这会导致综合中出现问题。

另外注意,对于单字运算,我们需要进行符号扩展,皮卡丘如是说:

| 31      | 25 24 | 20 19  | 15 14    | 12 11   | 7 6    |
|---------|-------|--------|----------|---------|--------|
| funct7  | rs2   | rs1    | funct3   | rd      | opcode |
| 7       | 5     | 5      | 3        | 5       | 7      |
| 0000000 | src   | 2 src1 | SLL/SRI  | dest    | OP     |
| 0100000 | src   | 2 src1 | SRA      | dest    | OP     |
| 0000000 | src   | 2 src1 | ADDW     | dest    | OP-32  |
| 0000000 | src   | 2 src1 | SLLW/SRI | W dest  | OP-32  |
| 0100000 | ere   | ere1   | SURW/SR  | AW doet | OP-32  |

Integer Register-Register Operations

ADDW and SUBW are RV64I-only instructions that are defined analogously to ADD and SUB but operate on 32-bit values and produce signed 32-bit results. Overflows are ignored, and the low 32-bits of the result is sign-extended to 64-bits and written to the destination register.

图 1.2: RV64i 对于单字运算的手册说明

只是有了 ALU 并不能解决所有问题,因为对于不同类型的指令其输入 ALU 进行操作的数的类型是不同的,除开常规的寄存器还会涉及对于立即数和 PC 的操作,我们需要进行数据选择,首先是对于第一个操作数:

```
Code Snippet 1.3.2 ➤ ASel

1 always_comb begin
2 case(alu_asel)
3 ASEL_REG: alu_a = read_data_1;
4 ASEL_PC: alu_a = pc;
5 default: alu_a = 64'b0;
6 endcase
7 end
```

在进行第二个操作数选择前我们还需要完成一个额外的模块 ImmGen,因为在遇到需要向第二个数据口输入立即数的指令类型时,我们需要根据输入数据生成用于操作的立即数,我们会对按照规范生成的32位数据进行符号扩展,32位立即数满足以下格式:

Chapter 1. 单周期 CPU 设计 1.3. Execution

| 31       | 30          | 20 19     | 12 | 11       | 10       | 5   | 4       | 1    | 0        |             |
|----------|-------------|-----------|----|----------|----------|-----|---------|------|----------|-------------|
|          | — i         | nst[31] — |    |          | inst[30: | 25] | inst[24 | :21] | inst[20] | I-immediate |
|          |             |           |    |          |          |     |         |      |          |             |
|          | — i         | nst[31] — |    |          | inst[30: | 25] | inst[1] | L:8] | inst[7]  | S-immediate |
|          |             |           |    |          |          |     |         |      |          |             |
|          | — inst [3   | 1] —      |    | inst[7]  | inst[30: | 25] | inst[1] | L:8] | 0        | B-immediate |
|          |             |           |    |          |          |     |         |      |          |             |
| inst[31] | inst[30:20] | inst[19:1 | 2] |          |          | — ( | 0 —     |      |          | U-immediate |
|          |             |           |    |          |          |     |         |      |          |             |
| _        | inst[31] —  | inst[19:1 | 2] | inst[20] | inst[30: | 25] | inst[24 | :21] | 0        | J-immediate |

图 1.3: 立即数变体情况

我们对此进行符号位扩展得到我们想要的用于计算的立即数,并且参照 a 口选择数据的代码我们也可以写出 b 口的选择器代码,区别只在于程序计数器部分被立即数所替代:

```
Code Snippet 1.3.3 ▶ ImmGen
   always_comb begin
        case(immgen_op)
2
            I_{IMM}: imm = \{\{53\{inst[31]\}\}, inst[30:20]\};
3
            S_{IMM}: imm = \{\{53\{inst[31]\}\}, inst[30:25], inst[11:7]\};
4
            B_{IMM}: imm = {{52{inst[31]}}, inst[7], inst[30:25], inst[11:8], 1'b0};
            U_{IMM}: imm = {{33{inst[31]}}}, inst[30:12], 12'b0};
            UJ_IMM: imm = {{44{inst[31]}}, inst[19:12], inst[20], inst[30:21], 1'b0};
            default: imm = 64'b0;
8
        endcase
9
   end
10
   always_comb begin
11
        case(alu_bsel)
12
            BSEL_REG: alu_b = read_data_2;
13
            BSEL_IMM: alu_b = imm;
14
            default: alu_b = 64'b0;
15
        endcase
16
   end
17
```

#### 1.3.2 Cmp

Cmp 模块会负责所有可能的分支跳转条件的计算, 思路基本同 ALU:

```
Code Snippet 1.3.4 ▶ Cmp
   always_comb begin
        case (cmp_op)
2
            CMP_NO: cmp_res = 0;
3
            CMP_EQ: cmp_res = (a == b);
            CMP_NE: cmp_res = (a != b);
5
            CMP_LT: cmp_res = ($signed(a) < $signed(b));</pre>
            CMP_GE: cmp_res = ($signed(a) >= $signed(b));
7
            CMP_LTU: cmp_res = (a < b);
8
            CMP_GEU: cmp_res = (a >= b);
9
            CMP7: cmp_res = 0;
10
        endcase
11
   end
12
```

## 1.4 MemoryAccess and WriteBack

#### 1.4.1 DataProcess

数据的处理和整个数据通路的设计是单周期 CPU 的核心部分之一,正如文档中提到的多路选择器总是会造成最大的电路消耗,我们在接下来的设计中除了必要的 Core 包涉及的状态外,尽可能使用移位运算符和向量组合取代所有的 case 和可能需要使用的 Verilog 内置算术运算符:

#### DataPackage

我们设计的单周期 CPU 能够对许多类型的数据进行处理,但是我们的数据宽度总是 64 位,因此在写人前总是需要提前将数据进行内存对齐,我们以需要处理的最简单的单字为例,数据本身在输入的低 32 位,其处理操作类似于此前 InsSel 的逆操作,若  $alu\_res[2:0] = 0$  则不移位,反之移到高位,其他类型数据操作思路相同:

```
Code Snippet 1.4.1 ➤ DataPackage

1 always_comb begin
2 case(mem_op)
3 MEM_B: begin
4 dmem_ift.w_request_bits.wdata[7:0] = read_data_2[7:0];
5 dmem_ift.w_request_bits.wdata = dmem_ift.w_request_bits.wdata <<
case(mem_op)
6 end
```

```
MEM_H: begin
7
               dmem_ift.w_request_bits.wdata[15:0] = read_data_2[15:0];
8
               dmem_ift.w_request_bits.wdata = dmem_ift.w_request_bits.wdata <<</pre>
9

    {alu_res[2:1], 4'b0};

           end
10
           MEM_W: begin
11
               dmem_ift.w_request_bits.wdata[31:0] = read_data_2[31:0];
12
               dmem_ift.w_request_bits.wdata = dmem_ift.w_request_bits.wdata <<</pre>
13
                end
14
           MEM_D: dmem_ift.w_request_bits.wdata = read_data_2;
15
           default: dmem_ift.w_request_bits.wdata = 64'b0;
16
       endcase
17
   end
18
```

#### MaskGemration

我们在生成了写入数据后,还需要说明我们数据的有效位,这通过掩码表示 - 1 代表有效字节, 0 代表无效字节,我们采用一样的方式,先设置低位有效,再根据 alu\_res 的值进行移位;

```
Code Snippet 1.4.2 ➤ MaskGeneration
   always_comb begin
       case(mem_op)
           MEM_B: begin
               dmem_ift.w_request_bits.wmask = {7'b0,1'b1};
               dmem_ift.w_request_bits.wmask = dmem_ift.w_request_bits.wmask <<</pre>
5
                → alu_res[2:0];
           end
7
           MEM_H: begin
               dmem_ift.w_request_bits.wmask = {6'b0,2'b11};
8
               dmem_ift.w_request_bits.wmask = dmem_ift.w_request_bits.wmask <<</pre>
9
                end
10
           MEM_W: begin
11
               dmem_ift.w_request_bits.wmask = {4'b0,4'b1111};
12
               dmem_ift.w_request_bits.wmask = dmem_ift.w_request_bits.wmask <<</pre>
13
                end
14
```

```
MEM_D: dmem_ift.w_request_bits.wmask = 8'b111111111;
default: dmem_ift.w_request_bits.wmask = 8'b000000000;
endcase
end
```

#### **DataTrunction**

这一部分与此前的区别是数据不再固定在低位,我们要根据 *alu\_res* 来确定我们需要的数据将其作为低位并进行符号扩展。因此我们的思路是先通过移位将目标数据置于低位,再根据需要进行扩展:

#### **Code Snippet 1.4.3** ▶ **DataTrunction** always\_comb begin case(mem\_op) MEM\_B: begin temp = dmem\_ift.r\_reply\_bits.rdata >> {alu\_res[2:0],3'b0}; mem = $\{\{56\{\text{temp}[7]\}\}, \text{temp}[7:0]\};$ 5 end 6 MEM\_UB: begin temp = dmem\_ift.r\_reply\_bits.rdata >> {alu\_res[2:0],3'b0}; 8 mem = $\{\{56\{1'b0\}\}\}, \text{ temp[7:0]}\};$ 9 end 10 MEM\_H: begin 11 temp = dmem\_ift.r\_reply\_bits.rdata >> {alu\_res[2:1],4'b0}; 12 mem = $\{\{48\{\text{temp}[15]\}\}, \text{temp}[15:0]\};$ 13 end 14 MEM\_UH: begin 15 temp = dmem\_ift.r\_reply\_bits.rdata >> {alu\_res[2:1],4'b0}; 16 mem = $\{\{48\{1'b0\}\}\}$ , temp[15:0]}; 17 18 end MEM\_W: begin 19 temp = dmem\_ift.r\_reply\_bits.rdata >> {alu\_res[2],5'b0}; 20 mem = ${\{32\{temp[31]\}\}, temp[31:0]\}};$ 21 22 end MEM\_UW: begin 23 case (alu\_res[2]) 24 1'b0: mem = {{32{1'b0}}}, dmem\_ift.r\_reply\_bits.rdata[31:0]}; 25 1'b1: mem = {{32{1'b0}}}, dmem\_ift.r\_reply\_bits.rdata[63:32]}; 26 default: mem = 64'b0; 27

至此数据相关的处理完成了,当然我们还是不可避免的使用了多路选择器(我其实不太明白文档中说的在 ALU 中怎么避开多路选择器),但最起码在每个 case 内避开了列举状态和乘法器而是用移位和向量组合解决了问题。然后最后我们还需要将处理好的数据与 RAM 连线,在原有的 CPU 连线上加上以下内容:

```
Code Snippet 1.4.4 ➤ RAM wires

1  assign dmem_ift.r_request_bits.raddr = alu_res;
2  assign dmem_ift.w_request_bits.waddr = alu_res;
3  assign imem_ift.r_request_bits.raddr = pc;
```

#### 1.4.2 WriteBack

在完成所有运算后,我们还需要将处理好的数据与 RAM 连线,在原有的 CPU 连线上加上以下内容:

```
Code Snippet 1.4.5 ► RAM wires

1 assign dmem_ift.r_request_bits.raddr = alu_res;
2 assign dmem_ift.w_request_bits.waddr = alu_res;
3 assign imem_ift.r_request_bits.raddr = pc;
```

另外对于原有 CPU 连线,需要写入的值 *wb\_val* 还是未知的,我们仍需要通过一个选择器根据类型载入目标值:

```
Code Snippet 1.4.6 ➤ WbSel

always_comb begin

case(wb_sel)

WB_SEL_ALU: wb_val = alu_res;

WB_SEL_MEM: wb_val = mem;

WB_SEL_PC: wb_val = pc + 4;

default: wb_val = 64'b0;
```

endcase end

至此, 所有模块设计完成, 我们接下来进行仿真和上板测试。

# 仿真与上板

### 2.1 仿真

限于截图篇幅问题, 我们这里只展示 make TESTCASE = full 的成功截图:

```
0: 3 0x0000000000000980 (0x3450809b) x1
                                              0xffffffffff12345
core
                                              ra, ra, 12
0xffffffff12345000
      0: 0x0000000000000984 (0x00c09093) slli
core
      0: 3 0x0000000000000984 (0x00c09093) x1
core
                                              ra, ra, 1656
0xffffffff12345678
      0: 0x0000000000000988 (0x67808093) addi
core
      0: 3 0x000000000000988 (0x67808093) x1
core
      0: 0x000000000000098c (0x00400113) li
core
                                                sp, 4
      0: 3 0x000000000000098c (0x00400113) x2
core
                                              0x0000000000000004
      core
core
                                                t2, 0x23456
      0: 0x0000000000000994 (0x234563b7) lui
core
                                              0x0000000023456000
      0: 3 0x000000000000994 (0x234563b7) x7
core
      0: 0x000000000000998 (0x7803839b) addiw
                                                t2, t2, 1920
core
core
      0: 3 0x000000000000998 (0x7803839b) x7
                                              0x0000000023456780
      0: 0x000000000000099c (0x00771463) bne
                                                a4, t2, pc + 8
core
core
      0: 3 0x00000000000099c (0x00771463)
      0: 0x00000000000009a0 (0x00301663) bne
core
                                                zero, gp, pc + 12
      0: 3 0x00000000000009a0 (0x00301663)
core
      0: >>>> pass
core
      0: 0x000000000000009ac (0x00000093) li
core
                                                ra, 0
      0: 3 0x00000000000009ac (0x00000093) x1
                                              0x00000000000000000
core
      0: 0x00000000000009b0 (0xc0001073) unimp
core
      core
core
      0:
                   tval 0x00000000c0001073
core
      0: >>>>
      0: 0x0000000000000000 (0x00100193) li
core
      0: 0x00000000000000000 (0x00100193) li gp, 1
0: 3 0x00000000000000 (0x00100193) x3 0x000000000000000
                                   00000000000009b0
                             c0001073
```

图 2.1: 仿真成功截图

## 2.2 上板

同样限于篇幅问题,这里只展示正确到达目标地址的图片;

 Chapter 2. 仿真与上板
 2.2. 上板



图 2.2: 到达目标地址

有一点注意由于写法的问题代码在生成比特流时可能报错,但是实测不影响正确性,只需要按照 报错提示调整约束文件即可。

# 意见和建议

作为年轻人的第一门硬件课程,在学习过程中碰到了相当多的困难,Lab 的设计非常有趣和有质量但是确实是不小的挑战,因此特别感谢助教们不辞辛苦回答我的各种抽象问题。系统一让我学到了非常多东西,两位助教也是我希望成为的目标,如果未来我也有机会成为助教,我也会把这份意志传递下去的(中二音)。

然后以下是这学期实验中碰到的一些问题, 主要是 project:

- 1. 血泪教训:不要试图用 Mac 学习系统一,尤其是 project,谁也不知道实验用的框架在 LinuxOn-Arm 上有什么奇怪的问题。
- 2. 感觉 project 的安排不太合理,应该先让我们设计译码器再设计数据通路吧,不然就干脆把数据通路设计放在最前面,然后给出所有需要使用模块的模块定义,然后在第二部分进行完善。现在的 projet 很多模块需要自己设计,而数据通路作为串联所有模块的存在却被放在译码器说明之前,阅读的时候很奇怪(当然后来也说了第一部分第二部分要一起看,所以其实无伤大雅)。
- 3. project 文档疑似有历史遗留痕迹,前文提到 *Mux* 和 *ImmGen* 是组合电路,但是后文只字未提这些模块。并且对于新加入的 *DataTrunc*,*DataPkg*,*MaskGen* 模块说明有点过于简略了,完全摸不着头脑。