Reloj digital basándonos en el lenguaje VHDL aplicado a la placa MachXO2 con salida a 6 displays de 7 segmentos de tipo ánodo.

Felipe-Prieto-de-la-Cruz, F, Servin-Hernando-Daniel, D, Rodríguez-Aguilar-Kathia, K

Diseño de sistemas digitales, Escuela Superior de cómputo, 07738, Ciudad de México, CDMX, Servin Daniel (androidx09@gmail.com), de la Cruz Felipe (felipe00@live.com.mx)

**Innovación tecnológica:** Reloj configurable usando el lenguaje de programación VHDL implementado para una placa MachXO2 mostrando resultado en 6 displays de 7 segmentos.

**Área de aplicación industrial:** Puede ser implementado para una área de producción la cual lleve el conteo de tiempo necesario para poder finalizar ciertos trabajos o contar el tiempo de proceso requerido en alguna máquina la cual realice trabajos basados en tiempo.

Para checar los tiempos de los turnos de los empleados que están en una empresa, otra de las aplicaciones que se pueden tomar en cuenta, es el área de control de calidad dado que algunas pruebas requieren tiempo, esta implementación de reloj puede lograr con el objetivo de tomar el tiempo y hacer las pruebas requeridos por el personal y tener resultados exitosos.

Puede ser implementado para el área telefónica la cual, en algunos casos se requiere hacer cierta cantidad de llamadas durante cierto periodo de tiempo para lograr ciertos objetivos.

Puede ser aplicado en el área de comida para ver el tiempo que se tiene para dar la entrega a los respectivos clientes.

### **Abstract**

All electronic clocks use a pulse train of very precise frequency, generated by a quartz crystal or a timer, and successively divide this frequency to achieve very accurate pulses of a second or fraction. The pulses of seconds are counted in progressive order and when the count reaches sixty a minute pulse is produced. These pulses are then counted and after sixty seconds a pulse corresponding to one hour is delivered. Each time the pulses of seconds, minutes and hours are presented, they are shown in the corresponding 2 displays

A digital clock represents the time on a digital display in decimal numeration, presenting the time of day in the form: HH: MM, or HH: MM: SS, depending on whether the watch has a second hand or not.

For each of these cases there are two formats: 24 or 12 hours. In the 24-hour format, the day is divided into 24 hours starting at zero hours, and ending at twenty-three hours. In the twelve-hour format, the day is divided into morning (AM) and afternoon (PM), which in turn are divided into 12 hours from 1 to 12 each.

For this project we will make a digital clock in VHDL using a MachXO2 with output to 6 displays of 7 segments of anode type.

This project has a certain level of complexity since you have to program a file for each procedure that we are going to use, first you have to program the clock counter, which is a very important part because here you will designate how you are going to function.

Then we have to program the part that is known as the "clk" that for this case will be 1 HZ. Followed by this it is necessary to program the part of the seven segments that will serve us. Because this unit contains what is necessary to display digits in the four displays. Clock counter: This component will count from 0 to 23 for the hours and from 0 to 59 for the minutes.

The outputs correspond to the four digits: two to show the time and two to show the minutes. 1Hz clock: It will be used as an input signal in the counter (we will count every second). There are several ways to make the clock counter, all with advantages and disadvantages. In this entry it was decided to use four independent counters (one per digit) to avoid further conversions of binary numbers to BCD.

The display is a component, which is used to represent numbers and some letters, this is composed of seven or eight leds assembled separately, combining elements to create symbols. The first seven segments are responsible for forming the symbol and with the eighth we can turn on and off the decimal point. There are two types of display one that is the common anode and the other that is the common cathode in this case to show the minutes and the We are going to use a common cathode display.

Keywords: Binary, BCD, Clk, Counter, Complexity, HZ, Hours, MachXO2, Clock, VHDL, display, elements, anode, counter.

# Resumen

Todos los relojes electrónicos utilizan un tren de pulsos de frecuencia muy precisa, generado por un cristal de cuarzo o un timer, y dividen sucesivamente esta frecuencia hasta lograr pulsos muy exactos de un segundo o fracción. Los pulsos de segundos se cuentan en orden progresivo y cuando la cuenta llega a sesenta se produce un pulso de minuto. A continuación estos pulsos se cuentan y cuando han transcurrido sesenta se entrega un pulso correspondiente a una hora. Cada vez que se presentan los pulsos de segundos, minutos y horas, se muestran en los 2 displays correspondientes

Un reloj digital representa la hora en un display digital en numeración decimal, presentando la hora del día en la forma: HH:MM, o HH:MM:SS, según el reloj tenga o no segundero.

Para cada uno de estos casos hay dos formatos: 24 o 12 horas. En el formato de 24 horas, el día se divide en 24 horas comenzando a las cero horas, y finalizando a las veintitrés horas. En el formato de doce horas el día se divide en mañana (AM) y tarde (PM), que a su vez se dividen en 12 horas de 1 a 12 cada una.

Para este proyecto vamos a hacer un reloj digital en VHDL utilizando una MachXO2 con salida a 6 displays de 7 segmentos de tipo ánodo.

Este proyecto cuenta con cierto nivel de complejidad ya que se tiene que programar un archivo por cada procedimiento que vamos a utilizar, primero se tiene que programar el contador de reloj, que es una parte muy importante ya que aquí se va a designar como va a funcionar.

Después tenemos que programar la parte que se le conoce como el "clk" que para este caso va a ser de 1 HZ.

Seguido de ello es necesario que se programe la parte de los siete segmentos que nos servirá.

Porque esta unidad contiene lo necesario para mostrar dígitos en los cuatro visualizadores. Contador de reloj: Este componente se encargará de contar de 0 a 23 para las horas y de 0 a 59 para los minutos.

Las salidas corresponden a los cuatro dígitos: dos para mostrar la hora y dos para mostrar los minutos.

Reloj de 1Hz: Se utilizará como señal de entrada en el contador (contaremos cada segundo). Existen diversas formas para realizar el contador del reloj, todas con ventajas y desventajas. En esta entrada se optó por usar cuatro contadores independientes (uno por dígito) para evitar posteriores conversiones de números binarios a BCD.

El display es un componente, que es utilizado para representar números y algunas letras, este se encuentra compuesto por siete u ocho leds ensamblados por separado, logrando combinarlos elementos creando así símbolos. Los primeros siete segmentos se encargan de formar el símbolo y con el octavo podemos encender y apagar el punto decimal. Existen dos tipos de display uno que es el ánodo común y el otro que es el cátodo común en este caso para mostrar los minutos y las horas vamos ha usar un display cátodo común.

**Palabra clave:** Binarios, BCD, Clk,Contador,Complejidad, HZ, Horas, MachXO2,Reloj, VHDL, display, elementos, ánodo, contador.

#### Introducción

Desde hace muchos siglos el hombre establece su relación con el tiempo, basado sobretodo en los fenómenos naturales constantes como el día y la noche, el movimiento del sol, de los planetas y de las estrellas. De esta manera se realizaron construcciones. calendarios, elementos útiles para medir el tiempo; fue el nacimiento del reloj. Los primeros relojes se construyeron utilizando la sombra del sol y su variación de acuerdo con la posición. Luego aparecieron los relojes mecánicos que han acompañado al hombre durante muchos años v de los cuales se han realizado verdaderas obras de arte.En el nacimiento y desarrollo de la tecnología electrónica, no podía faltar su aporte a la medición del tiempo. Esta ciencia ha facilitado la elaboración de relojes de todo tipo, desde modelos personales de muy bajo costo hasta altamente sofisticados sistemas cuya está controlada operación microprocesador miniatura con un tamaño de unos pocos milímetros

Damos por comienzo la parte del desarrollo de nuestro proyecto, anteriormente no teníamos idea de como presentar nuestro proyecto, basándonos en investigación pudimos lograr sacar esta maravillosa idea, de principal el problema a resolver fue plasmar la idea del equipo, de momento queríamos hacer una marquesina la cual esta nos mostraba los nombres de los integrantes de nuestro equipo en 6 displays, por los tiempos demás decidimos crear este pequeño funcional proyecto, lo cual es un reloj que se muestra en 6 displays de tipo ánodo, de cierto momento en la primera etapa del desarrollo tuvimos problemas al armado de nuestro circuito, dado que este no quería agarrar como debería, después de muchos momentos de pruebas y fallos, logramos hacer que nuestro reloj funcionara, uno de los aspectos importantes a mencionar es que podemos ajustar la hora la cual nos permite tener varias horas o ajustarlas de acuerdo a nuestra necesidad, es importante mencionar que este tipo de prácticas se implementar con puede la placa MatchOSX2 o bien en una gal22v10 nosotros por comodidad y rapidez, además como de más puertos de entradas y salidas preferimos usar esta.

Como parte del proceso a continuación se muestran los procesos a seguir para poder hacer el reloj digital usando el software lattice Diamond para usar la MachXO2, así que iniciaremos el proceso de instalación de Lattice Diamond, los paso a seguir son los siguientes

## Instalación de Lattice Diamond

Principalmente hay que registrarnos en la página principal la cual el enlace es el siguiente:

http://www.latticesemi.com/en/Accounts/ AccountRegister es importante mencionar que hay que llenar un formaluario bastante largo para que nos puedan proporicionar nuestra licencia para que el programa funcione, es importante mencionar que todo el contenido en la página viene en el idioma Ingles. Una vez hecho eso haro vamos a la parte de la descarga del software, de cierto modo a que se supone que el usuario está logueado, de tal manera que no no lo está lea con con atención el párrafo de la introducción



Figura 1: Botón de descarga para software lattice

Ahora daremos click en la parte que viene en azul y dice Windows seguido de eso, darle en la primera opción o verificar que tipo de sistema se maneja en su sistema operativo.

| Package                                                                          |
|----------------------------------------------------------------------------------|
| Lattice Diamond 🔃                                                                |
| Lattice Diamond 🔃                                                                |
| Service Pack 1 requires previous installation of Diamond 3.10 64 bit for Windows |
| _                                                                                |

Figura 2: Descargar software lattice.

Después terminando tendremos que aceptar los términos y licencia otorgados por lattice, una vez aceptado descargamos y seguimos el proceso de instalación correspondiente al programa.

Al terminar nuestra correspondiente instalación procederemos a activar nuestro producto, en la parte donde se descarga el programa en la parte de abajo viene un boton azul que dice Licensing.



Figura 3: El botón para descargar la licencia.

Le damos click en la parte donde dice Licensing y nos debe de aparecer algo como en la siguiente imagen:

# Jump to

# Lattice Diamond Design Software

Figura 2: Descargar licencia para laticce

Después al darle click nos aparece una ventana como la siguiente, NOTA es importante conocer nuestra dirección física (MAC ADDRESS) ya que de esto va a depender que se active nuestro programa, en este caso estamos usando windows lo cual usamos el comando ipconfig /all para saber o tener mas detalles sobre nuestra hardware de red.



Figura 4: Campo para ingresar nuestra dirección física.

Una vez proporcionada la información e ingresado la licencia en el programa podemos realizar nuestra práctica.

# Desarrollo de la práctica

Primero iniciamos programando nuestro archivo principal que es el "contador\_reloj.vhd" el cual tendrá la arquitectura de cómo va a funcionar y la asignación del display.

Después procedemos a crear el archivo "siete segmentos\_completo.vhd" Será utilizado un multiplexor que nos permite que acepta varias entradas y solamente permite a una de ellas alcanzar la salida. La figura 1 muestra el diagrama de un multiplexor, donde se observa que la salida Z puede tomar el valor de A o B, pero no de ambos a la vez, en base al valor del parámetro de selección So. Un claro ejemplo de un multiplexor se encuentra en la televisión, donde solamente se muestra

en pantalla el canal de deportes o el canal

de música, pero no ambos a la vez (al menos hasta hace unos años, claro está).



Después creamos el clk para que podamos llevar un control en la manera van cambiando los dígitos.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity clk1Hz is
    Port (
        entrada: in STD_LOGIC;
        reset : in STD_LOGIC;
        salida : out STD LOGIC
);
end clk1Hz;
architecture Behavioral of clk1Hz is
    signal temporal: STD_LOGIC;
    signal contador: integer range 0 to
    24999999 := 0;
begin
    divisor frecuencia: process (reset,
    entrada) begin
        if (reset = '1') then
            temporal <= '0';
            contador <= 0;
        elsif rising_edge(entrada) then
            if (contador = 24999999)
                temporal <= NOT(
                temporal);
```

La entidad del contador se describe en la figura 2, donde se observa que solamente tiene dos entradas: el reloj de 1 Hz (o 1 segundo) y la señal de *reset*. Las salidas corresponden a los cuatro digitos: dos para mostrar la hora y dos para mostrar los minutos.



Figura 2: Entradas y salidas del contador.

Se anexan el código de los siete segmentos para el multiplexor.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
entity siete_segmentos is
  PORT (
    entrada: IN
STD_LOGIC_VECTOR(5 downto 0);
    salida: OUT
STD_LOGIC_VECTOR(7 downto 0)
  );
end siete_segmentos;
architecture Behavioral of siete_segmentos
is
begin
  visualizador: process (entrada) begin
    case entrada is
      when "000000" => salida <=
x"C0": -- 0
```

when "000001" => salida <=

x"F9"; -- 1

```
when "000010" => salida <=
                                                      when "011000" => salida <=
x"A4"; -- 2
                                               x"C0"; -- O
       when "000011" => salida <=
                                                      when "011001" => salida <=
                                               x"8C": -- P
x"B0": -- 3
       when "000100" => salida <=
                                                      when "011010" => salida <=
x"99"; -- 4
                                               x"98"; -- O
       when "000101" => salida <=
                                                      when "011011" => salida <=
                                               x"AF"; -- R
x"92"; -- 5
       when "000110" => salida <=
                                                      when "011100" => salida <=
x"82"; -- 6
                                               x"92"; -- S
       when "000111" => salida <=
                                                      when "011101" => salida <=
x"F8"; -- 7
                                               x"87"; -- T
       when "001000" => salida <=
                                                      when "011110" => salida <=
x"80"; -- 8
                                               x"E3"; -- U
       when "001001" => salida <=
                                                      when "011111" => salida <=
x"98": -- 9
                                               x"C1"; -- V
       when "001010" => salida <=
                                                      when "100000" => salida <=
x"88"; -- A
                                               x"E2"; -- W
       when "001011" => salida <=
                                                      when "100001" => salida <=
                                               x"8F"; -- X
x"83"; -- B
       when "001100" => salida <=
                                                      when "100010" => salida <=
x"C6"; -- C
                                               x"91": -- Y
       when "001101" => salida <=
                                                      when "100011" => salida <=
x"A1"; -- D
                                               x"B6"; -- Z
       when "001110" => salida <=
                                                      when "100100" => salida <=
x"86"; -- E
                                               x"BF"; -- -
       when "001111" => salida <=
                                                      when "100101" => salida <=
x"8E"; -- F
                                               x"F7"; -- _
       when "010000" => salida <=
                                                      when "100110" => salida <=
x"90"; -- G
                                               x"7F"; -- .
       when "010001" => salida <=
                                                      when others => salida <= x"FF";
x"89"; -- H
                                               -- Nada
       when "010010" => salida <=
                                                    end case;
x"E6"; -- I
                                                 end process;
       when "010011" => salida <=
                                               end Behavioral;
x"E1"; -- J
       when "010100" => salida <=
                                               Una vez que tenemos una primera parte
x"85"; -- K
                                               que es el multiplexor, procedemos con el
       when "010101" => salida <=
                                               clk.
x"C7": -- L
                                               library IEEE;
       when "010110" => salida <=
                                               use IEEE.STD_LOGIC_1164.ALL;
x"C8"; -- M
       when "010111" => salida <=
                                               entity clk1Hz is
x"AB"; -- N
                                                 Port (
```

| entrada: in STD_LOGIC;                   | entity reloj is                         |  |  |
|------------------------------------------|-----------------------------------------|--|--|
| reset : in STD_LOGIC;                    | port (                                  |  |  |
| salida : out STD_LOGIC                   | display :                               |  |  |
| );                                       | out STD_LOGIC_VECTOR(7                  |  |  |
| end clk1Hz;                              | downto 0);                              |  |  |
|                                          | mux                                     |  |  |
| architecture Behavioral of clk1Hz is     | : out                                   |  |  |
| signal temporal: STD_LOGIC;              | STD_LOGIC_VECTOR(5 downto 0);           |  |  |
| signal contador: integer range 0 to      | ajustemin :                             |  |  |
| 24999999 := 0;                           | in STD_LOGIC;                           |  |  |
| begin                                    | ajustehra :                             |  |  |
| divisor_frecuencia: process (reset,      | in STD_LOGIC;                           |  |  |
| entrada) begin                           | reset :                                 |  |  |
| if (reset = '1') then                    | in STD_LOGICAQUI                        |  |  |
| temporal <= '0';                         | AGREEGUÉ EL PUNTO Y COMA QUE            |  |  |
| $contador \le 0;$                        | GENERA UN ERROR                         |  |  |
| elsif rising_edge(entrada) then          | );                                      |  |  |
| if $(contador = 24999999)$ then          | end reloj;                              |  |  |
| <pre>temporal &lt;= NOT(temporal);</pre> |                                         |  |  |
| contador <= 0;                           | architecture arq of reloj is            |  |  |
| else                                     |                                         |  |  |
| <pre>contador &lt;= contador+1;</pre>    | signal clk50mhz : std_logic;            |  |  |
| end if;                                  |                                         |  |  |
| end if;                                  | Oscilador machxo2                       |  |  |
| end process;                             | COMPONENT OSCH                          |  |  |
|                                          | GENERIC(                                |  |  |
| salida <= temporal;                      | NOM_FREQ: string := "53.20");           |  |  |
| end Behavioral;                          | PORT(                                   |  |  |
|                                          | STDBY : IN STD_LOGIC;                   |  |  |
|                                          | OSC : OUT STD_LOGIC;                    |  |  |
| Una vez que tenemos los dos partes que   | SEDSTDBY : OUT STD_LOGIC);              |  |  |
| necesitamos para que nuestro código      | END COMPONENT;                          |  |  |
| funcione.                                |                                         |  |  |
| Lo unimos todo en nuestra función        |                                         |  |  |
| principal que es el reloj.               | bajar max count para que el reloj vaya  |  |  |
| library IEEE;                            | más rápido                              |  |  |
| use IEEE.STD_LOGIC_1164.ALL;             | velz:                                   |  |  |
| use                                      | 2000000 aún se percibe el cambio en     |  |  |
| IEEE.STD_LOGIC_UNSIGNED.ALL;             | los segundos                            |  |  |
|                                          | 1000000                                 |  |  |
| LIBRARY lattice;para habilitar el        |                                         |  |  |
| sínbolo de +                             | constant max_count: INTEGER :=          |  |  |
| USE lattice.components.all;              | 25000001; 50000000/2menos 1 -> 24999999 |  |  |

| constant max_re       | efresh_count: INTEGER                 |                                 | when 7 => salida :=        |  |
|-----------------------|---------------------------------------|---------------------------------|----------------------------|--|
| := 100000; 50N        | Mzh/100000=500Hz                      | "11111000";                     |                            |  |
| ,                     |                                       | ,                               | when 8 => salida :=        |  |
| signal count: IN      | TEGER range 0 to                      | "10000000";                     |                            |  |
| max_count;            |                                       | ,                               | when 9 => salida :=        |  |
|                       | ount: INTEGER range 0                 | "10010000";                     |                            |  |
| to max_refresh_c      | •                                     | 10010000 ,                      | when others =>             |  |
| signal refresh_st     | · ·                                   | salida := "11111111";           |                            |  |
| •                     | ECTOR(2 downto 0) :=                  | sunau .— 11111                  | ,                          |  |
| (others => '0');      | Le l'Or(2 downto 0) .=                | Δτ                              | nd case;                   |  |
| ,                     | STD_LOGIC := '0';                     | return(salida);regresa la       |                            |  |
| •                     |                                       |                                 |                            |  |
| signal display_s      |                                       | asignación del número que es.   |                            |  |
|                       | ECTOR(5 downto 0) :=                  | and digitar                     |                            |  |
| (others => '0');      | hana1 hana2 min1                      | end digito;                     |                            |  |
|                       | hora1, hora2, min1,                   | 1 '                             |                            |  |
|                       | INTEGER range 0 to 10                 | begin                           |                            |  |
| := 0;                 |                                       | OSCInst0: OSCH                  |                            |  |
|                       | segundos: INTEGER                     | GENERIC MAP (NOM_FREQ =>        |                            |  |
| range 0 to $59 := 0$  |                                       | "53.20")                        |                            |  |
|                       | numero:INTEGER)                       | PORT MAP (STDBY => '0', OSC =>  |                            |  |
|                       | SIC_VECTOR is variable                | clk50mhz, $SEDSTDBY => OPEN$ ); |                            |  |
| salida: STD_LOC       | GIC_VECTOR(7 downto                   | $mux \le disp$                  | lay_sel;                   |  |
| 0);                   |                                       |                                 |                            |  |
|                       |                                       | gen_clock: pro                  | ocess(clk50mhz, clk_state, |  |
| begin                 |                                       | count)                          |                            |  |
|                       |                                       | begin                           |                            |  |
| I                     | Para la salida de los                 |                                 |                            |  |
| números en el display |                                       | if clk50mhz'event and           |                            |  |
| case numero is        |                                       | clk50mhz='1' then               |                            |  |
|                       | when $0 \Rightarrow \text{salida} :=$ |                                 | contador de 1Hz            |  |
| "11000000";           |                                       | if                              | count < max_count then     |  |
|                       | when 1 => salida :=                   |                                 | $count \le count + 1;$     |  |
| "11111001";           |                                       | el                              | se                         |  |
| ,                     | when 2 => salida :=                   |                                 | clk_state <= not           |  |
| "10100100";           | when 2 / surreu .                     | clk_state;                      | om_state \ not             |  |
| 10100100 ,            | when 3 => salida :=                   | om_state,                       | $count \le 0;$             |  |
| "10110000";           | when 5 => sunda .=                    | Αt                              | nd if;                     |  |
| 10110000 ,            | when 4 => salida :=                   | CI                              | iu ii,                     |  |
| "10011001".           | when 4 –> sanda .–                    |                                 | contador 500Hz (mare al    |  |
| "10011001";           |                                       |                                 | contador 500Hz (para el    |  |
| "10010010"            | when $5 \Rightarrow \text{salida} :=$ | rifresh del displa              | • 1                        |  |
| "10010010";           | 1 2 21                                |                                 | refresh_count <            |  |
| "00000010"            | when $6 \Rightarrow \text{salida} :=$ | max_refresh_cou                 |                            |  |
| "00000010";           |                                       |                                 | refresh_count <=           |  |
|                       |                                       | refresh_count +                 | 1;                         |  |

```
else
                                                                                       when
                                                  "111110" => display <= digito(hora2);
                      refresh state <=
                                                                                       when
refresh state + 1;
                      if refresh state
                                                  "111101" => display <= digito(hora1);
="111" then
                                                                                       when
                                                  "111011" => display <= digito(min2);
                             refresh state
<="000";
                                                                                       when
                      end if:
                                                  "110111" => display <= digito(min1);
                      refresh count <= 0;
                                                                                       when
         end if:
                                                  "101111" => display <= digito(seg2);
    end if:
                                                                                       when
  end process;
                                                  "011111" => display <= digito(seg1);
       --Para mostrar en el display
                                                                                       when
indicado
                                                  others => display <= "11111111";
                                                                        end case:
        show_display:
process(refresh_state)
                                                          end process;
                      begin
                      -- selección del
                                                   persecond: process (clk_state)
display
                                                          begin
                      case refresh state is
                                     when
                                                                if clk state'event and
"000" => display_sel <= "111110";
                                                  clk_state='1' then
                                     when
"001" => display_sel <= "111101";
                                                  hora2hora1:min2min1
                                     when
"010" => display_sel <= "111011";
                                     when
"011" => display_sel <= "110111";
                                                                        -- Para volver a ceros
                                     when
                                                  el reloj regresamos todos los contadores
"101" => display_sel <= "101111";
                                     when
                                                                        if reset = '1' then
"110" => display sel <= "011111";
                                                                               seg1:=0;
                                                                               seg2:=0;
                                    when
others => display_sel <= "000000";
                                                                               min2 := 0;
                                                                               min1 := 0;
                             end case;
                                                                               hora2 := 0;
                                                                               hora1 := 0;
                             -- mostrar
hora
                                                                        end if;
                             case
display_sel is
                                                                        --para el ajuste de
                                                  los minutos
```

```
hora2
                      if ajustemin='1' then
                                                    := 0;
                              min1 :=
                                                                                          hora1
min1+1;
                                                    =0;
                                                                                  end if;
                              if(min1 =
10) then
                                      min2
                                                                          end if;
:= min 2 + 1;
       if (min 2 = 6 \text{ and } min 1 = 10) then
                                                                           -- contador de
       min2 := 0;
                                                    segundos
                                      end
                                                                           if segundos < 59
if;
                                                    then
                                                                                  segundos :=
                                      min1
                                                    segundos + 1;
= 0;
                              end if;
                                                           seg1:=seg1+1;
                                                                                  if(seg1 = 10)
                                                    then
                      end if;
                                                                                          seg2
                                                    := seg2 + 1;
                      ----ajuste de la hora,
                                                           seg1 := 0;
se deben tratar los casos por separado
                                                                                  end if;
                                                                           else
                      if ajustehra='1' then
                              hora2 :=
                                                                                  seg1:=0;
                                                                                  seg2:=0;
hora2+1;
                                                                                  segundos :=
                              if (hora2 =
                                                   0;
10 \text{ AND hora} 1 < 2) then
                                                                                  min1 :=
                                                    min1 + 1; -- +1 minuto
       hora1 := hora1 + 1;
                                                                                  if min1 = 10
       hora2 := 0;
                                                    then
                                      end
                                                                                          min1
if;
                                                    := 0;
                                                                                          min2
                              if (hora1 = 2)
                                                   := min 2 + 1;
AND hora2 = 4) then
hora1hora2:min2min1
```

primer dígito hora hora2hora1:min2min1 if min2 = 6 then hora2 := hora2 + 1;min2 := 0;if (hora2 = 10 AND hora1 < 2)then hora1 := hora1 + 1;hora2 := 0; end if; if (hora1 = 2 AND hora2 = 4) then --hora1hora2:min2min1 hora2 := 0; hora1 := 0;end if;

end arq;

El proceso para poder compilar el programa es el siguiente:

1.- Vamos a crear un nuevo proyecto



2.- Elegimos la ruta donde lo vamos a guardar nuestro archivo.



Seleccionamos nuestro dispositivo tarjeta

end if;

end

end if;

end if; end process;

if;



# Seleccionamos symplify pro





Una vez que tenemos nuestro archivo listo y creamos nuestro proyecto, podemos compilarlo.



Primero tienes que compilar el JDEC file para que salga correctamente deben importarse todos los archivos.



Al final después de asignar los pines y compilar el código nuestro proyecto final quedaría.

Así:



Si no tenemos errores nos debe mostrar la siguiente imagen.



Compilamos y asignamos los pines para terminar.



Agradecimiento: Agradecemos la oportunidad que tenemos para poder tener mayor habilidades tanto en la creación de proyectos que involucren tecnología, como también la manera en que se nos está dando el formato para poder aumentar nuestras habilidades para crear proyectos de calidad, por otro lado, también agradecemos al profesor Erick Eugenio Linares Vallejo por toda la atención y supervisión que tuvo al guiarnos por este proyecto, a la compañera Kathia que siempre estuvo al pendiente de que todo quedara a la perfección, al compañero Felipe por tomar Iniciativa e interés en el proyecto, a Daniel Servin por contribuir al proyecto. Pero lo más importante, darle gracias a todas las personas que creyeron en nosotros durante esta etapa de la realización del proyecto. Fue muy difícil documentar pero siempre tratamos de dar lo mejor de nosotros.