# 中国科学技术大学计算机学院 《数字电路实验》报告



实验题目: FPGA 实验平台及 IP 核使用

学生姓名: 傅申\_\_\_\_\_

学生学号: PB20000051

完成日期: 2021 年 12 月 8 日

计算机实验教学中心制 2020 年 09 月

## 【实验题目】

FPGA 实验平台及 IP 核使用

#### 【实验目的】

- 熟悉 FPGAOL 在线实验平台结构及使用
- 掌握 FPGA 开发各关键环节
- 学会使用 IP 核(知识产权核)

# 【实验环境】

- Windows PC
- Microsoft Visual Studio Code
- Xilinx Design Tools Vivado HL Design Edition 2019.1

## 【实验练习】

题目 1: 选择 IP 核目录 Vivado Repository/Memories & Storage Elements/RAMs & ROMs中的 Distributed Memory Generator. 选择存储器类型为 ROM. 将其名称设置为dist\_mem\_gen\_0,存储器深度设置为 16 = 2<sup>4</sup>,数据位宽设置为 8 位. 然后在"RST & Initialization"页面对存储器数据进行初始化,对应的 coe 文件如下. 例化过程如图 1.

代码 1: ROM 初始化 coe 文件内容

其中, memory\_initialization\_vector 对应的是每个数字在七段数码管上表示时的输入值. 比如 memory\_initialization\_vector[2]=5B=01011011, 对应数码管 G, E, D, B, A 亮起, 构成数字 '2'. 有了这样的存储器, 只需要将 sw[3:0] 信号输入到 ROM中的 a[3:0] 端口, 再将 ROM 中的数据通过 spo[7:0] 端口输出到 led[7:0] 中即可. 对应的 Verilog 模块如下.

代码 2: 控制数码管显示的模块

```
1 module display(
2    input [3:0] sw,
3    output [7:0] led
4    );
5 dist_mem_gen_0 rom(.a(sw), .spo(led));
6 endmodule
```





(a) IP 核目录





(c) 存储器数据初始化

图 1: 例化 ROM 过程

xdc 约束文件如下.

代码 3: xdc 约束文件

```
## FPGAOL LED (single-digit-SEGPLAY)
    set_property -dict { PACKAGE_PIN C17
                                           IOSTANDARD LVCMOS33 } [get_ports { led[0] }];
    set_property -dict { PACKAGE_PIN D18
                                           IOSTANDARD LVCMOS33 } [get_ports { led[1] }];
3
    set_property -dict { PACKAGE_PIN E18
                                           IOSTANDARD LVCMOS33 } [get_ports { led[2] }];
 4
                                           IOSTANDARD LVCMOS33 } [get_ports { led[3] }];
5
    set_property -dict { PACKAGE_PIN G17
6
    set_property -dict { PACKAGE_PIN D17
                                           IOSTANDARD LVCMOS33 } [get_ports { led[4] }];
    set_property -dict { PACKAGE_PIN E17
                                           IOSTANDARD LVCMOS33 } [get_ports { led[5] }];
    set_property -dict { PACKAGE_PIN F18
                                           IOSTANDARD LVCMOS33 } [get_ports { led[6] }];
8
9
    set_property -dict { PACKAGE_PIN G18
                                           IOSTANDARD LVCMOS33 } [get_ports { led[7] }];
10
   ## FPGAOL SWITCH
11
    set_property -dict { PACKAGE_PIN D14
                                           IOSTANDARD LVCMOS33 } [get_ports { sw[0] }];
12
    set_property -dict { PACKAGE_PIN F16
                                           IOSTANDARD LVCMOS33 } [get_ports { sw[1] }];
                                           IOSTANDARD LVCMOS33 } [get_ports { sw[2] }];
    set_property -dict { PACKAGE_PIN G16
14
    set_property -dict { PACKAGE_PIN H14
                                           IOSTANDARD LVCMOS33 } [get_ports { sw[3] }];
15
```

最后, 生成比特流并烧写到 FPGAOL 上, 效果如图 2.



图 2: 题目 1 在 FPGAOL 上的效果

**题目 2:** 阅读 FPGAOL 的手册,可以知道数码管建议的扫描频率为 50Hz,在本题中我们需要驱动两个数码管,因此需要一个 100Hz 的时钟.显然 IP 核无法做到这一点,所以我们需要使用一个计数器来产生 100Hz 的时钟.同时,我们需要采用时分复用的方式显示数字,在这里我们在 100Hz 时钟信号高电平时显示高四位,低电平时显示低四位.同步复位信号高电平有效,此时显示数字为 00.对应的 Verilog 模块如下.

代码 4: 分时复用显示数字

```
1
   module display(
 2
       input clk, rst,
       input [7:0] sw,
 3
 4
       output reg an,
 5
       output reg [3:0] d
 6
       );
  reg [19:0] cnt;
 7
  wire clk_100hz;
 8
   // 生成 100Hz 时钟信号
9
  assign clk_100hz = (cnt >= 500000);
10
  always @(posedge clk)
11
12
   begin
13
       if (rst) cnt <= 0;
       else if (cnt >= 999999) cnt <= 0;
14
15
       else cnt <= cnt + 1;</pre>
16
   end
   // 分时复用显示数字
17
   always @(posedge clk)
19
   begin
20
       if (clk_100hz) an <= 1'b1;</pre>
21
       else an <= 1'b0;</pre>
22 end
23 always @(posedge clk)
```

```
24 begin
25 if (rst) d <= 4'b0;
26 else if (clk_100hz) d <= sw[7:4];
27 else d <= sw[3:0];
28 end
29 endmodule
```

xdc 约束文件如下.

代码 5: xdc 约束文件

```
1
   ## Clock signal
2
   #IO_L12P_T1_MRCC_35 Sch=clk100mhz
3
   set_property -dict { PACKAGE_PIN E3
                                      IOSTANDARD LVCMOS33 } [get_ports { clk }];
4
5
6
   ##Switches
7
8
   set_property -dict { PACKAGE_PIN D14
                                     IOSTANDARD LVCMOS33 } [get_ports { sw[0] }];
   9
10
   set_property -dict { PACKAGE_PIN G16
                                      IOSTANDARD LVCMOS33 } [get_ports { sw[2] }];
11
   set_property -dict { PACKAGE_PIN H14
                                      IOSTANDARD LVCMOS33 } [get_ports { sw[3] }];
12
   set_property -dict { PACKAGE_PIN E16
                                      IOSTANDARD LVCMOS33 } [get_ports { sw[4] }];
13
   set_property -dict { PACKAGE_PIN F13
                                      IOSTANDARD LVCMOS33 } [get_ports { sw[5] }];
   set_property -dict { PACKAGE_PIN G13
                                      IOSTANDARD LVCMOS33 } [get_ports { sw[6] }];
14
   set_property -dict { PACKAGE_PIN H16
                                     IOSTANDARD LVCMOS33 } [get_ports { sw[7] }];
15
16
17
18
   ##7-Segment Display
19
   } [get_ports { d[0] }];
20
   set_property -dict { PACKAGE_PIN A13
21
                                     IOSTANDARD LVCMOS33
                                                           } [get_ports { d[1] }];
   set_property -dict { PACKAGE_PIN A16
22
                                      IOSTANDARD LVCMOS33
                                                           } [get_ports { d[2] }];
23
   set_property -dict { PACKAGE_PIN A15
                                      IOSTANDARD LVCMOS33
                                                           } [get_ports { d[3] }];
   set_property -dict { PACKAGE_PIN B17
                                      IOSTANDARD LVCMOS33
                                                           } [get_ports { an }];
```

最后, 生成比特流并烧写到 FPGAOL 上, 效果如图 3.



图 3: 题目 2 在 FPGAOL 上的效果

**题目 3:** 同样地, 我们需要一个 200Hz 的脉冲信号来驱动数码管, 每脉冲一次 hexplay\_an 就增加 1 (模 4 意义下的), 同时切换对应的信号到 hexplay\_data 中. 同时我们需要一个 10Hz 的脉冲信号来驱动计时器, 并且处理好可能的进位情况. 对应的 Verilog 模块如下.

代码 6: 计时器模块

```
1
   module timer(
 2
        input clk_100MHz, rst,
 3
        output reg [3:0] hexplay_data,
 4
        output reg [1:0] hexplay_an
 5
        );
 6
 7
  wire pulse_10Hz, pulse_200Hz;
   reg [23:0] cnt_1;
8
9 reg [18:0] cnt_2;
10 | assign pulse_10Hz = (cnt_1 == 24'h1);
11 | assign pulse_200Hz = (cnt_2 == 19'h1);
12
13 always @(posedge clk_100MHz)
14 | begin
15
        if (rst) cnt_1 <= 0;</pre>
16
        else if (cnt_1 >= 9999999) cnt_1 <= 0;</pre>
17
        else cnt_1 <= cnt_1 + 1;</pre>
18
   end
19
20 always @(posedge clk_100MHz)
21 | begin
22
        if (cnt_2 >= 499999) cnt_2 <= 0;</pre>
23
        else cnt_2 <= cnt_2 + 1;</pre>
24 end
25
26 reg [3:0] deca_sec, sec, ten_sec, min;
27 always @(posedge clk_100MHz)
28
   begin
29
        if (rst)
30
        begin
31
                      <= 4'h1;
            min
32
            ten_sec <= 4'h2;</pre>
33
            sec
                      <= 4'h3;
34
            deca_sec <= 4'h4;</pre>
35
        end
36
        else if (pulse_10Hz)
37
        begin
```

```
38
             if (deca_sec >= 4'h9)
39
             begin
40
                  deca_sec <= 4'h0;</pre>
                  if (sec >= 4'h9)
41
42
                  begin
43
                       sec <= 4'h0;
                       if (ten_sec >= 4'h5)
44
45
                       begin
46
                           ten_sec <= 4'h0;</pre>
47
                            if (min >= 4'h9) min <= 4'h0;</pre>
48
                            else min <= min + 1;</pre>
49
                       end
50
                       else ten_sec <= ten_sec + 1;</pre>
51
                  end
                  else sec <= sec + 1;</pre>
52
53
             end
54
             else deca_sec <= deca_sec + 1;</pre>
55
         end
56
    end
57
58
    always @(posedge clk_100MHz)
59
    begin
        if (pulse_200Hz)
60
61
        begin
62
             if (hexplay_an >= 2'h3) hexplay_an <= 2'h0;</pre>
63
             else hexplay_an <= hexplay_an + 1;</pre>
64
        end
65
    end
66
67
    always @(clk_100MHz)
68
    begin
69
        case(hexplay_an)
70
        2'h0: hexplay_data <= deca_sec;</pre>
71
        2'h1: hexplay_data <= sec;</pre>
72
        2'h2: hexplay_data <= ten_sec;</pre>
73
        2'h3: hexplay_data <= min;</pre>
74
        endcase
    end
75
76
    endmodule
```

xdc 约束文件如下.

```
## Clock signal
1
2
  #IO_L12P_T1_MRCC_35 Sch=clk100mhz
3
  set_property -dict { PACKAGE_PIN E3
4
                                  IOSTANDARD LVCMOS33 } [get_ports { clk }];
5
6
  ## FPGAOL HEXPLAY
7
   set_property -dict { PACKAGE_PIN A14
                                  IOSTANDARD LVCMOS33 } [get_ports { hexplay_data
8
      [0] }];
9
   set_property -dict { PACKAGE_PIN A13
                                  IOSTANDARD LVCMOS33 } [get_ports { hexplay_data
       [1] }];
10
   set_property -dict { PACKAGE_PIN A16
                                  IOSTANDARD LVCMOS33 } [get_ports { hexplay_data
      [2] }];
   set_property -dict { PACKAGE_PIN A15
                                  IOSTANDARD LVCMOS33 } [get_ports { hexplay_data
11
      [3] }];
12
  set_property -dict { PACKAGE_PIN B17
                                  IOSTANDARD LVCMOS33 } [get_ports { hexplay_an
      [0] }];
   13
      [1] }];
14
15
  ## FPGAOL BUTTON & SOFT_CLOCK
16
17
```

最后, 生成比特流并烧写到 FPGAOL 上, 效果如图 4.



图 4: 题目 3 在 FPGAOL 上的效果

# 【总结与思考】

收获 学习了如何通过固定频率的时钟信号生成指定频率的时钟信号, 了解了 IP 核的使用.

难易程度 中等

任务量 中等

建议 暂无