# 中国科学技术大学计算机学院 《数字电路实验》报告



实验题目:综合实验\_\_\_\_\_

学生姓名: 傅申\_\_\_\_\_

学生学号: PB20000051

完成日期: 2021 年 12 月 30 日

计算机实验教学中心制 2020 年 09 月

# 【实验题目】

综合实验

# 【实验目的】

- 熟练掌握前面实验中的所有知识点
- 熟悉几种常用通信接口的工作原理及使用
- 独立完成具有一定规模的功能电路设计

# 【实验环境】

- Windows PC
- Microsoft Visual Studio Code
- Xilinx Design Tools Vivado HL Design Edition 2019.1
- FPGAOL

# 【实验练习】

在 FPGAOL 平台上实现了一个简单的 LC-3 片上系统, 并且能正确运行示例程序, 但是没有通过串口进行交互式操作.

#### LC-3 简介

LC-3 (Little Computer 3) 是一个图灵完备的 16 位计算机, 拥有  $2^{16} \times 16$  bits 的内存, 8 个 16 位寄存器和若干个系统寄存器 (如 PC, IR, Condition Codes, etc.). 它拥有包含 15 条指令的指令集, 每条指令的操作码为指令的高 4 位. 具体的指令集如图 1 和表 1, 其中带有上标  $^+$  的指令会修改条件码寄存器.

## 修改与简化

与真正的 LC-3 不同, 实现的片上系统针对特殊情况进行了适当的简化, 具体如下:

- 1. LC-3 的内存过于巨大, 如果使用 IP 核进行生成, 将会耗费很多事件, 因此这里将内存 大小减小为  $2^{12} \times 8$  bits. 并且取原地址线的低 12 位作为内存的地址线.
- 2. 由于没有用到串口, LC-3 中除了 HALT 以外的系统函数都不会起作用, 因此 TRAP 指令被指定为是 HALT, 并且 RTI 指令并不会被调用.
- 3. LC-3 中有 60 余个状态的有限状态机被化简为只有 25 个状态的有限状态机 (如图 ), 并且 LC-3 的数据通路被化简 (如图 2).

|                  | 15 14 13 12 | 11 10 9 | 8 7 6 5 4 3 2 1 0 |
|------------------|-------------|---------|-------------------|
| ADD <sup>+</sup> | 0001        | DR      | SR1 0 00 SR2      |
| ADD <sup>+</sup> | 0001        | DR      | SR1 1 imm5        |
| AND+             | 0101        | DR      | SR1 0 00 SR2      |
| AND+             | 0101        | DR      | SR1 1 imm5        |
| BR               | 0000        | n z p   | PCoffset9         |
| JMP              | 1100        |         | BaseR 000000      |
| JSR              | 0100        | 1       | PCoffset11        |
| JSRR             | 0100        | 0 00    | BaseR 000000      |
| ĽD⁺              | 0010        | DR      | PCoffset9         |
| LDI <sup>+</sup> | 1010        | DR      | PCoffset9         |
| LDR <sup>+</sup> | 0110        | DR      | BaseR offset6     |
| LEA              | 1110        | DR      | PCoffset9         |
| NOT <sup>+</sup> | 1001        | DR      | SR 111111         |
| RET              | 1100        | 000     | 111 000000        |
| RTI              | 1000        |         | 0000000000        |
| ST               | 0011        | SR      | PCoffset9         |
| STI              | 1011        | SR      | PCoffset9         |
| STR              | 0111        | SR      | BaseR offset6     |
| TRAP             | 1111        | 0000    | trapvect8         |
| reserved         | 1101        |         |                   |

图 1: LC-3 的指令集

表 1: LC-3 的指令集

|                    | 表 に い                         | J-3 的指令 | * 朱                                                          |
|--------------------|-------------------------------|---------|--------------------------------------------------------------|
| 指令名                | 指令全称                          | 操作码     | 操作                                                           |
| $\mathrm{ADD^{+}}$ | Addition                      | 0001    | DR = SR1 + SR2<br>或 DR = SR1 + imm5                          |
| AND <sup>+</sup>   | Bit-Wise Logical AND          | 0101    | DR = SR1 & SR2<br>或 DR = SR1 & imm5                          |
| BR                 | Conditional Branch            | 0000    | <pre>if (nzp &amp; cond_code) PC = PC + PCoffset9</pre>      |
| JMP                | Jump                          | 1100    | PC = BaseR                                                   |
| JSR                | Jump to Subroutine            | 0100    | Temp = RC<br>PC = BaseR<br>或 PC = PC + offset11<br>R7 = Temp |
| $LD^+$             | Load                          | 0010    | DR = mem[PC + PCoffset9]                                     |
| LDI <sup>+</sup>   | Load Indirect                 | 1010    | DR = mem[mem[PC + PCoffset9]]                                |
| $LDR^+$            | Load Base+Offset              | 0110    | DR = mem[BaseR + offset6]                                    |
| LEA                | Load Effective Address        | 1110    | DR = PC + PCoffset9                                          |
| NOT+               | Bit-Wise Logical NOT          | 1001    | DR = SR1                                                     |
| RTI                | Return from Trap or Interrupt | 1000    | PC, PSR = top of system stack                                |
| ST                 | Store                         | 0011    | mem[PC + PCoffset9] = SR                                     |
| STI                | Store Indirect                | 1011    | mem[mem[PC + PCoffset9]] = SR                                |
| STR                | Store Base+Offset             | 0111    | mem[BaseR + offset6] = SR                                    |
| TRAP               | System Call                   | 0000    | Calls a system subroutine                                    |
|                    |                               |         |                                                              |

## 数据通路

LC-3 的数据通路遵循冯·诺依曼结构, 即包括内存, 处理单元, 控制单元和 I/O, 在本次实验中, 处理单元和控制单元被集成到有限状态机中, 而 I/O 则是 FPGAOL 上的按钮与七位数码管. 如下图 2.



图 2: 设计的数据通路

其中 Memory 由 IP 核实现,是一个 Single Port RAM, 位深为 4096, 位宽为 16 bits. 内存的初始值即为示例程序,由下面的 python 程序调用汇编器导入到 coe 文件中.

代码 1: 初始化内存的 Python 程序

```
1
  import os
  os.system("assembler.exe -s -f path\to\asm -o path\to\outputfile")
3 \mid code = []
  with open("path\to\outputfile", "r") as fin:
     code = fin.readlines()
5
6
   vector = ''
7
   for ins in code:
     vector = vector + ins[:-1] + ' '
9
   vector = vector[:-1] + ';'
   with open("path\to\coe", "w+") as fout:
10
     fout.write("memory_initialization_radix=16;\n")
11
12
     fout.write("memory_initialization_vector=%s\n" % vector)
```

例如示例代码如下:

代码 2: 示例汇编代码

```
1 .ORIG x3000
2 ADD R0, R0, #0
3 BRz Stop
4 BRp Pos
5 NOT R0, R0; Negate R0
```

```
6
            ADD
                     RO, RO, #1
            NOT
7
                     R1, R1; Nagate R1
            ADD
                     R1, R1, #1
8
                     R2, R2, #1
9
   Pos
            ADD
                     R3, R0, R2
10
   Loop
            AND
                     BitOne
11
            BRnp
                     R1, R1, R1
12
            ADD
13
            ADD
                     R2, R2, R2
14
            BRnzp
                     Loop
                     R7, R7, R1
15
   BitOne
            ADD
                     R1, R1, R1
16
            ADD
                     R2, R2, R2
17
            ADD
18
            ADD
                     R4, R0, #-1; Remove the lowest
                     RO, R4, RO; 1 in RO
19
            AND
20
            BRnp
                     Loop
21
   Stop
            HALT
22
            .END
```

导入的 coe 文件如下

代码 3: coe 文件

#### 有限状态机

在本次实验中,有限状态机被简化成只有 25 个状态,具体的状态转移图如图.其中最下面的 fetch\_0' 状态与最上面的 fetch\_0 状态是同一个状态.



图 3: 简化后的状态转移图

对于在执行过程 (除去 fetch 和 decode) 中只有一个状态的指令, 如 ADD, AND, 其在执行过程的操作与表 1 中无异. 而其他状态的操作如下表 2 所示.

表 2: 部分状态的操作

| 状态                 | 操作                                             |
|--------------------|------------------------------------------------|
| ${\rm fetch}\_0$   | MAR <- PC, PC <- PC + 1, 刷新寄存器缓冲               |
| $fetch\_1$         | IR <- MDR, 刷新 PC 缓冲                            |
| decode             | 根据 IR 高 4 位确定下一状态                              |
| RTI                | MAR < -R6, R6 < -R6 + 2                        |
| rti_i              | $PC \leftarrow MDR$                            |
| JSR                | temp <- PC, PC <- PC + PCoffset11 或 BaseR      |
| jsr_i              | $R7 \leftarrow temp$                           |
| LD                 | $MAR \leftarrow PC + PCoffset9$                |
| LDR                | $MAR \leftarrow BaseR + offset6$               |
| LDI                | $MAR \leftarrow PC + PCoffset9$                |
| $\rm read\_mem\_i$ | $MDR \leftarrow MDR$                           |
| ${\rm read\_mem}$  | DR <- MDR                                      |
| ST                 | MDR <- DR, MAR <- PC + PCoffset9, mem_we <- 1  |
| STR                | MDR <- DR, MAR <- BaseR + offset6, mem_we <- 1 |
| STI                | MAR <- PC + PCoffset9, mem_we <- 0             |
| $write\_mem\_i$    | MAR <- MDR, MDR <- DR, mem_we <- 1             |
| write_mem          | mem_we <- 0                                    |

实际上 MDR 由 MDR\_in 和 MDR\_out 组成, 上面的 MDR 只是一个统称.

## 其他设计细节

#### 内存

上面提到了在本次实验中使用 IP 核生成了一个  $4096 \times 16$  bits 的 Single Port RAM, IP 核的设计界面如图 4. 而内存的实际接线情况见代码 4.

代码 4: 内存的实际接线情况

```
reg [15:0] MAR, MDR_in;
2 reg mem_we;
  wire [15:0] MDR_out;
   wire [11:0] MAR12;
4
   initial mem_we <= 1'b0;</pre>
6
   assign MAR12 = MAR[11:0];
   memory mem(.a(MAR12),
               .d(MDR_in),
8
9
               .spo(MDR_out),
               .we(mem_we),
10
11
               .clk(clk_100mhz));
```



图 4: IP 核设计界面

#### 状态机编码

状态机总共 25 个状态, 状态编码共 5 位, 其中指令的编码为 0 + 操作码, 其他状态的编码则为 1xxxx. 这样, 在 decode 阶段, 只需要将  $\{1'b0,IR[15:12]\}$  赋值给下一阶段即可. 具体的状态机细节可见详细代码 7.

#### 条件码 Conditional Code

条件码用于指示指令的执行结果的正负性,在本次实验中仅与寄存器类型的 result 有关,在会改变条件码的指令周期的最后一个状态,执行结果会被赋值给 result 寄存器,然后通过以下的组合逻辑电路 (代码 5) 赋值给 cc 寄存器.

代码 5: 条件码的组合逻辑

#### 寄存器缓冲

为了避免在时序逻辑电路的赋值中可能的自赋值冲突的情况 (比如 ADD RO, RO, RO 指令以及 PC 加上偏移的情况), 在本次实验中设计了缓冲, 包括寄存器缓冲 R\_buffer 和 PC 缓冲 PC\_buffer. 其中 R\_buffer 在 fetch\_0 状态刷新 (R\_buffer <- R), 而 PC\_buffer 在 fetch\_1 状态刷新 (PC <- PC\_buffer).

本次实验用到了四个 sw 开关,一个 btn 按钮作为输入,四个七位数码管作为输出. 其中 sw 控制数码管显示的值,而 btn 则控制着程序的启动. 在比特流文件烧入至 FPGAOL 平台后, LC-3 并不会马上启动,而是需要按下 btn 后才能开始运行示例程序. 而 sw 的值与七位数码管显示的值的关系如下代码 6.

代码 6: sw 与 hexplay 的关系

```
always @(posedge clk_100mhz) begin
1
2
     case(sw)
3
         4'h0: data <= R[0];
4
         4'h1: data <= R[1];
         4'h2: data <= R[2];
5
6
         4'h3: data <= R[3];
7
         4'h4: data <= R[4];
         4'h5: data <= R[5];
8
         4'h6: data <= R[6];
9
10
         4'h7: data <= R[7];
11
         4'h8: data \le {7'h00, cc[2], 3'h0, cc[1], 3'h0, cc[0]};
12
         4'h9: data <= PC;
         4'hA: data <= IR;
13
14
         4'hB: data <= MAR;
         4'hC: data <= MDR_out;
15
16
         default: data <= 16'h0000;</pre>
17
     endcase
18
   end
```

# 运行示例程序

前面提到我们将代码 2 的程序导入到了内存中,该程序的功能实际上是 R7 <- R0 \* R1,将寄存器初值设为  $\{3,4,0,0,0,0,0\}$ ,生成比特流并烧写至 FPGAOL 平台,系统运行前后的输出如图 5 所示. 可以看到在 5(c) 中,程序运行完后 R7 的值为 x000C,符合预期.



#### (a) 运行前的 R0



(b) 运行前的 R1



(c) 运行后的 R7

图 5: 运行前后的寄存器状态

#### 源代码

不考虑模拟文件,整个项目总共有两个文件,分别是 LC-3 的模块文件与约束文件. 模块文件如代码 7,约束文件如代码 8.

代码 7: 模块文件源代码

```
1
   // LC-3.srcs/sources_1/new/main.v
   module main(
3
       input clk_100mhz, btn,
4
       input [3:0] sw,
       output reg [1:0] hexplay_an,
5
6
       output reg [3:0] hexplay_data
7
       );
   // Control LC-3 clock
8
   reg run;
9
  initial run <= 1'b0;</pre>
10
11 always @(posedge clk_100mhz) if (btn) run <= 1'b1;
12 // MEMORY
13 reg [15:0] MAR, MDR_in;
14 | wire [15:0] MDR_out;
15 | wire [11:0] MAR12;
16
  reg mem_we;
  initial mem_we <= 1'b0;</pre>
17
   assign MAR12 = MAR[11:0];
18
   memory mem(.a(MAR12),
19
20
                .d(MDR_in),
                .spo(MDR_out),
21
                .we(mem_we),
22
23
                .clk(clk_100mhz));
   // Finite State Machine
24
       // control unit
25
26
       reg [15:0] PC, IR, PC_buffer;
27
       initial begin
            PC <= 16'h0000;
28
29
            IR <= 16'h0000;
30
            PC_buffer <= 16'h0000;</pre>
31
       end
32
       // states
33
            reg [4:0] curr_state, next_state;
34
35
            // instruction code, the state is 0+opcode
36
37
            // Add: DR = SR1 + SR2 or DR = SR1 + imm5
38
            parameter ADD = 5'b00001;
```

```
39
           // And: DR = SR1 & SR2 or DR = SR1 & imm5
           parameter AND = 5'b00101;
40
           // Branch: if CC(condition code) meet the
41
           // requirement the change PC
42
43
           parameter BR
                           = 5'b00000;
           // Jump: PC = BaseR
44
45
           parameter JMP = 5'b01100;
46
           // Jump to SubRoutine: Call a subroutine
47
           // temp = PC
           // then PC = BaseR or PC += PCoffset11
48
           // then R[7] = temp
49
           parameter JSR = 5'b00100;
50
           // Load: DR = mem[PC + PCoffset9]
51
52
           parameter LD
                           = 5'b00010;
           // Load Indirect:
53
           // DR = mem[mem[PC + PCoffset9]]
54
           parameter LDI = 5'b01010;
55
           // Load Base+offset:
56
57
           // DR = mem[BaseR + offset6]
58
           parameter LDR = 5'b00110;
           // Load Effective Address:
59
60
           // DR = PC + PCoffset9
           parameter LEA = 5'b01110;
61
62
           // Not: DR = ~ SR
63
           parameter NOT = 5'b01001;
64
           // Return from Trap or Interrupt
65
           // (Not effctive since we won't use TRAP
           // except TRAP x25(HALT))
66
67
           parameter RTI = 5'b01000;
68
           // Store: mem[PC + PCoffset9] = SR(DR here)
           parameter ST = 5'b00011;
69
70
           // Store Indirect:
           // mem[mem[PC + PCoffset9]] = SR(DR here)
71
72
           parameter STI = 5'b01011;
73
           // Store Base+offset:
           // mem[BaseR + offset6] = SR(DR here)
74
           parameter STR = 5'b00111;
75
76
           // System call:
77
           // treated as HALT, stop the system
78
           parameter TRAP = 5'b01111;
79
           // Error Instrution
80
           parameter ERR = 5'b01101;
```

```
81
 82
              // instruction cycle phrases and indirect state
 83
              // System is off
 84
 85
              parameter off
                                        = 5'h10;
              // Fetch the instructions
 86
              // IR = mem[PC], PC = PC + 1
 87
 88
              parameter fetch_0
                                        = 5'h11;
 89
              parameter fetch_1
                                        = 5'h12;
 90
              // Decode IR to the corresponding state
 91
              parameter decode
                                        = 5'h13;
 92
              // Access the memory
 93
              parameter read_mem
                                        = 5'h14;
 94
              parameter write_mem
                                        = 5'h15;
 95
              parameter read_mem_i = 5'h16;
 96
              parameter write_mem_i = 5'h17;
              // transfering state
 97
 98
              parameter jsr_1
                                        = 5'h18;
99
              parameter rti_1
                                        = 5'h19;
100
101
              initial curr_state <= fetch_0;</pre>
102
         // FSM Part 1
103
         always @(posedge clk_100mhz) begin
104
              case (curr state)
105
                   fetch_0:
                                  next_state <= fetch_1;</pre>
106
                   fetch_1:
                                  next_state <= decode;</pre>
                                  next_state <= {1'b0, IR[15:12]};</pre>
107
                   decode:
108
                   ADD:
                                  next_state <= fetch_0;</pre>
109
                   AND:
                                  next_state <= fetch_0;</pre>
110
                   BR:
                                  next_state <= fetch_0;</pre>
111
                   JMP:
                                  next_state <= fetch_0;</pre>
112
                   JSR:
                                  next_state <= jsr_1;</pre>
113
                   LD:
                                  next_state <= read_mem;</pre>
114
                   LDI:
                                  next_state <= read_mem_i;</pre>
115
                   LDR:
                                  next_state <= read_mem;</pre>
116
                   LEA:
                                  next state <= fetch 0;</pre>
117
                   NOT:
                                  next_state <= fetch_0;</pre>
118
                   RTI:
                                  next_state <= rti_1;</pre>
119
                   ST:
                                  next_state <= write_mem;</pre>
120
                   STI:
                                  next_state <= write_mem_i;</pre>
121
                   STR:
                                  next_state <= write_mem;</pre>
122
                   TRAP:
                                  next_state <= off;</pre>
```

```
123
                  ERR:
                                next_state <= off;</pre>
124
                              next_state <= fetch_0;</pre>
                  read_mem:
125
                  write_mem: next_state <= fetch_0;</pre>
126
                  read_mem_i: next_state <= read_mem;</pre>
127
                  write_mem_i: next_state <= write_mem;</pre>
128
                  jsr_1:
                                next_state <= fetch_0;</pre>
129
                  rti_1:
                                next_state <= fetch_0;</pre>
130
                  off:
                                next_state <= off;</pre>
131
                  default:
                                next_state <= off;</pre>
132
             endcase
133
         end
134
         // FSM Part 2 (Processing Unit)
135
         reg [15:0] R_buffer [7:0], R [7:0], result, temp;
136
         wire [2:0] cc, dr, sr1, sr2, baseR;
137
         wire [15:0] imm5, PCoffset9, PCoffset11, offset6; // the
            numbers in the end of instruction after sign-extension
                             = (result == 16'h0000) ? 3'b010 : ((result[
138
         assign cc
            15] == 1'b0) ? 3'b001 : 3'b100); // setCC
139
                            = IR[11:9];
         assign dr
                            = IR[8:6];
140
         assign sr1
141
         assign sr2
                            = IR[2:0];
142
         assign baseR
                            = IR[8:6];
143
                            = \{\{11\{IR[4]\}\}, IR[4:0]\};
         assign imm5
         assign PCoffset9 = \{\{7\{IR[8]\}\}\}, IR[8:0]\};
144
         assign PCoffset11 = {{5{IR[10]}}}, IR[10:0]};
145
                           = \{\{10\{IR[5]\}\}, IR[5:0]\};
146
         assign offset6
147
         initial begin
             R[0]
                    <= 16'h0004;
148
149
             R[1]
                     <= 16'h0003;
150
             R[2]
                    <= 16 'h0000;
             R[3]
                    <= 16 'h0000;
151
152
             R[4]
                    <= 16 'h0000;
153
             R[5]
                    <= 16 'h0000;
154
             R[6]
                     <= 16'h0000;
155
             R[7]
                     <= 16 'h0000;
156
             result <= 16'h0000;
                     <= 16'h0000;
157
             temp
158
         end
159
         always @(posedge clk_100mhz) begin
160
             if (run) begin
161
                  case (curr_state)
162
                      fetch_0:begin
```

```
163
                                      // Access the memory
164
                                      MAR <= PC_buffer;</pre>
165
                                      PC <= PC_buffer + 16'h0001;</pre>
166
                                      // Refresh register buffer
167
                                      R_buffer[0] <= R[0];</pre>
168
                                      R_buffer[1] <= R[1];</pre>
169
                                      R_buffer[2] <= R[2];</pre>
170
                                      R_buffer[3] <= R[3];</pre>
171
                                      R_buffer[4] <= R[4];</pre>
172
                                      R_buffer[5] <= R[5];</pre>
173
                                      R_buffer[6] <= R[6];</pre>
174
                                      R_buffer[7] <= R[7];</pre>
175
                                      curr_state <= next_state;</pre>
176
                                 end
177
                        fetch_1:begin
178
                                      // Load the instruction
179
                                          <= MDR_out;</pre>
                                      // Refresh PC buffer
180
181
                                      temp <= PC;</pre>
182
                                      PC_buffer <= PC;</pre>
183
                                      curr_state <= next_state;</pre>
184
                                 end
185
                        ADD: begin // Add: DR = SR1 + SR2 or DR = SR1 +
                            imm5
186
                                   if (IR[5]) begin
                                       R[dr] <= R_buffer[sr1] + imm5;</pre>
187
188
                                       result <= R_buffer[sr1] + imm5;</pre>
189
                                   end else begin
190
                                       R[dr] <= R_buffer[sr1] + R_buffer[</pre>
191
                                       result <= R_buffer[sr1] + R_buffer[</pre>
                                           sr2];
192
                                   end
193
                                   curr_state <= next_state;</pre>
194
                              end
195
                        AND: begin // And: DR = SR1 & SR2 or DR = SR1 &
                            imm5
196
                                   if (IR[5]) begin
197
                                       R[dr] <= R_buffer[sr1] & imm5;</pre>
198
                                       result <= R_buffer[sr1] & imm5;</pre>
199
                                   end else begin
200
                                       R[dr] <= R_buffer[sr1] & R_buffer[</pre>
```

```
sr2];
201
                                     result <= R_buffer[sr1] & R_buffer[</pre>
                                         sr2];
202
                                 end
203
                                 curr_state <= next_state;</pre>
204
                            end
205
                       BR: begin // Branch: if CC(condition code) meet
                          the
206
                                   // requirement the change PC
                                 if (cc & IR[11:9]) PC_buffer <= PC +</pre>
207
                                     PCoffset9;
208
                                 curr_state <= next_state;</pre>
209
                            end
210
                       JMP: begin // Jump: PC = BaseR
211
                                 PC_buffer <= R_buffer[baseR];</pre>
212
                                 curr_state <= next_state;</pre>
213
                            end
214
                       JSR: begin // Jump to SubRoutine: Call a
                          subroutine
215
                                   // temp = PC
216
                                   // then PC = BaseR or PC += PCoffset11
217
                                   // then R[7] = temp
218
                                 temp <= PC;</pre>
                                 if (IR[11]) PC_buffer <= PC + PCoffset11</pre>
219
220
                                              PC_buffer <= R_buffer[baseR]</pre>
                                 else
221
                                 curr_state <= next_state;</pre>
222
                            end
                       LD: begin // Load: DR = mem[PC + PCoffset9]
223
224
                                 MAR <= PC + PCoffset9;
225
                                 curr_state <= next_state;</pre>
226
                            end
                       LDI: begin // Load Indirect:
227
228
                                   // DR = mem[mem[PC + PCoffset9]]
229
                                 MAR <= PC + PCoffset9;
230
                                 curr_state <= next_state;</pre>
231
                            end
232
                       LDR: begin // Load Base+offset:
233
                                   // DR = mem[BaseR + offset6]
234
                                 MAR <= R_buffer[baseR] + offset6;</pre>
235
                                 curr_state <= next_state;</pre>
```

```
236
                            end
237
                      LEA: begin // Load Effective Address:
238
                                   // DR = PC + PCoffset9
                                 R[dr] <= PC + PCoffset9;</pre>
239
240
                                 curr_state <= next_state;</pre>
241
                            end
242
                      NOT: begin // Not: DR = ~ SR
243
                                 R[dr] <= ~R_buffer[sr1];</pre>
244
                                 result <= ~R_buffer[sr1];</pre>
245
                                 curr_state <= next_state;</pre>
246
                            end
247
                      RTI: begin // Return from Trap or Interrupt
248
                                   // (Not effctive since we won't use
                                       TRAP
249
                                   // except TRAP x25(HALT))
250
                                 MAR <= R_buffer[6];</pre>
251
                                 R[6] \le R_buffer[6] + 16'h0002;
252
                                 curr_state <= next_state;</pre>
253
                            end
254
                       ST: begin // Store: mem[PC + PCoffset9] = SR(DR
                          here)
255
                                       <= PC + PCoffset9;
256
                                 MDR_in <= R_buffer[dr];</pre>
257
                                 mem_we <= 1'b1;
258
                                 curr_state <= next_state;</pre>
259
                            end
260
                       STI: begin // Store Indirect:
261
                                   // mem[mem[PC + PCoffset9]] = SR(DR
                                      here)
262
                                 MAR <= PC + PCoffset9;
263
                                 mem_we <= 1'b0;
264
                                 curr_state <= write_mem_i;</pre>
265
                            end
266
                       STR: begin // Store Base+offset:
267
                                   // mem[BaseR + offset6] = SR(DR here)
268
                                 MAR <= R_buffer[baseR] + offset6;</pre>
269
                                 MDR_in <= R_buffer[dr];</pre>
270
                                 mem_we <= 1'b1;
271
                                 curr_state <= next_state;</pre>
272
                            end
273
                      read_mem:
                                    begin
274
                                         R[dr] <= MDR_out;</pre>
```

```
275
                                          result <= MDR_out;</pre>
276
                                          curr_state <= next_state;</pre>
277
                                      end
278
                       write_mem:
                                     begin
279
                                          mem_we <= 1'b0;
280
                                          curr_state <= next_state;</pre>
281
                                      end
282
                       read_mem_i: begin
283
                                          MAR <= MDR_out;</pre>
284
                                          curr_state <= next_state;</pre>
285
                                      end
286
                       write_mem_i:begin
287
                                          MAR
                                               <= MDR_out;
288
                                          MDR_in <= R_buffer[dr];</pre>
289
                                          mem_we <= 1'b1;
290
                                          curr_state <= next_state;</pre>
291
                                      end
292
                       jsr_1:
                                  begin
293
                                         R[7] \le temp;
294
                                         curr_state <= next_state;</pre>
295
                                  end
296
                       rti_1:
                                  begin
297
                                         PC_buffer <= MDR_out;</pre>
298
                                         curr_state <= next_state;</pre>
299
                                  end
300
                       off:
                                  begin
301
                                         mem_we <= 1'b0;
302
                                         curr_state <= next_state;</pre>
303
                                  end
304
                       default: curr_state <= next_state;</pre>
305
                   endcase
306
              end
307
         end
308
         // FSM Part 3 (Hexplay)
309
         reg [18:0] pluse_cnt;
310
         reg [16:0] data;
         wire pluse_200hz;
311
312
         assign pluse_200hz = pluse_cnt == 1'b1;
313
         always @(posedge clk_100mhz) begin
314
              if (pluse_cnt >= 19'h7A120) pluse_cnt <= 19'h00000;</pre>
315
              else
                                               pluse_cnt <= pluse_cnt + 19'</pre>
                  h0001;
```

```
316
         end
317
         always @(posedge clk_100mhz) begin
318
             if (pluse_200hz) hexplay_an <= hexplay_an + 2'b01;</pre>
319
         end
320
         always @(posedge clk_100mhz) begin
321
             case(sw)
322
                  4'h0: data <= R[0];
323
                  4'h1: data <= R[1];
324
                  4'h2: data <= R[2];
325
                  4'h3: data <= R[3];
326
                  4'h4: data <= R[4];
327
                  4'h5: data <= R[5];
328
                  4'h6: data <= R[6];
329
                  4'h7: data <= R[7];
330
                  4'h8: data \le {7'h00, cc[2], 3'h0, cc[1], 3'h0, cc[0]}
                     };
331
                  4'h9: data <= PC;
332
                  4'hA: data <= IR;
333
                  4'hB: data <= MAR;
334
                  4'hC: data <= MDR_out;
335
                  default: data <= 16'h0000;</pre>
336
             endcase
337
         end
338
         always @(posedge clk_100mhz) begin
339
             case(hexplay_an)
340
                  2'b00:
                            hexplay_data <= data[3:0];</pre>
341
                  2'b01:
                            hexplay_data <= data[7:4];</pre>
342
                  2'b10:
                            hexplay_data <= data[11:8];</pre>
343
                            hexplay_data <= data[15:12];</pre>
344
                  default: hexplay_data <= 4'h0;</pre>
345
             endcase
346
         end
347
    endmodule
```

#### 代码 8: 约束文件

```
11
12
13
## FPGAOL HEXPLAY
14
set_property -dict { PACKAGE_PIN A14
         IOSTANDARD LVCMOS33 } [get_ports { hexplay_data[0]
15
16
17
18
19
20
21
22
## FPGAOL BUTTON & SOFT_CLOCK
23
24
```

# 【总结与思考】

收获 了解了如何设计一个较为复杂的系统.

难易程度 中等

任务量 较多

最后在此感谢老师和助教的付出,希望这门课能越办越好!