

# Álgebra de Boole



# Compuertas Lógicas

Los dispositivos físicos que implementan una función booleana simple, es decir un operador booleano, se denominan compuertas lógicas o simplemente **compuertas**.

En lenguaje técnico también se las denomina «gates»



# Compuertas lógicas

| Proposiciones       | Conjuntos | Boole                   |
|---------------------|-----------|-------------------------|
| ↑ Conjunción        | Λ         | Producto lógico (.) AND |
| <b>V</b> Disyunción | U         | Suma lógica (+)OR       |



# Lógica positiva

En el Algebra de Boole las variables son binarias y sólo pueden tomar dos valores que son complementarios entre si.

Estos valores se designan como:

- 1 SI / ALTO / VERDADERO / ON
- NO / BAJO/ FALSO / OFF





# Compuertas Lógicas: OR

#### Realiza la Suma Lógica

La función lógica OR es Falsa sólo cuando todas las variables de entrada están en "0"

| Α | В | F |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |





# Compuertas Lógicas: AND

#### Realiza el Producto Lógico

La función lógica AND es verdadera sólo cuando todas las variables de entrada están en "1"

| Α | В | F |  |
|---|---|---|--|
| 0 | 0 | 0 |  |
| 0 | 1 | 0 |  |
| 1 | 0 | 0 |  |
| 1 | 1 | 1 |  |





# Compuertas Lógicas: NOT

#### Realiza la Complementación

Este operador "invierte" el valor lógico de la entrada.

| F |
|---|
| 1 |
| 0 |
|   |





## Compuertas Lógicas: XOR

Esta función lógica especial, <u>OR-Exclusiva</u> es verdadera sólo cuando es IMPAR la cantidad de variables de entrada que están en "1"

| Α | В | F |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |





## Compuertas Negadas: NOR

La función lógica NOR es Verdadera sólo cuando todas las variables de entrada están en "0"

| Α | В | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 0 |





# Compuertas Negadas: NAND

La función lógica NAND es Falsa sólo cuando todas las variables de entrada están en "1"

| Α | В | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |





# Compuertas Lógicas: XNOR

Esta función lógica especial, <u>XNOR-Exclusiva</u> es verdadera, es decir "1", cuando las variables de entrada son iguales.

| Α | В | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |





# Resumen de compuertas

**AND** 

| Α | В | A.B |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 0   |
| 1 | 0 | 0   |
| 1 | 1 | 1   |

OR

| Α | В | A+B |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 1   |

**XOR** 

| Α | В | A+B |
|---|---|-----|
| 0 | 0 | 0   |
| 0 | 1 | 1   |
| 1 | 0 | 1   |
| 1 | 1 | 0   |

$$f(a,b)=a\ \oplus b$$

**NAND** 

| В | A.B         |
|---|-------------|
| 0 | 1           |
| 1 | 1           |
| 0 | 1           |
| 1 | 0           |
|   | 0<br>1<br>0 |

NOR

| Α | В | A+B |
|---|---|-----|
| 0 | 0 | 1   |
| 0 | 1 | 0   |
| 1 | 0 | 0   |
|   | 1 | 0   |

**XNOR** 

| Α | В | A+B     |
|---|---|---------|
| 0 | 0 | 1       |
| 0 | 1 | 0       |
| 1 | 0 | 0       |
| 1 | 1 | 1       |
|   | 0 | 0 0 0 1 |



$$f(a,b) = a \cdot b$$







$$f(a,b) = \overline{a \cdot b}$$



$$f(a, b) = \overline{a + b}$$



## Funciones booleanas

Un conjunto de variables booleanas vinculadas entre sí mediante los operadores de suma lógica, producto lógico y complementación constituye una *función booleana*.

- La Tabla de Verdad es una de las formas de expresar una función booleana.
- También se usan expresiones literales (polinómica y factorial) y expresiones simbólicas.
- La forma canónica de un función booleana es una expresión cuyos términos contienen la totalidad de las variables del problema.



## Tablas de verdad

Una tabla de verdad es: "Una lista ordenada de las 2n combinaciones distintas de ceros y unos, que se pueden obtener de la combinación del valor de n variables binarias". Para 3 variables, y considerando que los valores que puede tomar cada una son sólo 0 o 1, la cantidad de combinaciones binarias distintas es de 2<sup>3</sup> = 8, para 4 variables la cantidad de combinaciones es, entonces, 24 = 16. En términos generales, con n variables se pueden obtener 2n combinaciones diferentes.

| Α | В | С | Z |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 |
| 0 | 1 | 0 | 1 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |



Una función se puede representar por una serie de términos canónicos

Se llama término canónico de una función lógica a "todo producto o toda suma en los que aparecen todas las variables que componen una función, en su forma directa o inversa". O sea que hay productos canónicos y sumas canónicas.

Un minitérmino o producto canónico es: "el producto de las variables en juego, o sus negaciones individuales que hacen que el producto valga 1 (uno)", o, expresado de otro modo, "es la representación de una de las combinaciones de la tabla de verdad por medio del

producto lógico".

| а | b | Minitérminos                     |
|---|---|----------------------------------|
| 0 | 0 | $\overline{a}\cdot \overline{b}$ |
| 0 | 1 | $\overline{a} \cdot b$           |
| 1 | 0 | $a\cdot \overline{b}$            |
| 1 | 1 | a · b                            |



"Si se expresa una función como la suma lógica de aquellos minitérminos que en su tabla de verdad tengan valor 1, se obtiene la expresión de su forma normal disyuntiva (FND)".

Un maxitérmino o suma canónica es: "la suma de las variables en juego, o sus negaciones individuales que hacen que la suma valga 0 (cero)", o, expresado de otro modo, "es la representación de una de las combinaciones de la tabla de verdad por medio de la suma lógica, pero teniendo en cuenta que los 0 en la combinación se expresan con la variable correspondiente sin negar y los 1, con la variable correspondiente negada".

| a | b | Maxitérminos                  |
|---|---|-------------------------------|
| 0 | 0 | a + b                         |
| 0 | 1 | $a + \overline{b}$            |
| 1 | 0 | $\overline{a} + b$            |
| 1 | 1 | $\overline{a} + \overline{b}$ |



#### Forma normal conjuntiva

"Si se expresa una función como el producto lógico de aquellos maxitérminos que en su tabla de verdad tengan valor 0, se obtiene la expresión de su forma normal conjuntiva (FNC) ". La FND y la FNC se denominan formas normales o canónicas de una función.

#### Ejemplos:

Sea un circuito semisumador, a partir de su tabla de verdad podremos obtener en primer lugar los minitérminos y los maxitérminos de la función y luego expresar la FND y la FNC de ésta.



## Circuito sumador-binario en paralelo

Circuito semi-sumador (SS) o Half Adder (HA)

Es un circuito cuya función es sumar 2 bits sin tener en cuenta el acarreo anterior. Tiene dos salidas, una representa la suma y la otra, el valor del acarreo (carry).





| $a_o$ | $b_o$ | $S_0$ | $C_{\mathcal{O}}$ |
|-------|-------|-------|-------------------|
| 0     | 0     | 0     | 0                 |
| 0     | 1     | 1     | 0                 |
| 1     | 0     | 1     | 0                 |
| 1     | 1     | 0     | 1                 |





En la tabla se observan las formas canónicas de las funciones.

$$S_0 = a_0 \oplus b_0$$
  $y$   $CY_0 = a_0 \cdot b_0$ 

Para  $s_{\sigma}$ 

$$FND(s_o) = (\overline{a}_o \cdot b_o) + (a_o \cdot \overline{b}_o)$$

$$FNC(s_0) = (a_0 + b_0) \cdot (\overline{a}_0 + \overline{b}_0)$$

y para cy<sub>o</sub>:

$$FND(cy_0) = a_0 \cdot b_0$$

$$FNC(cy_0) = (a_0 + b_0) \cdot (a_0 + \overline{b}_0) \cdot (\overline{a}_0 + b_0)$$

| $a_0$ | $b_o$ | $s_{o}$ | $C_0$ |
|-------|-------|---------|-------|
| 0     | 0     | 0       | 0     |
| 0     | 1     | 1       | 0     |
| 1     | 0     | 1       | 0     |
| 1     | 1     | 0       | 1     |



#### Forma normal conjuntiva

El circuito semi-sumador, podemos deducir las funciones de suma y acarreo correspondientes, ya sea por intermedio de la forma normal disyuntiva (FND) o por la forma normal conjuntiva (FNC). Elegiremos siempre la que más nos convenga, teniendo en cuenta la menor cantidad de términos que se han de representar, para favorecer, así, la implementación del circuito.





## Paso a paso

 $CY_0$   $S_0$ 









$$g(a_0,b_0) = cy_0$$

Defino las funciones:  $f(a_0,b_0) = s_0$  $g(a_0,b_0) = cy_0$ 

FND: Suma de minitérminos que en la tabla de verdad de la función sean 1.

FNC: Producto de maxitérminos que en la tabla de verdad de la función sean 0

FND 
$$f(a_0,b_0) = (b_0 \cdot a_0) + (b_0 \cdot a_0)$$
  
 $g(a_0,b_0) = (b_0 \cdot a_0)$ 

FNC 
$$f(a_0,b_0) = (b_0 + a_0) \cdot (\overline{b}_0 + \overline{a}_0)$$
  
 $g(a_0,b_0) = (b_0 + a_0) \cdot (b_0 + \overline{a}_0) \cdot (\overline{b}_0 + a_0)$ 



## Circuito sumador-binario en paralelo

Ahora analizaremos cómo a partir de la expresión de una función booleana se puede confeccionar el circuito que lleve a cabo la operación que describe.

Supongamos que queremos sumar dos números de 8 dígitos cada uno:



Sumador binario paralelo con acarreo serie



## Circuito sumador-binario en paralelo

Circuito sumador completo (SC) o Full Adder (FA)

Este circuito tiene como finalidad sumar 2 bits y el acarreo anterior, generando como salidas el resultado de la suma y el nuevo acarreo.

#### Genéricamente:



| $b_l = b$ (variable que se ha de sumar)   |
|-------------------------------------------|
| $a_{l} = a$ (variable que se ha de sumar) |
| $cy_{i-1} = c$ (acarreo anterior)         |
| $S_I = S$ (resultado de la suma)          |
| cy, = $C$ (nuevo acarreo)                 |

| $\theta_{i}$ | $b_{i}$ | CY <sub>1-1</sub> | $S_{i}$ | $Cy_i$ |
|--------------|---------|-------------------|---------|--------|
| 0            | 0       | 0                 | 0       | 0      |
| 0            | 0       | 1                 | 1       | 0      |
| 0            | 1       | 0                 | 1       | 0      |
| 0            | 1       | 1                 | 0       | 1      |
| 1            | 0       | 0                 | 1       | 0      |
| 1            | 0       | 1                 | 0       | 1      |
| 1            | 1       | 0                 | 0       | 1      |
| 1            | 1       | 1                 | 1       | 1      |



Ahora hallamos las formas normales para el sumador completo.

#### Recordemos que:

| $b_{i}$ | = b (variable que se ha de sumar) | $S_{_I}$ | = S (resultado de la suma) |
|---------|-----------------------------------|----------|----------------------------|
|---------|-----------------------------------|----------|----------------------------|

 $a_i = a$  (variable que se ha de sumar)  $cy_i = C$  (nuevo acarreo)

 $cy_i$ -1 = c (acarreo anterior)

| а | b | C | S | C |
|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 1 | 0 |
| 0 | 1 | 0 | 1 | 0 |
| 0 | 1 | 1 | 0 | 1 |
| 1 | 0 | 0 | 1 | 0 |
| 1 | 0 | 1 | 0 | 1 |
| 1 | 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 1 | 1 |

$$\begin{split} FND_{(S)} &= (\overline{a} \cdot \overline{b} \cdot c) + (\overline{a} \cdot b \cdot \overline{c}) + (a \cdot \overline{b} \cdot \overline{c}) + (a \cdot b \cdot c) \\ FNC_{(S)} &= (a + b + c) \cdot (a + \overline{b} + \overline{c}) \cdot (\overline{a} + b + \overline{c}) \cdot (\overline{a} + \overline{b} + c) \\ FND_{(C)} &= (\overline{a} \cdot b \cdot c) + (a \cdot \overline{b} \cdot c) + (a \cdot b \cdot \overline{c}) + (a \cdot b \cdot c) \\ FNC_{(C)} &= (a + b + c) \cdot (a + b + \overline{c}) \cdot (a + \overline{b} + c) \cdot (\overline{a} + b + c) \end{split}$$



#### Forma normal conjuntiva

Si graficamos el circuito con las formas normales disyuntivas de S y C, obtendremos el diagrama de lógica del circuito sumador-completo o full adder.



Circuito lógico de la función en Forma Normal Conjuntiva:

$$Z = (A+B+C) \cdot (A+\overline{B}+\overline{C}) \cdot (\overline{A}+B+\overline{C}) \cdot (\overline{A}+\overline{B}+C)$$

¿Cómo quedaría el esquema utilizando compuertas lógicas?

#### Actividad

Circuito lógico de la función en Forma Normal Conjuntiva:

$$Z = (A+B+C) \cdot (A+\overline{B}+\overline{C}) \cdot (\overline{A}+B+\overline{C}) \cdot (\overline{A}+\overline{B}+C)$$

¿Cómo quedaría el esquema utilizando compuertas lógicas?



- a) Calcular los miniterminos para la siguiente tabla
- b) Realizar su simplificación con Algebra de Boole
- c) Corroborar la tabla de verdad final con inicial
- d) Hacer el circuito con compuerta lógicas

| Α | В | С | Z | m             |
|---|---|---|---|---------------|
| 0 | 0 | 0 | 0 | A·B·C         |
| 0 | 0 | 1 | 1 | <b>A·B·C</b>  |
| 0 | 1 | 0 | 1 | <b>Д∙В∙</b> С |
| 0 | 1 | 1 | 0 | <b>A</b> ⋅B⋅C |
| 1 | 0 | 0 | 1 | A·B·C         |
| 1 | 0 | 1 | 0 | A·B·C         |
| 1 | 1 | 0 | 0 | A⋅B⋅C         |
| 1 | 1 | 1 | 1 | A·B·C         |

- a) Calcular los miniterminos para la siguiente tabla
- b) Realizar su simplificación con Algebra de Boole
- c) Corroborar la tabla de verdad final con inicial
- d) Hacer el circuito con compuerta lógicas

|   | Α | В | С | Z | m             |  |
|---|---|---|---|---|---------------|--|
|   | 0 | 0 | 0 | 0 | A⋅B⋅C         |  |
|   | 0 | 0 | 1 | 1 | <b>A·B·C</b>  |  |
|   | 0 | 1 | 0 | 1 | <b>Д∙В∙</b> С |  |
| _ | 0 | 1 | 1 | 0 | <b>⊼</b> ∙В∙С |  |
|   | 1 | 0 | 0 | 1 | A∙B∙C         |  |
|   | 1 | 0 | 1 | 0 | A∙B∙C         |  |
|   | 1 | 1 | 0 | 0 | A·B·C         |  |
|   | 1 | 1 | 1 | 1 | A·B·C         |  |

En este ejemplo, los minitérminos a sumar serían:

 $\overline{A} \cdot \overline{B} \cdot \overline{C}$   $A \cdot \overline{B} \cdot \overline{C}$   $A \cdot B \cdot \overline{C}$ 

La función quedaría descrita por:

$$Z = \overline{A} \cdot \overline{B} \cdot C + \overline{A} \cdot B \cdot \overline{C} + A \cdot \overline{B} \cdot \overline{C} + A \cdot B \cdot C$$

Se puede verificar reemplazando los valores para cada caso.

Circuito lógico de la función en Forma Normal Disyuntiva:

$$Z = \overline{A} \cdot \overline{B} \cdot C + \overline{A} \cdot B \cdot \overline{C} + A \cdot \overline{B} \cdot \overline{C} + A \cdot B \cdot C$$

¿Cómo quedaría el esquema utilizando compuertas lógicas?





## Circuitos equivalentes

Dos circuitos son equivalentes cuando son representados con distintas formas algebraicas pero responden a la misma tabla de verdad.

#### Ejemplos:





|   |   | (3)   | (4)               |           |
|---|---|-------|-------------------|-----------|
| а | b | a + b | $\bar{a}+\bar{b}$ | (3) · (4) |
| 0 | 0 | 0     | 1                 | 0         |
| 0 | 1 | 1     | 1                 | 1         |
| 1 | 0 | 1     | 1                 | 1         |
| 1 | 1 | 1     | 0                 | 0         |
|   |   |       |                   |           |

Los circuitos A y B representan las formas normales de la función a  $\oplus$  b. Como ambas son expresiones diferentes obtenidas de la misma tabla, generan circuitos equivalentes.

Al circuito A le corresponde la función FND =  $(\overline{a} \cdot b + a \cdot \overline{b})$ , y al circuito B le corresponde la función FNC =  $(a + b) \cdot (\overline{a} + \overline{b})$ .



# Aplicaciones



# Ejemplo de Funciones Booleanas

El sistema de seguridad contra incendios de un depósito funciona en base a tres sensores S0, S1 y S2. Cuando dos de **estos** sensores están activados (en "1") se enciende una alarma luminosa [AL]. Además, si S2 se activa, también se enciende la alarma sonora [AS].



# Ejemplo: Tabla de Verdad



| s2 | s1 | s0 | AL | AS |
|----|----|----|----|----|
| 0  | 0  | 0  | 0  | 0  |
| 0  | 0  | 1  | 0  | 0  |
| 0  | 1  | 0  | 0  | 0  |
| 0  | 1  | 1  | 1  | 0  |
| 1  | 0  | 0  | 0  | 1  |
| 1  | 0  | 1  | 1  | 1  |
| 1  | 1  | 0  | 1  | 1  |
| 1  | 1  | 1  | 1  | 1  |



## Ejemplo: Formas Literales

Expresión Literal Completa –Suma de Productos

$$AL = 52.S1.S0 + S2.S1.S0 + S2.S1.S0 + S2.S1.S0$$

$$AS = S2.\overline{S1.S0} + S2.\overline{S1}.S0 + S2.S1.\overline{S0} + S2.S1.S0$$

#### Expresión Literal en Minitérminos

$$AL = m_3 + m_5 + m_6 + m_7$$

$$AS = M_4 + M_5 + M_6 + M_7$$

Dado que todos los términos de esta forma POLINÓMICA contienen todas las variables, esta expresión se denomina CANÓNICA









## Concepto de UAL

La Unidad Aritmética y Lógica es el componente de la CPU que realiza las operaciones lógicas (AND, OR, XOR, etc.) y aritméticas (en principio suma y resta).

Podemos pensar entonces en una estructura con dos operadores básicos, uno lógico – UL y uno aritmético – UA, como muestra la figura adjunta



Como se observa en esta figura, los operadores reciben los operandos (datos) y una orden de operación (para indicar QUE operación deben hacer).



## Sumador Elemental: Semisumador

El sumador elemental será capaz de sumar un par de bits "a" y "b".

La Tabla de Verdad se deriva a partir de la Tabla de Suma Aritmética.



$$S = a \oplus b$$

| а | b | S    | С       |  |
|---|---|------|---------|--|
|   |   | suma | acarreo |  |
| 0 | 0 | 0    | 0       |  |
| 0 | 1 | 1    | 0       |  |
| 1 | 0 | 1    | 0       |  |
| 1 | 1 | 0    | 1       |  |



## Sumador Elemental: Semisumador

Para sumar dos cantidades de *n* bits es necesario disponer de *n* bloques funcionales como el obtenido.

Si bien permiten sumar bit a bit, al no tener en cuenta el acarreo no implementan correctamente la suma. Por este motivo este bloque se denomina semisumador o half adder.







## Sumador Elemental: Sumador Completo

Para realizar la suma de dos cadenas de bits es necesario tener en cuenta el acarreo que cada "etapa" le pasa a la siguiente. La Tabla de Verdad adjunta tiene en cuenta esta situación.

Ahora las funciones son

$$S = a \oplus b \oplus c_{-1}$$
  
 $C = (a \cdot b) + (a \oplus b) \cdot c_{-1}$ 

El bloque funcional que las implementa se denomina **sumador completo** *o full adder*.

| а | b | <b>C</b> -1 | S | С |
|---|---|-------------|---|---|
| 0 | 0 | 0           | 0 | 0 |
| 0 | 0 | 1           | 1 | 0 |
| 0 | 1 | 0           | 1 | 0 |
| 0 | 1 | 1           | 0 | 1 |
| 1 | 0 | 0           | 1 | 0 |
| 1 | 0 | 1           | 0 | 1 |
| 1 | 1 | 0           | 0 | 1 |
| 1 | 1 | 1           | 1 | 1 |



## Sumador Elemental: Sumador Completo

Este bloque se denomina **sumador completo** o *full adder*.

Permite sumar bit a bit, y dado que tiene en cuenta el acarreo posibilita la implementación correcta de una suma de n bits.

 Justificar la implementación propuesta para el sumador completo.





## Sumador de 8 bits







#### La Resta en la UAL

La resta se implementa utilizando el mismo dispositivo sumador, gracias a la propiedad de la notación posicional de cantidades denominada COMPLEMENTO.

Para un número N de "p" dígitos expresado en base "b" se definen:

COMPLEMENTO DIRECTO ( a la base menos uno)

$$CD(N) = (b^p - 1) - N$$

COMPLEMENTO AUTENTICO ( a la base)

$$CA(N) = (b^p) - N$$

Y de allí

$$CA(N) = CD(N) + 1$$

Según se ha visto, la *resta* puede obtenerse "*sumando*" al minuendo el *complemento auténtico* del sustraendo.

En binario el complemento directo se obtiene invirtiendo todos los bits del registro. Por lo tanto, es sencillo deducir el esquema del sumador-restador elemental que realice las operaciones (a + b) y (a - b), según se indique.



## Sumador – Restador en Complemento Auténtico





## Sumador-Restador de n bits



