## **Архитектура и программирование DSP-процессоров**

- Примеры приложений и базовые алгоритмы ЦОС.
   Форматы данных
- Обобщенная архитектура DSP-процессоров. Основные элементы архитектуры процессоров ADSP-21x60
- Обзор аппаратных средств ЦОС. Альтернативные средства ЦОС. Тенденции рынка DSP-процессоров
- Этапы и средства разработки ПО для DSP-процессоров
- Базовые подходы к программной реализации алгоритмов ЦОС на DSP

Хусаинов Наиль Шавкятович к.т.н., доцент кафедры МОП ЭВМ ТРТУ KhussainovNSh@mopevm.tsure.ru

## 1. Примеры приложений и базовые алгоритмы ЦОС. Форматы данных

- 1.1. Принципы ЦОС
- 1.2. Сравнение цифровых и аналоговых методов обработки сигналов
- 1.3. Задачи ЦОС
- 1.4. Функциональная схема системы ЦОС
- 1.5. Основные области применения ЦОС. Пример применения алгоритмов ЦОС в сотовой связи
- 1.6. Базовые алгоритмы ЦОС
- 1.7. Форматы данных

# 1.1. Принципы цифровой обработки сигналов

- цифровое представление сигналов с необходимой точностью
- выполнение в реальном или близком к реальному масштабе времени большого количества вычислительных операций над потоками данных (массивами), в том числе бесконечными во времени

# 1.2. Аналоговая и цифровая обработка

## Недостатки цифровой обработки сигналов

- расширение полосы частот
- необходимость АЦП
- необходимость временной синхронизации
- несовместимость с существующими аналоговыми устройствами)

# 1.2. Аналоговая и цифровая обработка

### Преимущества цифровой обработки сигналов-1

- возможность регенерации сигнала
- возможность работы при малых значениях отношения сигнал/шум
- простота передачи управляющей информации
- индифферентность к характеру нагрузки
- простота группообразования
- простота засекречивания
- высокая надежность и степень интеграции с другими устройствами (ЭВМ)

# 1.2. Аналоговая и цифровая обработка

## Преимущества цифровой обработки сигналов-2

- эффективная обработка данных
  - а) программируемость
  - б) совместное использование
  - в) автоматический контроль
  - г) универсальность

### 1.3. Задачи, решаемые ЦОС

Основная задача: обработка сигнала с целью выделения из него нужной информации для ее последующего хранения, преобразования или передачи

- •анализ сигналов
- синтез сигналов

### 1.3. Задачи, решаемые в ЦОС

## Примеры приложений с анализом сигналов

- •определение (распознавание) типа объекта по некоторой совокупности сигналов
- анализ речевого сигнала для идентификации говорящего
- выделение речевого сигнала в условиях помех
- анализ сейсмических сигналов
- анализ электрокардиограмм и т.п.
- анализ свойств материалов (рентгенография, спектроскопия)
- анализ трафика в сетях передачи данных
- анализ временных рядов (курсы акции и т.п.)

#### Общие требования:

- автоматический (автоматизированный) режим работы
- работа в реальном времени
- значимость извлекаемых параметров

#### 1.3. Задачи, решаемые в ЦОС

## Примеры приложений с синтезом сигналов

- компрессия сигналов
- удаление из сигнала нежелательных шумов, улучшение качества звучания звука
- •изменение свойств изображения (контраста, цветовой насыщенности, резкости)

#### Варианты реализации:

- полное / неполное восстановление
- симметричное / несимметричное преобразование

# 1.3. Связь ЦОС с другими областями науки

|           | Теория связи и телекоммуникаций                 |  |  |  |
|-----------|-------------------------------------------------|--|--|--|
|           | Методы численного анализа                       |  |  |  |
| Цифровая  | Теория вероятностей и математическая статистика |  |  |  |
| обработка | Аналоговая обработка сигналов                   |  |  |  |
| сигналов  | Теория принятия решений                         |  |  |  |
|           | Цифровая электроника                            |  |  |  |
|           | Аналоговая электроника                          |  |  |  |

# 1.4. Функциональная схемы системы ЦОС

## Реализация этапов аналоговой и цифровой обработки сигналов



# 1.4. Функциональная схемы системы ЦОС

Состав системы ЦОС



# 1.5. Основные приложения ЦОС



# ПЕРВЫЕ ВСТРАИВАЕМЫЕ СИСТЕМЫ И ПРОЦЕССОРЫ

•Ароllo Guidance Computer (1965г., 16битный, 2 Кб ОЗУ, 36 Кб ПЗУ - навигация, наведение и управление космическим кораблем, программа Apollo)



# ПЕРВЫЕ ВСТРАИВАЕМЫЕ СИСТЕМЫ И ПРОЦЕССОРЫ

•Autonetics D-17 guidance computer (1962г., 24битный, 345 Гц, 28 кг (с платформой стабилизации и источником питания) – решение уравнений навигации и наведения, управляемая межконтинентальная баллистическая ракета Minuteman I)



#### DSP-процессоры в медицине

#### Typical Medical Device Block Diagram



#### DSP-процессоры в медицине

#### **Medical Devices Landscape**



# Области применения и требования к процессорам для встраиваемых систем и систем ЦОС

| Область применения                                       | Требования к DSP/CPU/MC                                                                                                                                  |
|----------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------|
| Игровые консоли                                          | Высокая производительность графической подсистемы (3D-графика, ПЗ-арифметика, быстродействующая память)                                                  |
| КПК, Handheld PC,<br>автомобили, сетевое<br>оборудование | Механизмы управления виртуальной памятью, стандартный набор периферии (последовательные порты, порты ввода/вывода общего назначения, контроллер дисплея) |
| Мобильные телефоны и<br>коммуникаторы                    | Сверхнизкое энергопотребление, высокая производительность, поддержка алгоритмов ЦОС                                                                      |
| Модемы, факсы, принтеры                                  | Низкая стоимость                                                                                                                                         |
| Ресиверы цифрового<br>телевидения (set-top box),<br>DVD  | Высокая степень интеграции подсистем (блоков) процессора                                                                                                 |
| Цифровые видеокамеры                                     | Поддержка алгоритмов обработки растровой графики                                                                                                         |

## 1.5. Пример применения ЦОС в сотовой связи

Эволюция и основные стандарты сетей <sub>The Road to 3G</sub> Сотовой связи



- Ø FDMA выделение каналов на основе частотных слотровиер система AMP\$
- Ø TDMA выделение каналов на основе временных слоумы арная пропускная способность примерновы ваза выше чем в FDM (апример стандарт GSI) М
- Ø CDMA выделение и переключение каналов на основе технологии расширенного плавное снижение качества при увеличении числа задействованных каналов
- В TDMA и CDMA интенсивно используются ПрВцессоры для кодирования речи и канального кодирования

## 1.5. Применение ЦОС в сотовой связи

#### Структура и базовые принципы



### **Многократное использование** частот в сотовой связи

- Ø Радиус каждой соты поря**д**ка км
- Ø В каждой соте есть собственная базовая станция(Basestatio) для приема и ретрансляции сигнала
- Ø Каждая сота должна обрабатывать несколько вызовов одновременно
- Ø Взаимодействие с абонентом может переходить от одной соты к другой

## 1.5. Применение ЦОС в сотовой связи

#### Базовая станция (Basestation)



Узкополосный и широкополосный цифровой приемник для базовой станции сотовой связи

## 1.5. Применение ЦОС в сотовой связи

Телефон стандарта GSM (функциональные блоки)



### Полезные ссылки по DSP и встраиваемым системам

- •EE Times Embedded.com <a href="http://www.eetimes.com/design/embedded">http://www.eetimes.com/design/embedded</a> (сообщество разработчиков встраиваемых систем, статьи по HW и SW для embedded, вебинары)
- •Embedders.org (блоги разработчиков встраиваемых систем, рус.) <a href="http://embedders.org/">http://embedders.org/</a>
- •Обзор книг (англ.) по встраиваемым системам <a href="http://www.barrgroup.com/embedded-systems/books">http://www.barrgroup.com/embedded-systems/books</a>
- DSPRelated.com (англ.) сайт для инженеров и разработчиков в области ЦОС и DSP <u>www.dsprelated.com</u>
- •Steven W. Smith The Scientist and Engineer's Guide to Digital Signal Processing (англ., online) <a href="http://www.dspguide.com">http://www.dspguide.com</a>
- •Computers in Spaceflight: The NASA Experience (англ.) <a href="http://www.hq.nasa.gov/pao/History/computers/Compspace.html">http://www.hq.nasa.gov/pao/History/computers/Compspace.html</a>
- •Журнал «Компоненты и технологии» <a href="http://www.kit-e.ru/">http://www.kit-e.ru/</a>
- •Журнал «Современные технологии автоматизации» <u>www.cta.ru</u>
- •Время электроники <u>www.russianelectronics.ru</u>
- •EmbeddedGurus. Experts on Embedded Software (англ.) <a href="http://embeddedgurus.com/">http://embeddedgurus.com/</a>

#### Перечень основных алгоритмов ЦОС

- БИХ- и КИХ-фильтрация сигнала
- корреляционная функция двух сигналов или автокорреляционная функция сигнала
- прямое/обратное преобразование Фурье
- помехоустойчивое (канальное) кодирование
- формирование пакетов для передачи по каналам связи

#### Области применения вычислителей

| Работа с данными                          | Математические вычисления             |
|-------------------------------------------|---------------------------------------|
| - офисные приложения                      | - цифровая обработка сигналов         |
| - СУБД                                    | - управление двигателями              |
|                                           | - техническое моделирование           |
|                                           | - обработка данных в реальном времени |
|                                           |                                       |
| - пересылка данных (А→В)                  | - сложение (C = A + B)                |
| - сравнение данных (ЕСЛИ А=В ТО<br>ИНАЧЕ) | - умножение (C = A x B)               |
|                                           |                                       |
| - время исполнения не критично, заранее   | - время исполнения критично, заранее  |
| не нормируется                            | нормируется                           |
|                                           |                                       |
|                                           |                                       |

#### Фильтрация сигнала

Фильтр с конечной импульсной характеристикой:

$$y_n \square \square b_k x_{n \square k} \square b_0 x_n \square b_1 x_{n \square 1} \square b_2 x_{n \square 2} \square ... \square b_n x_{n \square N \square 1}$$

Фильтр с бесконечной импульсной характеристикой:

$$y_n \square \prod_{k \square 0} b_k x_{n \square k} \square \prod_{k \square 1} a_k y_{n \square k}$$

Для эффективной реализации необходимы:

- выполнение операций «умножения с накоплением»;
- одновременная выборка из памяти двух операндов;
  доступ к памяти с автоматической модификацией указателя;
  циклическая организация буфера (кольцевые буферы);
- аппаратная поддержка циклов

#### Фурье-преобразование-1

$$X(n) \bigsqcup_{I \supseteq 0}^{N \supseteq 1} x(I) W_N^{nI} \bigsqcup_{I \supseteq 0}^{\square B(n)} \square W_N^n C(n), \ n \supseteq 0,1,...,N/2 \square 1, \\ B(n) \square W_N^n C(n), \ n \supseteq N/2,N/2 \square 1,...,N \square 1$$

$$B(n) \bigsqcup_{k = 0}^{N/2 \square 1} x(2k) W_{N/2}^{kn} \qquad C(n) \bigsqcup_{k = 0}^{N/2 \square 1} x(2k \square 1) W_{N/2}^{kn} \qquad W_N^n \bigsqcup_{k = 0}^{\square i} e^{\square i \frac{2 \square n}{N}} \bigsqcup_{k = 0}^{N} \sin_{N} \frac{2 \square n}{N}$$

Трудоемкость при переходе от  $1xN \rightarrow 2x(N/2) \rightarrow ... \rightarrow (N/2)x2$ 

$$N^2 \square 2 | \frac{N}{2} | \frac{2}{2} \square \square \square \frac{N}{2} \log_2 N$$

#### Фурье-преобразование-2



Для эффективной реализации необходимы:

- бит-реверсная адресация; - дуальное сложение/вычитание:

- умножение с накоплением; аг
  табличная реализация функций sin, cos - аппаратная поддержка циклов;

#### Формирование пакетов данных



Формат представления и обработки

Для эффективной реализации необходимы:

- выполнение сдвигов за одинаковое число тактов независимо от величины фактора сдвига
- депонирование и выделение битовых полей (доступ к битовым полям в пределах машинного слова

#### Обобщенные требования к DSP-процессорам

- •выполнение операций «умножения с накоплением»;
- одновременная выборка из памяти двух операндов;
- доступ к памяти с автоматической модификацией указателя;
- циклическая организация буфера (кольцевые буферы);
- аппаратная поддержка циклов (автоматическая проверка условия выхода из цикла без потери тактов);
- дуальное сложение/вычитание;
- бит-реверсная адресация;
- повышенная точность представления операндов;
- табличная реализация элементарных функций;
- эффективный доступ к битовым полям

- 1. Данные с фиксированной запятой (Fixed-Point Numbers)
  - а) целые (Integer)
    - знаковые (signed)
    - беззнаковые (unsigned)
  - б) дробные (Fractional)
    - знаковые (signed)
    - беззнаковые (unsigned)
- 2. Данные с плавающей запятой (Floating-Point Numbers)

#### Целочисленные Ф3-данные (N.0)

| Бит | 15               | 14  | 13              |             | 2                     | 1              | 0                 |
|-----|------------------|-----|-----------------|-------------|-----------------------|----------------|-------------------|
| Bec | -2 <sup>15</sup> | 214 | 2 <sup>13</sup> |             | <b>2</b> <sup>2</sup> | 21             | 2 <sup>0</sup>    |
|     | Знаковый<br>бит  |     | Знаков          | вое целое   |                       |                |                   |
|     |                  | (в  |                 | гельном код | ļe)                   | Д              | /<br>воичная точк |
| Бит | 15               | 14  | 13              |             | 2                     | 1              | 0                 |
| Bec | 2 <sup>15</sup>  | 214 | 2 <sup>13</sup> |             | <b>2</b> <sup>2</sup> | 2 <sup>1</sup> | 20                |
|     | <del>-</del>     |     | Беззна          | ковое цело  | e                     |                |                   |

#### Преимущества

- простота, удобство в трактовке данных и результатов

#### Недостатки

- возникновение ошибки переполнения при обработке больших массивов данных;
- переполнение при умножении;
- невозможность одновременной обработки больших и малых значений;

Дробные ФЗ-данные (1.N, 0.N)

| Бит                                    | 15                  | 14  | 13  |           | 2    | 1                | 0                |
|----------------------------------------|---------------------|-----|-----|-----------|------|------------------|------------------|
| Вес                                    | -2 <sup>0</sup>     | 2-1 | 2-2 |           | 2-13 | 2-14             | 2 <sup>-15</sup> |
|                                        | Знаковый бит        |     |     |           |      |                  |                  |
|                                        |                     |     |     | е дробное |      |                  |                  |
| двоичная точка (в дополнительном коде) |                     |     |     |           |      |                  |                  |
| Бит                                    | 15                  | 14  | 13  |           | 2    | 1                | 0                |
| Вес                                    | ● <b>2</b> -1       | 2-2 | 2-3 |           | 2-14 | 2 <sup>-15</sup> | 2-16             |
|                                        | Беззнаковое дробное |     |     |           |      |                  |                  |

#### Преимущества

- согласованность с АЦП (соответствует доли сигнала от max);
- отсутствие переполнения при умножении;

#### Недостатки

- возникновение ошибки округления при выполнении операций умножения;
- невозможность одновременной обработки больших и малых значений

#### ПЗ-данные (формат IEEE 754/854)



#### Преимущества

- большой динамический диапазон;
- простота использования (не требуются операции выделения и нормализации порядков);

#### Недостатки

- необходимость дополнительно преобразования ФЗ→ПЗ и ПЗ →ФЗ;
- меньшая точность представления данных по сравнению с ФЗ-форматами;
- сложность аппаратной реализации;
- наличие «особых» типов ПЗ-данных:

| Тип      | Экспонента         | Мантисса | Значение                         |
|----------|--------------------|----------|----------------------------------|
| NAN      | 255                | ≠ 0      | неопределено                     |
| Infinity | 255                | = 0      | (-1) <sup>s</sup> * ∞            |
| Normal   | 1 ≤ <i>e</i> ≤ 254 | любая    | $(-1)^s * (1.f_{22-0})2^{e-127}$ |
| Zero     | 0                  | 0        | (-1) <sup>s</sup> * 0            |

#### Источники возникновения ошибок при обработке данных

- 1. Ошибки, вызванные конечной разрядностью DSPпроцессора
  - ошибки округления
  - ошибки переполнения
- 2. Распространение ошибок при выполнении математической обработки данных

#### Ошибки округления и переполнения



**Ошибка переполнения** (overflow error) при перемножении целых чисел и сложении дробных и целых чисел – критическая потеря старших битов

Fractional Integer Interpretation

0.10 1/2 2 + 0.11 + 3/4 + 3 5/4 = -1/4 5 = -2

### Распространение ошибки при вычислениях

Начальное значение ошибки ε равно ошибке квантования (АЦП) – половине веса младшего разряда DSP-процессора

#### Динамический диапазон-1

**Динамический диапазон** – отношение максимального значения сигнала к ошибке квантования (или минимальному значению сигнала)

ДД(дБ) 🛘 20lg | максначение | минвначение | минвначение |

#### Для цифровых систем:

- увеличение разрядности на 1 бит приводит к увеличению ДД на 6 дБ (для ФЗ-данных); - совпадает с отношением «сигнал/шум квантования»



#### Динамический диапазон-2

Расширение полезного динамического диапазона при увеличении разрядности DSP-процессора



Динамический диапазон-3

### Способы увеличения динамического диапазона и повышения точности обработки данных в DSP-процессорах:

- увеличение разрядности процессоров (16→24 →32 бита)
- использование специального регистра-аккумулятора для хранения данных промежуточных вычислений при последовательных операциях умножения с накоплением или сложения

| Формат                     | Разрядность | Значащих<br>битов                                                                 | Вес младшего разряда                                                                                                                     | Диапазон значений<br>(представления)                                                                                               | ДД, дБ |
|----------------------------|-------------|-----------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------|--------|
| Целочисленны й беззнаковый | 16          | 16                                                                                | 1                                                                                                                                        | $0 \le C \le (2^{16}-1)$<br>065535                                                                                                 | 96,3   |
| Целочисленны<br>й знаковый | 16          | 15                                                                                | 1                                                                                                                                        | $-2^{15} \le C \le (2^{15}-1)$<br>-3276832767                                                                                      | 90,3   |
| Дробный<br>беззнаковый     | 16          | 16                                                                                | 2 <sup>-16</sup><br>0,000015                                                                                                             | 0 ≤ C ≤ (1-2 <sup>-16</sup> )<br>0,00,999985                                                                                       | 96,3   |
| Дробный<br>знаковый        | 16          | 15                                                                                | 2 <sup>-15</sup><br>0,000031                                                                                                             | -1 ≤ C ≤ (1-2 <sup>-15</sup> )<br>-1,00,999969                                                                                     | 90,3   |
| С плавающей<br>точкой      | 32          | смещ. порядок-8<br>мантисса-24,<br>дробн.часть-23,<br>неявная-1<br>-126 ≤ e ≤ 127 | min (при e = -126,<br>m=1,00 <b>0</b> )<br>- 1,4 * 10 <sup>-45</sup><br>max (при e = 127,<br>m=1,00 <b>0</b> )<br>- 2 * 10 <sup>31</sup> | (+/-) $1 * 2^{-126} \le C \le (2-2^{-23}) * 2^{127}$<br>$C>0: -3,4 * 10^{38}1,18 * 10^{-38}$<br>$C<0: 1,18 * 10^{38}3,4 * 10^{38}$ | 1530   |

### **Архитектура и программирование DSP-процессоров**

- Примеры приложений и базовые алгоритмы ЦОС.
   Форматы данных
- Обобщенная архитектура DSP-процессоров. Основные элементы архитектуры процессоров ADSP-21x60
- Обзор аппаратных средств ЦОС. Альтернативные средства ЦОС. Тенденции рынка DSP-процессоров
- Этапы и средства разработки ПО для DSP-процессоров
- Базовые подходы к программной реализации алгоритмов ЦОС на DSP

Хусаинов Наиль Шавкятович к.т.н., доцент кафедры МОП ЭВМ ТРТУ KhussainovNSh@mopevm.tsure.ru

#### 2. Обобщенная архитектура DSP-процессоров. Основные элементы архитектуры процессоров ADSP-21x60

- 2.1. Обобщенная архитектура DSP-процессоров
- 2.2. Взаимодействие DSP-процессора с периферийными устройствами в системе ЦОС
- 2.3. Методы оценки производительности DSP-процессоров. Критерии выбора процессоров
- 2.4. Apхитектура SHARC ADSP-21060
- 2.5. Особенности архитектуры SHARC ADSP второго поколения

### Принципиальные особенности архитектуры

- принцип «детерминированного выполнения»;
- Гарвардская архитектура;
- элементы RISC-архитектуры. Конвейеризация и сокращение длительности командного цикла;
- аппаратная реализация типовых операций ЦОС;
- специализированные команды ЦОС;
- •расширенные коммуникационные возможности;

a. Von Neumann Architecture (single memory)



Организация памяти

Harvard Architecture ( dual memory )



c. Super Harvard Architecture (dual memory, instruction cache, I/O controller)



adding an instruction cache and a dedicated I/O controller.



#### Дополнительные элементы архитектуры

- 1. Генераторы адресов данных для каждого пространства памяти (поддержка работы с несколькими буферами, кольцевые буферы, бит-реверсная адресация, пред/пост-модификация указателя);
- 2. Элементы RISC-архитектуры (конвейерный режим, сокращенное число способов адресации операндов, расширенный регистровый файл, «теневые» регистры, аппаратная поддержка циклов);
- 3. Элементы VLIW-архитектуры (одновременное выполнение операций различными блоками. Распараллеливание на этапе программирования);
- 4. SIMD-обработка;
- 5. Встроенные средства поддержки отладки в реальном времени (JTAG-интерфейс)

- •Основные подходы к снижению энергопотребления:
- •понижение уровня напряжения питания, программное управление делителем тактовой частоты, программное отключение отдельных вычислительных блоков;
- управление питанием путем перевода процессора в один из режимов:
- fully operational
- standby mode
- clock-off mode

# 2.2. Процессор во встраиваемой системе



#### Требования:

- возможность поддержки реального времени (для конкретного приложения или класса приложений);
- интерфейсы с внешними устройствами;
- вес, габариты, энергопотребление, цена

### 2.2. DSP-процессор в системе ЦОС



#### Одновременно:

- синхронная обработка данных ввод/вывод «потоковых» данных для обработки (с АЦП/ЦАП);
- асинхронная обработка данных реакция на сигналы хост-ЭВМ или пользователя:
- взаимодействие с другими DSP в многопроцессорной системе;
- отладка в реальном времени

#### Подходы к оценке производительности

- тактовая частота/энергопотребление;
- количество вычислительных инструкций/операций в единицу времени (MIPS, MFLOPS, MOPS, MMACS);
- длительность выполнения типовых алгоритмов ЦОС: фильтрация, ДПФ, декодер Витерби и т.д. (Kernel Algorithm Benchmark);
- оценки на *наборах* тестов (BDTImark2000 и др.);
- оценки на типовых приложениях (Full Application Benchmark)

Связь между различными уровнями оценок производительности DSP-процессоров



Оценки производительности на наборах тестов BDTImark2000 и BDTImemmark2000 (pdf)

| Функция                                            | Описание функции                                                                                                | Область практического применения                                         |
|----------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------|
| КИХ-фильтр (FIR) в области<br>действительных чисел | Фильтр с конечной импульсной характеристикой, выполняется над блоком данных                                     | Обработка речи, например кодек G.728                                     |
| КИХ-фильтр (FIR) в области<br>комплексных чисел    | Го же, но работа с комплексными данными                                                                         | Компенсация ошибок канала связи в модемах                                |
| БИХ-фильтр (IIR)                                   | Фильтр с бесконечной импульсной характеристикой                                                                 | Аудиообработка, фильтрация                                               |
| Векторное произведение                             |                                                                                                                 | Свертка, корреляция, перемножение матриц, многомерная обработка сигналов |
| Сложение векторов                                  | Поэлементное сложение элементов векторов,<br>результат – вектор                                                 | Графика                                                                  |
| Поиск максимального значения                       | Поиск положения максимального элемента в векторе                                                                | Контроль ошибок кодирования и передачи<br>данных                         |
| Декодер Витерби                                    |                                                                                                                 | Контроль ошибок кодирования и передачи<br>данных                         |
| Управление                                         | Последовательность управляющих инструкций (проверка условия, ветвление, работа со стеком, манипуляции с битами) | Практически все DSP-приложения                                           |
| 256- или 1024-точечное БПФ                         | Преобразование сигнала из временной области в частотную                                                         | Радары, сонары, MPEG-аудиокодирование,<br>спектральный анализ            |
| Распаковка битов                                   | Распаковка данных переменной длины из битового потока                                                           | Аудио/видео декомпрессия, реализация протоколов связи                    |

2.3. ОЦЕНКА производительности DSP-процессоров



Рис. 1. Оценки BDTImark2000 для DSP с фиксированной точкой



Рис. 2. Оценки BDTImark2000 для DSP с фиксированной точкой, приведённые для самых экономически

#### При выборе процессора следует учитывать:

- все ПЗ-процессоры поддерживают обработку ФЗ-данных;
- в ПЗ-числах шкала квантования неравномерна в отличие от ФЗ-чисел;
- использование ПЗ-процессоров облегчает и ускоряет процесс разработки программного обеспечения, повышает его надежность;
- при использовании ПЗ-арифметики требуются дополнительные операции для преобразования ФЗ->ПЗ при вводе данных и ПЗ->ФЗ при их выводе;
- применение ЦСП с ФЗ-обработкой необходимо в системах, ориентированных на массовое коммерческое производство, когда даже незначительная разница в цене может способствовать успеху или неудаче изделия на рынке. Напротив, ПЗ-процессоры следует использовать там, где необходимо добиться более высокой производительности и точности даже за счет более высокой цены изделия;
- обычно системы с Ф3-процессорами имеют более низкое энергопотребление, что особенно актуально, например, в сотовой телефонии;
- примеры применения Ф3-процессоров звуковые платы, мини-АТС (обработка голоса), сотовая телефония, системы управления на уровне микроконтроллеров и т.п.;
- примеры применения ПЗ-процессоров устройства коммутации пакетов в коммуникационных сетях, устройства обработки медиаданных (телевидение, многоканальная обработка звука, спецэффекты и т.п.), многопроцессорные системы.

### 2.4. Семейство процессоров SHARC ADSP



SHARC ADSP-21060

#### 2.5. Семейство процессоров **SHARC ADSP**



SHARC

### 2.5. Семейство процессоров SHARC ADSP



### 2.5. Семейство процессоров SHARC ADSP



### 2.5. Семейство процессоров SHARC ADSP



SHARC ADSP-21460

### **Архитектура и программирование DSP-процессоров**

- Примеры приложений и базовые алгоритмы ЦОС.
   Форматы данных
- Обобщенная архитектура DSP-процессоров. Основные элементы архитектуры процессоров ADSP-21x60
- Обзор аппаратных средств ЦОС. Альтернативные средства ЦОС. Тенденции рынка DSP-процессоров
- Этапы и средства разработки ПО для DSP-процессоров
- Базовые подходы к программной реализации алгоритмов ЦОС на DSP

Хусаинов Наиль Шавкятович к.т.н., доцент кафедры МОП ЭВМ ТРТУ KhussainovNSh@mopevm.tsure.ru

#### 3. Обзор аппаратных средств ЦОС. Альтернативные средства ЦОС. Тенденции рынка DSP-процессоров

- 3.1. Классификация устройств ЦОС
- 3.2. Тенденции развития рынка устройств ЦОС
- 3.3. Основные разработчики DSP-процессоров. Линейки DSP-процессоров Texas Instruments и Analog Devices

### ПРОЦЕССОРЫ ДЛЯ ВСТРАИВАЕМЫХ СИСТЕМ

- Условная классификация по типу архитектуры и решаемым задачам\*:
- •специализированные процессоры (процессоры ЦОС, сетевые процессоры, процессоры/контроллеры для мобильных устройств)
- •процессоры «общего» назначения (традиционные процессоры, используемые во встраиваемых системах)

<sup>\*</sup> Граница между процессорами условна

### ПРОЦЕССОРЫ ДЛЯ ВСТРАИВАЕМЫХ СИСТЕМ



# Подходы к интеграции периферии с процессором

•Базовое процессорное ядро, на основе которого создаются несколько моделей процессоров с различными наборами периферии (под различные типовые приложения)



Пример: Broadcom BCM3350 – готовое решение для кабельного модема

Loudspeaker Standard Microphone Main Serial RAM ROM Processor Touchscreen Other I/F Companion Analog Front End (to telephone line) Chip Other I/F LCDC PC Card slots Display (e.g. ATA or Compact (various sizes supported) Flash memory Cards)

• «Типовой» процессор используется с процессором-компаньоном (чипсет), отвечающим за решение специфических задач

Пример архитектуры «наладонника» на базе чипсета с основным процессором (управление, вычисления), и «компаньоном» (взаимодействие с LCD, IR, Touchsrceen)

## 3.1. Классификация устройств ЦОС

- 1. Специализированные БИС и СБИС (ASIC или FASIC)
- 2. Устройства на базе программируемых ПЛИС (FPGA)
- 3. ІР-блоки
- 4. MPU/Media-процессоры
- 5. Микроконтроллеры (MCU)
- 6. DSP-процессоры
- 7. RISC-процессоры общего назначения с аппаратными модулями обработки сигналов (Intel: MMX, Motorola G4: AltiVec)

Рост рынка устройств ЦОС – 20-30% в год



а) Устройства ЦОС

б) Программируемые DSP-процессоры

#### Способы распространения DSPпроцессоров

- IP-ядра (IP-core), включающие вычислительные блоки, генераторы адресов данных и программный секвенсор (обычно в виде схем)
- готовые процессоры
- -готовые решения и платы с одним или несколькими DSP, памятью, портами расширения с возможностью подключения к ЭВМ (board level)

Пример решения от Third Party



Hummerhead 56U-VME (Bittware Inc.)

8 x SHARC ADSP-21160 80 МГц (2 кластера по 4 DSP), VME, 3840 MFLOPS, 512 Мб SDRAM, 4Мб FLASH, 16 линк-портов 80 Мбит/с, 2 последовательных порта по 40 Мбит/с

- гибриды MCU/DSP (ADI Blackfin, TMS320C2000);
- медийные/сигнальные расширения системы команд (MMX, SSE,...);
- обеспечение наилучшего соотношения между производительностью, энергопотреблением и стоимостью пока у DSP-процессоров;
- развитие средств разработки и портирования ПО для DSPпроцессоров, в том числе различных семейств

### 3.3. Основные разработчики DSP-процессоров

| Компании-лидер | ры Company Name         | Доля рынка DSP (2006) |
|----------------|-------------------------|-----------------------|
| 1              | Texas Instruments       | 54,3%                 |
| 2              | Freescale Semiconductor | 14,1%                 |
| 3              | Analog Devices          | 8,0%                  |
| 4              | Philips Semiconductors  | 7,5%                  |
| 5              | Agere Systems           | 7,3%                  |
| 6              | Toshiba                 | 4,9%                  |
| 7              | DSP Group               | 2,2%                  |
| 8              | NEC Electronics         | 0,6%                  |
| 9              | Fujitsu                 | 0,4%                  |
| 10             | Intersil                | 0,3%                  |
|                | Other Companies         | 0,5%                  |

### **Архитектура и программирование DSP-процессоров**

- Примеры приложений и базовые алгоритмы ЦОС.
   Форматы данных
- Обобщенная архитектура DSP-процессоров. Основные элементы архитектуры процессоров ADSP-21x60
- Обзор аппаратных средств ЦОС. Альтернативные средства ЦОС. Тенденции рынка DSP-процессоров
- Этапы и средства разработки ПО для DSPпроцессоров
- Базовые подходы к программной реализации алгоритмов ЦОС на DSP

Хусаинов Наиль Шавкятович к.т.н., доцент кафедры МОП ЭВМ ТРТУ KhussainovNSh@mopevm.tsure.ru

### 4. Этапы и средства разработки ПО для DSP-процессоров

- 4.1. Этапы проектирования системы ЦОС на базе DSPпроцессора
- 4.2. Выбор средств разработки ПО для DSP-процессоров
- 4.3. Типовой набор средств разработки ПО
- 4.4. Средства отладки и тестирования ПО
- 4.5. Среда разработки VisualDSP++

# 4.1. Этапы проектирования системы ЦОС на базе DSP-процессора





### 4.2. Выбор средств разработки ПО для DSP-процессоров

## Распространенные средства реализации алгоритмов (логики) обработки

| Средство разработки               | «+»                                                                                                                                | «-»                                                                                                                              |
|-----------------------------------|------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------|
| Matlab (LabView,<br>HyperSignal)  | инструментов для моделирования<br>процессов обработки в масштабе<br>времени близком к реальному<br>(Simulink), средств генерации и | высокая цена, трудность<br>низкоуровневой отладки,<br>ресурсоемкость,<br>недостаточная гибкость,<br>низкая эффективность<br>кода |
| языки высокого уровня<br>(C/C++); | сокращение сроков разработки ПО,                                                                                                   | обычно не удается<br>получить предельную<br>производительность и<br>минимальный расход<br>памяти                                 |
| языки низкого уровня<br>(ASM)     |                                                                                                                                    | непереносимость кода,<br>длительный срок<br>разработки и отладки и<br>др.                                                        |



### 4.2. Выбор средств разработки ПО для DSP-процессоров

#### Рабочий экран Matlab Simulink





### 4.2. Выбор средств разработки ПО для DSP-процессоров

## Отличия в производительности программного кода на Ассемблере и С

| Текст на Си                                                                                                                                                                                                                                              | Неоптимизированный код на<br>Ассемблере (время выполнения<br>4*LEN + 4)                                                                                                                                 | Оптимизированный код на Ассемблере (время выполнения ((LEN-2)+4)+4)                                                                                                                                                                                                                                                           |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 00x #define LEN 20<br>00x float dm x[LEN];<br>00x float pm y[LEN];<br>00x float result;<br>00x<br>001 main()<br>002<br>003 {<br>004 int n;<br>005 float s;<br>006 for (n=0;n <len;n++)<br>007 s += x[n]*y[n];<br/>008 result = s<br/>009 }</len;n++)<br> | 001 i12 = _y;<br>002 i4 = _x;<br>003<br>004 lcntr = 20, do (pc,4) until lce;<br>005 f2 = dm(i4,m6);<br>006 f4 = pm(i12,m14);<br>007 f8 = f2*f4;<br>008 f12 = f8 + f12;<br>009<br>010 dm(_result) = f12; | 001 i12 = _y;<br>002 i4 = _x;<br>003<br>004 f2 = dm(i4,m6), f4 = pm(i12,m14)<br>005 f8 = f2*f4, f2 = dm(i4,m6), f4 = pm(i12,m14);<br>006<br>007 lcntr = 18, do (pc,1) until lce;<br>008 f12 = f8 + f12, f8 = f2*f4, f2 = dm(i4,m6), f4 = pm(k12,m14);<br>009<br>010 f12 = f8 + f12, f8 = f2*f4;<br>011 f12 = f8 + f12;<br>012 |





EPROM и Flash

# 4.3. Типовой набор средств разработки ПО





- симулятор;
- типовая оценочная плата (EZLAB, EZKIT-Lite);
- сканирование DSP-процессора в целевой архитектуре через JTAG-интерфейс в режиме реального времени

#### Типовая оценочная плата EZKIT-Lite





#### Схема подключения JTAG-эмулятора





#### Преимущества и недостатки способов отладки

| Способ отладки                               | «+»                                                                                                                                                                                            | <b>«-»</b>                                                                                                                |
|----------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------|
| Программный<br>симулятор<br>(начальный этап) | Простота, минимальная стоимость,<br>возможность оценить логическую<br>правильность алгоритма                                                                                                   | Низкая производительность, особенно при больших объемах кода, трудности в имитации взаимодействии с внешними устройствами |
| Оценочная плата                              | Исполнение программы в реальном масштабе времени. Оценка правильности взаимодействия процессора с типовой периферией (кодеками и внешней памятью). Приемлемая стоимость. Идеально для обучения | Невозможность отладки в реальном времени (только в моменты останова). Ограничения в использовании внешних устройств       |
| JTAG-эмулятор<br>(конечный этап)             | Максимальная эффективность. Отладка<br>на целевой архитектуре.                                                                                                                                 | Высокая стоимость<br>интерфейса эмулятора                                                                                 |



### 4.5. Среда разработки VisualDSP++

- 1. Создание проекта
- 3. Выбор сессии
- 3. Описание целевой архитектуры (файл описания линкера)
- 4. Оконный интерфейс в режиме отладки программы на ASM
- 5. Создание и отладка проекта с VDK



# **Архитектура и программирование DSP-процессоров**

- Примеры приложений и базовые алгоритмы ЦОС.
   Форматы данных
- Обобщенная архитектура DSP-процессоров. Основные элементы архитектуры процессоров ADSP-21x60
- Обзор аппаратных средств ЦОС. Альтернативные средства ЦОС. Тенденции рынка DSP-процессоров
- Этапы и средства разработки ПО для DSP-процессоров
- Базовые подходы к программной реализации алгоритмов ЦОС на DSP

Хусаинов Наиль Шавкятович к.т.н., доцент кафедры МОП ЭВМ ТРТУ KhussainovNSh@mopevm.tsure.ru

# 5. Базовые подходы к программной реализации алгоритмов ЦОС на DSP

- 5.1. Принципы разработки ПО для систем реального времени
- 5.2. Способы организации ввода-вывода данных
- 5.3. Организация буферов и доступа к данным при обработке сигналов

# 5.1. Принципы разработки ПО для систем реального времени

Традиционный структурный подход к разработке программ





# 5.1. Принципы разработки ПО для систем реального времени

Принцип функционирования приложения реального времени





# 5.1. Принципы разработки ПО для систем реального времени

Принцип функционирования программного ядра реального времени





# 5.2. Способы организации вводавывода данных

- с последовательным опросов портов ввода/вывода
- по прерываниям от портов ввода/вывода
- с использованием DMA-контроллера



# 5.3. Организация буферов и доступа к данным при обработке сигналов

Организация буферов при поэлементном формировании результатов обработки







