## SETR-E2 Conception de circuits

### Document de conception contrôleur d'interruptions

Louison Gouy et Mathis Briard October 7, 2022





### ÉCOLE POLYTECH DE NANTES ELECTRONIQUE ET TECHNLOGIE NUMÉRIQUE

Enseignant référent : Sébastien LE NOURS

Abstract

 ${\bf Abstract}$ 

## Contents

| 1                | Introduction                                                                                                                                                           | 3           |  |  |
|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|--|--|
| 2                | Cahier des charges  2.1 Objectif du circuit  2.2 Fonctionnalitées attendues  2.3 Utilisation du circuit  2.4 Chronogrammes caractéristiques  2.5 Contraintes du projet | 4<br>4<br>6 |  |  |
| 3                | Conclusion                                                                                                                                                             | 7           |  |  |
| A                | cronyms                                                                                                                                                                | 8           |  |  |
| 4                | Appendix                                                                                                                                                               |             |  |  |
| $\mathbf{L}^{i}$ | ist of Figures  1 Schéma de câblage de l'IP à concevoir, du contrôleur mémoire et du processeu 2 Entrées et sorties de l'IP à concevoir                                |             |  |  |
| $\mathbf{L}_{i}$ | ist of Tables  1 Sens et rôle des signaux                                                                                                                              | 6           |  |  |

## 1 Introduction

Lorem ipsum

### 2 Cahier des charges

Cette partie présente le cahier des charges du périphériques. Elle intègre les quelques points fournis par le sujet auquel s'ajoutent les contraintes imaginées par les étudiants. ...

#### 2.1 Objectif du circuit

Le contrôleur d'interruptions a l pour rôle d'informer le processeur sur l'occurrence d'une interruption valide. Il fournira alors l'adresse de la prochaine instruction à exécuter.

#### 2.2 Fonctionnalitées attendues

Les fonctions de service du circuit sont :

- 1. Masquer et démasquer chaque interruption individuellement
- 2. Contenir le vecteur d'exception
- 3. Etablir le niveau de priorité des interruptions
- 4. Ne fournir au Central Processing Unit (CPU) que les interruptions valides
- 5. Prendre en compte les priorités dans la génération des demandes au CPU

#### 2.3 Utilisation du circuit

Il s'agit ici de donner l'utilisation du circuit en présentant le schéma de câblage du contrôleur d'interruptions ainsi que la définition des signaux logiques d'entrées et sorties. L'IP à concevoir s'interface avec le bus de données, le bus d'adresses ainsi qu'un ensemble de signaux de temporisation et de contrôle. Il est possible de retrouver des signaux de temporisation comme le nWAIT et des signaux de contrôle comme le nRST ou le RnW. Leur rôle est présenté table (1).



Figure 1: Schéma de câblage de l'IP à concevoir, du contrôleur mémoire et du processeur

Le contrôleur d'interruptions est également câblé avec plusieurs autres IPs du SoC. Il y a par exemple le processeur avec lequel le signal nIT\_CPU est commun. D'autre part le contrôleur mémoire est connecté avec le contrôleur d'interruptions par le signal nCS\_IT. L'ensemble des périphériques du SoC peut également envoyer un signal d'interruption représenté par nIT\_ . . . .

Le schéma présenté ci-dessus ne précise pas le sens des signaux. Il n'est donc pas possible de savoir quelles sont les entrées et sorties du contrôleur d'interruptions. Également, les noms des 4 interruptions externes et des 11 autres provenant de divers périphériques ne sont pas donnés. La figure et le tableau suivant présentent les entrées et sorties du point de vue de l'IP à concevoir ainsi que le rôle de chaque signaux.



Figure 2: Entrées et sorties de l'IP à concevoir

| Nom         | Sens             | Rôle                                                           |
|-------------|------------------|----------------------------------------------------------------|
| clk         | Entrée           | Signal d'horloge                                               |
| nRST        | Entrée           | Signal de réinitialisation                                     |
| addr        | Entrée et sortie | Bus d'adresses                                                 |
| d_bus       | Entrée et sortie | Bus de données                                                 |
| nCS_IT      | Entrée           | Signal de sélection du périphérique en cas                     |
|             |                  | de demande de lecture ou d'écriture                            |
| nAS         | Entrée           | Signal indiquant la présence d'une valeur sur le bus d'adresse |
| RnW         | Entrée           | Signal d'écriture ou de lecture                                |
| nBE0        | Entrée           |                                                                |
| nBE1        | Entrée           |                                                                |
|             |                  | Signal pour le processeur avertissant                          |
| nIT_CPU     | Sortie           | qu'une interruption est demandée de la part d'un               |
|             |                  | périphérique                                                   |
| nIT_ext0    | Entrée           | Signal d'interruption extérieure numéro 0                      |
| nIT_ext1    | Entrée           | Signal d'interruption extérieure numéro 1                      |
| nIT_ext2    | Entrée           | Signal d'interruption extérieure numéro 2                      |
| nIT_ext3    | Entrée           | Signal d'interruption extérieure numéro 3                      |
| nIT_RTC     | Entrée           | Signal d'interruption provenant du périphérique RTC            |
| nIT_TC_PWM  | Entrée           | Signal d'interruption provenant du Timer et PWM                |
| nIT_pos_vit | Entrée           | Signal d'interruption provenant du                             |
|             |                  | périphérique de mesure position et vitesse                     |
| nIT_FFTA    | Entrée           | Signal d'interruption provenant de                             |
|             |                  | l'accélérateur transformée de Fourier discrète                 |
| nIT_NNA     | Entrée           | Signal d'interruption provenant de                             |
|             |                  | l'accélérateur réseau de neurones                              |
| nIT_SPI     | Entrée           | Signal d'interruption provenant du                             |
|             |                  | périphérique de communication SPI                              |
| nIT_PCI     | Entrée           | Signal d'interruption provenant du                             |
|             |                  | périphérique de communication PCI                              |
| nIT_UART    | Entrée           | Signal d'interruption provenant du                             |
|             |                  | périphérique de communication UART                             |
| nIT_I2C     | Entrée           | Signal d'interruption provenant du                             |
|             |                  | périphérique de communication I2C                              |
| nIT_CAN     | Entrée           | Signal d'interruption provenant du                             |
|             |                  | périphérique de communication CAN                              |
| nIT_DMA     | Entrée           | Signal d'interruption provenant du                             |
|             |                  | périphérique d'accès direct à la mémoire.                      |

Table 1: Sens et rôle des signaux

Il s'agit d'un signal envoyé au CPU pour lui signaler une interruption de la part d'un périphérique afin qu'il arrête les tâches en cours et qu'il lise sur le bus de données l'adresse de la routine d'interruption à laquelle il doit brancher.

### 2.4 Chronogrammes caractéristiques

### 2.5 Contraintes du projet

## 3 Conclusion

Lorem ipsum

CPU

## Acronyms

 ${\bf CPU}\,$  Central Processing Unit 5

[1]

### References

[1] STMicroelectronics. Reference manual rm0376. Technical report, STMicroelectronics, February 2022.

# 4 Appendix