- 1- Respecto a las siguientes afirmaciones indique cuales corresponden a elementos de la arquitectura o micro-arquitectura justificando su respuesta (4 puntos)
  - a- "... está constituido por 32 registros de 128 bits, agrupados en 3 categorías: punto flotante, enteros y vectoriales"
  - b- "Las 3 etapas de las instrucciones son: ISSUE, Execute y Write-Back"
  - c- "...Emplea branch prediction estadístico mediante un búfer de 128 muestras..."
  - d- "Los datos almacenados en memoria deben estar alineados con 4-byte alignment"
- 2- Explique detalladamente cuál problema se tiene en los sistemas multi-core respecto al modelo tradicional de programación. (3 puntos)
- 3- A continuación se muestra las funciones de 2 sistemas:

a- 
$$[f(x), g(x), h(x)] = [\frac{(x+1)}{2}, \frac{\sin x}{x}, e^x]$$
  
b-  $[h(x, y, z)] = [e^{x^2 + y^2 + z^2}]$ 

Según la taxonomía de Flynn como se clasifican a y b. Justifique. (4 puntos)

- 4- Realice un análisis comparativo entre la arquitectura de Harvard modificada y la de von Neuman, listando características, ventajas y desventajas. (5 puntos)
- 5- Explique detalladamente en qué consiste el direccionamiento relativo al PC. (4 puntos)
- 6- Explique cómo comúnmente se relacionan las clasificaciones CISC y RISC con LOAD/STORE y REG/MEM. ¿Qué ventajas y desventajas poseen? (4 puntos)
- 7- En qué consiste el byte ordering en un ISA, describa cuales tipos hay. (3 puntos)
- 8- En que consiste la técnica de reordenamiento de código, ¿Cuál es su objetivo? ¿Cómo puede ser evitada? (4 puntos)
- 9- Discuta sobre la validez de la ley de Amdahl en los sistemas modernos. (5 puntos)

## Parte II. Desarrollo [64 puntos]

Resuelva cada uno de los siguientes problemas recuerde indicar todos los pasos que lo llevaron a la solución, además <u>debe adjuntar su green card/reference sheet</u> en la cual indique las instrucciones empleadas, con el fin de evaluar su implementación.

1- En la figura 1 se muestra un código en C que corre en una máquina de 32 bits, este emplea una variación del conocido "Quake 3 C union float trick", para la manipulación de tipos de datos float sin usar la unidad de punto flotante (FPU).

Respecto al código si este corre se le pide lo siguiente:

- a- Sabiendo que los floats de 4 bytes emplean el estándar IEEE-754, los datos int son de 32 bits y los char de 1 byte dibuje el contenido en memoria del union. ¿Cuánto espacio en bytes consume ésta? (2 puntos)
- b- ¿Cuáles son las posibles direcciones de memoria de x[n] si este está naturalmente alineado igual que con los structs, justifique con cálculos el mínimo alineamiento, que sucede con este si en lugar de float se emplean tipo double? (2 puntos)
- c- Que ocurre en la línea 14 describa cual es la operación aplicada a cada uno de los almacenados en la x[n]. Elabore su respuesta. (3 puntos)
- d- Implemente el código de las **líneas 13-15** (*for loop*) en asm indicando que ISA va emplear. (8 puntos)
- e- Transforme el código de asm desarrollado en 'd' empleando *loop unrolling* con un factor de 4. (8 puntos)
- f- En qué porcentaje se reduciría la penalización si el branch predictor tiene un porcentaje de acierto de 50% y agrega 20 ciclos de reloj al fallar. (3 puntos)

Figura 1. Código C para manipulación de arreglo de floats.



Figura 2. Formato punto flotante IEEE-754

|   | -  | •   |
|---|----|-----|
|   | ۲, | 7   |
| 9 |    | - 7 |
| А |    |     |



Figura 3. Código asm risc-v

## Respecto al código anterior se le pide lo siguiente

- a- Identifique las dependencias presentes. (4 puntos)
- b- Clasifique las dependencias encontradas según su tipo, real de datos, anti-dependencia, dependencia de salida.(3 puntos)
- c- Si el código anterior no se le aplica OOE, y corre en un pipeline balanceado de 5 etapas, cual es la instrucción a la cual no se le puede aplicar adelantamiento. Justifique (3 puntos)
- 3- Una técnica empleada para generar señales senoidales digitales consiste en el uso un lookup table almacenada en memoria que contiene el primer cuarto de la onda senoidal sin(x) es decir  $x \in [0^{\circ}, 90^{\circ}]$  de forma que mediante operaciones de inversión y traslación se puede obtener los valores faltantes es decir se puede completar  $sin(x) \forall x \in [0^{\circ}, 360^{\circ}].$

## Se le pide lo siguiente:

- a- Empleando una precisión o tamaño de paso de 1º diseñe el lookup table. defina el tipo de datos a usar. ¿Qué tamaño en bytes tiene esta tabla? ¿Cuántas posiciones ocupa el lookup table si la memoria es tamaño de palabra de 32 bits? ¿En qué dirección empieza de acuerdo al tipo de dato si se encuentra naturalmente alineado? (6 puntos)
- b- Describa el algoritmo que permite obtener la generación de la onda completa a partir de los conteridos del lookup table describiendo los tipos de datos, direccionamiento, estructuras de flujo a emplear. (10 puntos)
- Escriba el código en asm según el ISA que elija tal que pueda generar el valor de la señal

sin(x) para al menos un período empleando el lookup table que diseñado en el paso 'a', el valor obtenido en cada muestra debe ser almacenado en memoria. (12 puntos)



Figura 3. Ejemplo Señal generada a partir del lookup table  $1/4 \sin(x)$ 

## Preguntas Extra (Escoja 2)

- 1- Con base en su avance 2 del proyecto grupal I describa cuales características diferenciadores tiene su micro-arquitectura respecto a la base elegida (10 puntos).
- 2- En que consiste la ley de Gustafson-Barsis, como se relaciona con la ley de Amdahl (5 puntos)
- 3- Explique el proceso de encriptación y desencriptación RSA, inlcuya las consideraciones respecto a la arquitectura utilizada (10 puntos)
- 4- En que consiste "tail call optimasation/tail recursion" como se diferencia de la recursión "normal" (5 puntos)

2018085662 Obtendes Alexis Garriel Gomes Computadores Nota 711 Examen 1 Arquitectura de 6 de abril, 2019 (28) Ronald Garcia Fernandoz 7.010 1710014 1.001 I Parte 1) Arquitecture / niers arquitectore? 2/4 9) men arquitectum: no dice expercentamente un la proporción para los registros float, int, vertoriales, so lo lo menciona en general. 6) nicro arquitectura: nos define (cuales son las etapas per las que detre papar cada instrucción d) nero arquitedora: dice como está alineada la meneroa y sus dudos de Porma expecifica X alineumiento es una caracteristica tipica de la arch 2) En general no se describlaban codos para ser ejecutados en paralelo 3/3
Greneralmente los algoritmos se realizar por partos consecutivas. Estabun diseaudos paramaquinas de 1 cotes > Aca pudo mencionar la problematica de sincronización Taxononia de Flyan comunicación de los sistema 3) g [ 50), 500, 400 ] = [ (C+1) , 5:2x , ex ] multicore 4/4 MISD) so lo existe un a variable, x multiple lastrations singlectula se le aplican varias funciones se le aplean varias funciones defante sin l'Hance 6) [h(xy,z1] = [ex2+y2+2] SIMO Sinilar al producto ponto, existen varios funtores X, 4, 2

se aplica una función compleja atados los datos para obtener. I unhor de respuesta.



byte ordering de un ISA tambien llamado endigoness 25/3 Se refiere a en coales passiones l'action de grandan los

or, little: granda el menos 20 Chignification de

2 4: bia: little dalos. little: guarda el menos es doignificativo de primero > no unicamente stalls no unicament de codgo

también optimitar usades

también optimitar usades

también optimitar usades

también optimitar usades

también de unidades

también de compilador. y l'illitionales faitor

funcionales

para evidar stats en el pipeline. Di

no unicamen y statis

también de algunes operacionos

para evidar statis en el pipeline. Di barriers Mossa no se debe cambiar la intención del prografador. reducir depondencias de dalos. se prete pederal compiledor no hacer ambios seprede pederal compilador la no aptimización validez de Andahlen sistemas modernos: Considerando NP como laparteno paraletizable y P/N la garaletizable. . Utilizar muchos cores no siempre es major. · nas cores => mas energía, nas espação · Exister otros limitantes en velardad, como la memoria, · Generalmente se conforter recursos y datos por loque quede empeorar el desempeno No entrendo si quiere decir + cores - desempero en realidad. lo que sucede es que nose 3



```
canbiar XOR por £ORV
lineas 13->15 en
                      asm
 SUB RZ,RZ,RZ
                      ; contador n : RZ
 FOR:
       CMP RZ,#8
                                     0 < 83
       RE End
                                     N== 8 termina
       Mov
              R3,#1
                                     cara len R3
       LSL
              R3,#31
                                     Corrimiento R3 31 vers
       LSL R4, R2, #2.
                                 , muHipleapor4 el n
       ADD RS, RT, RY
                                   por el alincamiento en RY
                                 carga. la posición dosplazada RJ
              R6, R5
       LOR
                                 ; RI guarda el inicio de x
       EOR)
             R7, R6, R3
                                 ; larga enks dualor que apunta RS
       STR
              R7, RS
       B
             FOR
                                                  1100 S
  END
                       MOV RIJ, R3
                                                R33, R3
                                          / mov
                                                R37 R4
                       nou RIH, RY
       RZ,RZ,RZ
                                           ADD - R34, R34, #18
5 UB
                       ADD RIY, RIY, #4 | APD RJS, RI, RJ4
                                           LPR R36, RIS
                       ADD RIS, RI, RIY
                                          XOY R37, R76, R33
          END
     BE
                      LDR R16, RIS
                                          5TR R37, R35
     MOV
          R3,#1
                      XOR RI7, RI6, RI3
                                          B FOR
          R3, #31
     152
                      STR RIT, RIS
          R4, RZ, #2
     LSL
                                         END
    ADD
          RS, RI, RY
                      MOV RX3, R3
     LDR
          RE, KS
                                        y no lay
                          R24, R4
                      mol
                      ADD
                          R24, R24,#3
                                          amentarios
    XOR
          K7, R6,R3
                          R25, R1, R24
                      ADD
    STR
         R7, R5
                      LDR R26, R25
                                        no indicatel.
                          R27, R26, R23
                                          bloque basico
                     XOR
                     STR RIF, R 25
                                             de codigi
```

4 fallos > 1-110 013 no se entrende avien es con 1100p : le pendencius 2511; 013, 40, 7 1514 3 14 +5, 0(+4) Swaw Nommelatora en azol 9 add £4, £1, £3 5 add SIRAW ot > x0,100p 6 6 09 A Aw: real de dalos, nosetiencel dalohasta Las que encontro h AR: antidependencen (t4 como son hada al 1.1 ents saaobtegeral dato Masta el Pinal d 4 6 gls fleat ( apples 3 64 bytes 12 palabras = 1/palabro (352) + 1 pahlon (R bytos) 0

if x < 91 está en la tabla ybuscar x entabla el: 190x < 181 1=190- (X-90) = 1=180-X y buscari en tabla elif 1804x < 271 buscar (180-X) entabla multiplicar resultado por -11 el: f 270 < x < 361 buscar (270-x) en tabla multiplicar por -1 110/12

Opc. snal

4) Se guarda en un registro partedel resultado a calcular, el resultado kas que se lleia hasta la iteración netual de Al converger retorn el valor y no segresa necesita regresar al llamado anterior.