## M32- Quick-Reference-Card

## Register (alle 32 Bit):

| PC                     | Program-Counter, Befehlszähler    | Logische Adresse, von wo die CPU den nächsten Befehl holt                                                                                                  |
|------------------------|-----------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| STATUS                 | Status-Bits                       | Siehe unten                                                                                                                                                |
| R0,,R7                 | Allgemeine Register               | Frei benutzbar                                                                                                                                             |
| INTFLAGS               | Interrupt-Flags                   | Siehe unten                                                                                                                                                |
| INTBASE                | Basis der Interrupt-Sprungtabelle |                                                                                                                                                            |
| TIMER                  | Timer Inhalt                      | Zähler, hier steht der aktuelle Wert                                                                                                                       |
| TRELOAD                | Timer-Nachladewert                | Wert, mit dem der Zähler beim Unterlauf neu gesetzt wird                                                                                                   |
| SP,SSP,USP             | Stack-Pointer, Stapelzeiger       | SSP,USP: Stack-Pointer, TOS angeben, Stapel wächst nach unten<br>Nach dem Retten eines Wertes auf dem Stapel wird SP erniedrigt                            |
| BASE SBASE<br>UBASE    | MMU Basisregister des Segments    | wird auf die logische Adresse aufaddiert                                                                                                                   |
| LIMIT SLIMIT<br>ULIMIT | MMU Grenzregister des Segments    | SLIMIT wird geprüft: a <slimit adr.="a+S-/UBASE&lt;br" physik.="" →="">a&gt;SLIMIT → Speicherzugriffsverletzung<br/>SLIMIT=0 : Test ausgeschaltet</slimit> |

| <b>Interrupt-Register INTFLAG:</b>                                                                                                          |                                                                                                                                            |
|---------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|
| Bit 0: INTENA Interrupt-es Bit 1: TIENA Timer-Inte Bit 2: TINT Timer-Inte Bit 3: EX1ENA EXTERN1 Bit 4: EX1INT EXTERN1 Bit 5: EX2ENA EXTERN2 | nable, allgemeine Interrupt-Freigabe<br>rrupt-Enable                                                                                       |
|                                                                                                                                             | Bit 0: INTENA Interrupt-e Bit 1: TIENA Timer-Inte Bit 2: TINT Timer-Inte Bit 3: EX1ENA EXTERN1 Bit 4: EX1INT EXTERN1 Bit 5: EX2ENA EXTERN2 |

### **Operanden, Adressierungsarten:**

| Notation | Beispiel | Bezeichnung  | Bedeutung                                        | Verwendung |
|----------|----------|--------------|--------------------------------------------------|------------|
| nn       | 100H     | immediate    | nn ist selbst der Operand                        | R          |
| reg      | STATUS   | register     | Der Registerinhalt ist der Operand               | R,L        |
| TOS      | TOS      | top of stack | Das oberste Stackelement ist der<br>Operand      | R,L        |
| nn(reg)  | 17(R7)   | reg. relativ | Registerinhalt + nn ist Adresse des<br>Operanden | R,L,A      |
| @nn      | @100     | direct       | nn ist die Adresse des Operanden                 | R,L,A      |

# Indizierte Adressierung:

| Notation                                                                  | Beispiel   | Bezeichnung           |  |  |
|---------------------------------------------------------------------------|------------|-----------------------|--|--|
| nn(reg1)[reg2]                                                            | 17(R7)[R2] | reg. relativ, indexed |  |  |
| @nn[reg1]                                                                 | @100[R3]   | direct, indexed       |  |  |
| 7 11.1 11.4 A1 11.1 1 11.1 1 10.1 (C.) (C.) (C.) (C.) (C.) (C.) (C.) (C.) |            |                       |  |  |

Zur nicht-indizierten Adresse wird dann der Inhalt des spezifizierten (in eckigen Klammern notierten) Registers hinzuaddiert. Indizierung ist nur bei Typ-A Operanden zulässig

## **M32 Prozessor Befehle:**

| Befehl  | Funktion (JAVA)  | Beschreibung     |
|---------|------------------|------------------|
| ADD a,b | a = a + b        | Addition         |
| SUB a,b | a = a - b        | Subtraktion      |
| AND a,b | a = a & b        | bitweises UND    |
| OR a,b  | $a = a \mid b$   | bitweises OR     |
| XOR a,b | $a = a \wedge b$ | bitweises XOR    |
| NOT a,b | a = ~ b          | Einerkomplement  |
| MUL a,b | a = a * b        | Multiplikation   |
| DIV a,b | a = a / b        | Division         |
| MOD a,b | a = a % b        | Modulo-Operation |

### Zuweisungsbefehl:

| MOV a,b | a = b | Zuweisung |
|---------|-------|-----------|
|         |       |           |

### Vergleichsbefehl:

| <b>CMP a,b</b> a>=b? | Vergleich der Operanden a und b, Greater-Equal-Bit wird gesetzt, wenn a>=b ist. Das ZERO Bit wird gesetzt, wenn a=b ist. |
|----------------------|--------------------------------------------------------------------------------------------------------------------------|
|----------------------|--------------------------------------------------------------------------------------------------------------------------|

### Weitere Befehle:

| NOP  | Keine Operation |
|------|-----------------|
| HALT | Halt der CPU    |

### Sprungbefehle:

| JMP a | Springe zu Adresse a                                                  |
|-------|-----------------------------------------------------------------------|
| JNZ a | Springe, wenn ZERO Bit nicht gesetzt zu Adresse a                     |
| JZ a  | Springe wenn ZERO Bit gesetzt zu Adresse a                            |
| JGT a | Springe, wenn Greater-Equal-Bit gesetzt und Zero-Bit nicht gesetzt zu |
| JGI a | Adresse a                                                             |
| JGE a | Springe, wenn Greater-Equal-Bit gesetzt zu Adresse a                  |

### <u>Unterprogrammaufrufe:</u>

| CALL a | Unterprogrammaufruf zu Adresse a |
|--------|----------------------------------|
| RET    | Rückkehr vom Unterprogramm       |

### Interruptbefehle:

| INT n | n (015) | Führe Softwareinterrupt n aus |
|-------|---------|-------------------------------|
| RETI  |         | Rückkehr vom Interrupt        |

### Ausgabebefehle:

| PRN a                                                                                                                  | hexadezimale Ausgabe des Operanden                             |  |
|------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------|--|
| PRT a                                                                                                                  | Textausgabe des bei der Adresse des Operanden stehenden Textes |  |
| PRL a                                                                                                                  | wie PRT, aber mit Zeilenvorschub (Linefeed) nach der Ausgabe   |  |
| Die Operanden beim PRT und PRL Befehl müssen A-Werte sein, die Text im Speicher adressieren. Textende wird im Speicher |                                                                |  |
| durch () markiant!                                                                                                     |                                                                |  |

## **Die M32 Assemblersprache:**

### Aufbau einer Zeile:

| Marke (Label) | Befehl | Operanden | ;Kommentar                    |
|---------------|--------|-----------|-------------------------------|
| START:        | MOV    | R0,15     | ;das ist der Zuweisungsbefehl |

#### Assembleranweisungen:

| ORG konstante            | Platzzeiger erhält Wert der Konstanten                                         |
|--------------------------|--------------------------------------------------------------------------------|
| OFFSET konstante         | OFFSET-Wert wird auf den Wert der Konstanten gesetzt                           |
| name EQU konstante       | In der Symboltabelle wird dem Symbol "name" der Wert der Konstanten zugewiesen |
| DS konstante             | Platzzeiger wird um den Wert der Konstanten erhöht                             |
| DW konstante{,konstante} | An der Stelle des Platzzeigers Konstanten ablegen                              |
| INCLUDE "name"           | Datei mit dem Namen "name" einfügen                                            |
| END                      | Bezeichnung für das Ende der Assembler-Quelldatei                              |

Erstellt von: Johannes Bloecker, 5.11.2001

Bearbeitet: M. Oßmann 27.9.2002, Für Hinweise auf enthaltene Fehler sind wir dankbar!