## گزارش پیاده سازی تکلیف 4 هم طراحی سخت افزار و نرم افزار

## غزل كلهرى 97243058

## عرفان مشيري 97243066

هدف از انجام این تمرین، طراحی یک ضرب کننده بر اساس عملیات شیفت و جمع برای ورودی های 6 بیتی بود. ابتدا FSMD مرتبط با موارد خواسته شده را طراحی کردیم. در ادامه شمایی از طراحی انجام شده پیوست شده است.



در ادامه با استفاده از زبان GEZEL، كد مرتبط با FSMD مرحله قبل را پياده سازى كرديم.

Datapath ضرب کننده ما شامل دو ورودی 6 بیتی بدون علامت x, y و دو بیت start, done برای شروع و پایان عملیات و در نهایت یک خروجی 21 بیتی بدون علامت است.

در ادامه از تعدادی رجیستر میانی برای ذخیره و شیفت دادن مقادیر میانی استفاده کردیم. سپس تعدادی sfg تعریف شده که از کنار هم قرار گرفتن آنها datapath ما تشکیل میشود. هریک از sfg های تعریف شده با توجه به فلوچارتی است که در ابتدای گزارش طراحی کردیم.

sfg init: مقداردهی اولیه به رجیستر ها و سیگنال های ما را بر عهده دارد.

sfg add: عمليات جمع نتيجه سابق ما با مقدار بدست آمده كنوني را نشان ميدهد.

sfg shift: عملیات شیفت دادن حاصل بدست آمده را انجام میدهد. بدین ترتیب که در هربار اجرا، مقدار رقمی که در مرحله قبلی جمع شده و در آخرین بیت نتیجه ذخیره شده را تا زمان تمام شدن شمارشگر هربار یک رقم به سمت راست شیفت میدهد.

sfg IDLE: استیت اولیه که تا زمان آمدن سیگنال start، منتظر میماند تا عملیات را شروع کند.

sfg do\_nothing: براى انتقال بهتر بين sfg ها.

always: همواره مقدار سیگنال product, Q را در کنار هم در خروجی قرار دهد تا در هر کلاک خروجی ما مقدار داشته باشد.

fsm mul\_ctl: بخش کنترلر ما که با توجه به FSMD طراحی شده در مرحله اول، تعدادی استیت داریم که عملیات هر بخش از FSMD و انتقال به استیت های دیگر را با توجه به وضعیت یال هایی که دارد، تعیین میکند.

در نهایت برای برنامه خود تست بنچ نوشته و به ورودی های آن مقدار داده تا با نمایش خروجی از صحت اجرای آن مطمئن شویم.

خروجی های برنامه را با ورودی های مختلف در زیر مشاهده میکنید:

```
ghazal@ubuntu:/mnt/hgfs/share$ fdlsim mult.fdl 50
cycle is = 0 result is = 0
x is = 9 y is 14
cycle is = 16 result is = b4
( is = 9 y is 14
cycle is = 32 result is = b4
is = 9 y is 14
cycle is = 48 result is = b4
is = 9 y is 14
ghazal@ubuntu:/mnt/hgfs/share$ fdlsim mult.fdl 50
cycle is = 0 result is = 0
is = 3 y is 4
cycle is = 15 result is = c
 is = 3 y is 4
cycle is = 30 result is = c
is = 3 y is 4
cycle is = 45 result is = c
 is = 3 y is 4
ghazal@ubuntu:/mnt/hgfs/share$ fdlsim mult.fdl 50
cycle is = 0 result is = 0
is = 6 y is 9
cycle is = 16 result is = 36
is = 6 y is 9
cycle is = 32 result is = 36
is = 6 y is 9
cycle is = 48 result is = 36
is = 6 y is 9
ghazal@ubuntu:/mnt/hgfs/share$ fdlsim mult.fdl 50
cycle is = 0 result is = 0
c is = 2 y is 7
cycle is = 17 result is = e
is = 2 y is 7
cycle is = 34 result is = e
  is = 2
```