

# MULTIPLEXOR

FUNDAMENTOS DE DISEÑO DIGITAL OPTATIVA I. ISISA



Es un circuito digital que acepta varias entradas de datos y permite sólo a una de ellas alcanzar la salida. El dato de entrada que se verá en la salida es seleccionado a través de las entradas de "selección".





Diseñe un circuito lógico que tenga tres entradas  $I_0,I_1$  y S y una salida Z que funcione de acuerdo con la siguiente tabla.



| S | Z              |
|---|----------------|
| 0 | I <sub>0</sub> |
| 1 | l <sub>1</sub> |

Si bien, con experiencia en el diseño de circuitos lógicos se podría obtener directamente la función Booleana y con esto el circuito lógico de la tabla de verdad anterior, es conveniente reescribir la tabla considerando todos los posibles valores lógicos de las entras l<sub>0</sub>, l<sub>1</sub> y S con el fin de encontrar la función Booleana a través del método de minimización de Mapas de Karnaugh.

| S             | l <sub>1</sub> | l <sub>0</sub> | z |
|---------------|----------------|----------------|---|
| <u>s</u><br>0 | 0              | 0              | 0 |
| 0             | 0              | 1              | 1 |
| 0             | 1              | 0              | 0 |
|               | 1              | 1              | 1 |
| 1             | 0              | 0              | 0 |
| 1             | 0              | 1              | 0 |
| 1             | 1              | 0              | 1 |
| 1             | 1              | 1              | 1 |



De la tabla de verdad anterior se tiene la siguiente función:

$$Z = \sum m(1,3,6,7)$$

Minimizando la función por Mapas de Karnaugh se tiene:





Multiplexor 2x1
2 - entradas (I<sub>1</sub> I<sub>0</sub>)
1- salida (Z)
1- selector (S)



# Tipos de Multiplexores



Multiplexor 2x1
2 - entradas (I<sub>1</sub> I<sub>0</sub>)
1- salida (Z)
1- selector (S)



| $S_1S_0$ | Z              |
|----------|----------------|
| 00       | I <sub>0</sub> |
| 01       | l <sub>1</sub> |
| 10       | l <sub>2</sub> |
| 11       | l <sub>3</sub> |

Multiplexor 4x1
4 - entradas (I<sub>3</sub> I<sub>2</sub> I<sub>1</sub> I<sub>0</sub>)
1- salida (Z)
2- selector (S<sub>1</sub> S<sub>0</sub>)



# **Tipos de Multiplexores**



| $S_2S_1S_0$ | Z                     |
|-------------|-----------------------|
| 000         | $I_0$                 |
| 001         | I <sub>1</sub>        |
| 010         | <b>l</b> <sub>2</sub> |
| 011         | l <sub>3</sub>        |
| 100         | <b>I</b> 4            |
| 101         | <b>I</b> <sub>5</sub> |
| 110         | <b>I</b> 6            |
| 111         | <b>I</b> <sub>7</sub> |
|             |                       |

Multiplexor 8x1 8 - entradas (I<sub>7</sub> I<sub>6</sub> I<sub>5</sub> I<sub>4</sub> I<sub>3</sub> I<sub>2</sub> I<sub>1</sub> I<sub>0</sub>) 1- salida (Z) 3- selector (S<sub>2</sub> S<sub>1</sub> S<sub>0</sub>)



| Multiplexor 16x1                                                                                             |   |
|--------------------------------------------------------------------------------------------------------------|---|
| 16 - entradas (I <sub>15</sub> I <sub>14</sub> I <sub>13</sub> I <sub>12</sub> I <sub>1</sub> I <sub>6</sub> | 0 |
| 1- salida (Z)                                                                                                |   |
| 4- selector (S <sub>3</sub> S <sub>2</sub> S <sub>1</sub> S <sub>0</sub> )                                   |   |

| $S_3S_2S_1S_0$ | Z               |
|----------------|-----------------|
| 0000           | l <sub>0</sub>  |
| 0001           | l <sub>1</sub>  |
| 0010           | l <sub>2</sub>  |
| 0011           | l <sub>3</sub>  |
| 0100           | I <sub>4</sub>  |
| 0101           | l <sub>5</sub>  |
| 0110           | l <sub>6</sub>  |
| 0111           | l <sub>7</sub>  |
| 1000           | l <sub>8</sub>  |
| 1001           | l <sub>9</sub>  |
| 1010           | I <sub>10</sub> |
| 1011           | I <sub>11</sub> |
| 1100           | I <sub>12</sub> |
| 1101           | I <sub>13</sub> |
| 1110           | I <sub>14</sub> |
| 1111           | I <sub>15</sub> |
|                |                 |



#### Descripción en VHDL de un multiplexor 4x1



Al describir en VHDL cualquier multiplexor lo que se utiliza es la tabla de verdad. A continuación se tiene la descripción de un MUX 4x1 usando primero la instrucción *With-Select* y después la instrucción *When-case*.

```
LIBRARY IEEE:
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY MUX IS
PORT
    (S: IN STD LOGIC VECTOR (1 DOWNTO 0);
    10,11,12,13: IN STD_LOGIC;
    Z: OUT STD LOGIC:
END ENTITY;
ARCHITECTURE A MUX OF MUX IS
BEGIN
    WITH S SELECT
    Z<=10 WUEN "00".
        11 WUEN "01".
        12 WUEN "10"
        13 WHEN OTHERS:
END A MUX;
```

Instrucción With-Select

#### Instrucción When-case

```
LIBRARY IEEE:
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY MUX IS
PORT
    (S: IN STD_LOGIC_VECTOR (1 DOWNTO 0);
    10,11,12,13: IN STD LOGIC;
    Z: OUT STD_LOGIC;
END ENTITY;
ARCHITECTURE A_MUX OF MUX IS
BEGIN
    PROCESS (S)
    BEGIN
    CASE S IS
    WHEN "00" => Z <= 10;
    WHEN "01" => Z<=I1:
    WHEN "10" => Z<="I2";
    WHEN OTHERS=> Z<=I3;
    END CASE;
END PROCESS;
END A MUX:
```



**Práctica:** describir en VDHL un MUX 8x1 en cuyas entradas estén conectadas una de las compuestas lógicas básicas. En este caso las entradas serán A y B, necesarias para comprobar la tabla de verdad de cada una de las compuertas.



| SEL | Z        |
|-----|----------|
| 000 | A OR B   |
| 001 | A NOR B  |
| 010 | A AND B  |
| 011 | A NAND B |
| 100 | A XOR B  |
| 101 | A XNOR B |
| 110 | NOT A    |
| 111 | NOT B    |
|     |          |



# DEMULTIPLEXOR

FUNDAMENTOS DE DISEÑO DIGITAL OPTATIVA I. ISISA

#### **DEMULTIPLEXOR**



- Un demultiplexor efectúa la operación contraria al MUX.
- Toma toma una fuente de datos de entrada y la distribuye selectivamente a uno de los N canales de salida.
- El código de las entradas de selección determina hacia que salida se transmitirá la entrada de datos.

