

# Universidad Nacional Autónoma de México



Facultad de Ingeniería

Diseño Digital VLSI

# **Examen Parcial**

## **Integrantes:**

- Aguilar Luna Gabriel Daniel
- Jiménez Juárez Jesús
- Torres Galván José Antonio

Grupo teoría: 4

Profesor: Dr. Roberto Giovanni Ramirez Chavarria

Fecha de entrega: Septiembre 12, 2019 Semestre 2020-1

#### Introducción

Las máquinas de estado finito, más conocidas por su acrónimo en inglés FSM (Finite State Machine), se utilizan ampliamente en el diseño de circuitos digitales (además de en otros ámbitos de la ingeniería, como la programación), para describir el comportamiento de un sistema según el valor de sus entradas y de cómo van cambiando en el tiempo.

Es decir que vamos a tener un conjunto de estados, unas entradas y unas salidas. Según la entrada que tengamos iremos recorriendo los estados y asignando las salidas, dependiendo estas de la secuencia de entradas que haya habido en el sistema.

#### Planteamiento del problema

#### Diseñe un circuito secuencial a partir de la siguiente señal ASM

#### 1. Carta ASM



Número de entradas : 2 (0,1) Codificación de estados:

E1=00

Número de estados: 4 (E1,E2,E3,E4) E2=01 E3=10

E4=11

Número de salidas: 4 (S0,S1,S2,S3)

### 2. Tablas de transiciones

| Edo. Pi | resente | Entr | adas | Edo. Si | guiente |    | Sali      | das       |    |
|---------|---------|------|------|---------|---------|----|-----------|-----------|----|
| Q1      | Q0      | Y    | Х    | Q1+     | Q0+     | S3 | <b>S2</b> | <b>S1</b> | S0 |
| 0       | 0       | 0    | 0    | 1       | 1       | 0  | 0         | 0         | 1  |
| 0       | 0       | 0    | 1    | 0       | 1       | 0  | 0         | 0         | 1  |
| 0       | 0       | 1    | 0    | 1       | 1       | 0  | 0         | 0         | 1  |
| 0       | 0       | 1    | 1    | 0       | 1       | 0  | 0         | 0         | 1  |
| 0       | 1       | 0    | 0    | 1       | 0       | 1  | 1         | 0         | 0  |
| 0       | 1       | 0    | 1    | 1       | 0       | 1  | 1         | 0         | 0  |
| 0       | 1       | 1    | 0    | 0       | 0       | 1  | 0         | 1         | 0  |
| 0       | 1       | 1    | 1    | 0       | 0       | 1  | 0         | 1         | 0  |
| 1       | 0       | 0    | 0    | 0       | 0       | 0  | 0         | 0         | 0  |
| 1       | 0       | 0    | 1    | 0       | 0       | 0  | 0         | 0         | 0  |
| 1       | 0       | 1    | 0    | 0       | 0       | 0  | 0         | 0         | 0  |
| 1       | 0       | 1    | 1    | 0       | 0       | 0  | 0         | 0         | 0  |
| 1       | 1       | 0    | 0    | 1       | 0       | 0  | 0         | 1         | 0  |
| 1       | 1       | 0    | 1    | 1       | 0       | 0  | 0         | 1         | 0  |
| 1       | 1       | 1    | 0    | 1       | 0       | 0  | 0         | 1         | 0  |
| 1       | 1       | 1    | 1    | 1       | 0       | 0  | 0         | 1         | 0  |

# 3. Funciones lógicas

a. 
$$S\theta = Q\theta + = \neg Q1 \neg Q\theta$$

| y x Q1 Q0 | 00 | 01 | 11 | 10 |
|-----------|----|----|----|----|
| 00        | 1  | 0  | 0  | 0  |
| 01        | 1  | 0  | 0  | 0  |
| 11        | 1  | 0  | 0  | 0  |
| 10        |    | 0  | 0  | 0  |

b. 
$$Q1+=\neg Q1 \neg Q\theta \neg x + Q\theta \neg y + Q1 Q\theta$$

| y x Q1 Q0 | 00 | 01 | 11 | 10 |
|-----------|----|----|----|----|
| 00        | 1  | 1  | 1  | 0  |
| 01        | 0  | 1  | 1  | 0  |
| 11        | 0  | 0  | 1  | 0  |
| 10        | 1  | 0  | 1  | 0  |

$$c. \quad S1 = Q0 \ y + Q0 \ Q1$$

| y x Q1 Q0 | 00 | 01 | 11 | 10 |
|-----------|----|----|----|----|
| 00        | 0  | 0  | 1  | 0  |
| 01        | 0  | 0  | 1  | 0  |
| 11        | 0  | 1  | 1  | 0  |
| 10        | 0  | 1  | 1  | 0  |

d. 
$$S2 = \neg Q1 \ Q0 \ \neg y$$

| y x Q1 Q0 | 00 | 01 | 11 | 10 |
|-----------|----|----|----|----|
| 00        | 0  | 1  | 0  | 0  |
| 01        | 0  | 1  | 0  | 0  |
| 11        | 0  | 0  | 0  | 0  |
| 10        | 0  | 0  | 0  | 0  |

e. 
$$S3 = \neg Q1 \ Q0$$

| y x Q1 Q0 | 00 | 01 | 11 | 10 |
|-----------|----|----|----|----|
| 00        | 0  | 1  | 0  | 0  |
| 01        | 0  | 1  | 0  | 0  |
| 11        | 0  | 1  | 0  | 0  |
| 10        | 0  | 1  | 0  | 0  |

## 4. Circuito con biestables (Simulación)

• Cuando x=0, y=0





### • Cuando x=0, y=1





## • Cuando x=1, y=0





# • Cuando x=1, y=1





#### Referencias bibliográficas

- Anónimo (2019). Máquinas de estados en VHDL. *VHDL.es*. Recuperado el 12 de septiembre del 2019 del sitio <a href="https://vhdl.es/maquinas-de-estado-en-vhdl/">https://vhdl.es/maquinas-de-estado-en-vhdl/</a>
- Garcia, A. (2019). Máquinas de estados fínitos en VHDL. *Digilogic*. Recuperado el 12 de septiembre del 2019 del sitio
  <a href="https://www.digilogic.es/maquinas-de-estado-finito-fsm-vhdl/">https://www.digilogic.es/maquinas-de-estado-finito-fsm-vhdl/</a>