

# FACULTAD DE INGENIERIA Y C. AGROPECUARIAS INGENIERÍA EN SISTEMAS DE COMPUTACIÓN E INFORMÁTICA ACI280/ARQUITECTURA DEL COMPUTADOR

Periodo 2015 - 2

#### 1. Identificación.-

Número de sesiones: 48

Número total de hora de aprendizaje: 120 h= 48 presenciales + 72 h de trabajo

autónomo.

Créditos – malla actual: Profesor: Lety Satama

Correo electrónico del docente (Udlanet):l.satama@udlanet.ec

Coordinador: Marco Galarza

Campus: Queri

Pre-requisito: Introducción a los sistemas Computacionales Co-requisito: no

tiene Paralelo:

Tipo de asignatura: Obligatoria

| Optativa    |   |
|-------------|---|
| Obligatoria | X |
| Práctica    |   |

## Organización curricular:

| Unidad 1: Formación Básica      | X |
|---------------------------------|---|
| Unidad 2: Formación Profesional |   |
| Unidad 3: Titulación            |   |

#### Campo de formación:

| Campo                   |                       |                                                       |   |                                                   |                             |
|-------------------------|-----------------------|-------------------------------------------------------|---|---------------------------------------------------|-----------------------------|
| Fundamentos<br>teóricos | Praxis<br>Profesional | Epistemología y<br>metodología de la<br>investigación |   | Integración de<br>saberes, contextos<br>y cultura | Comunicación y<br>lenguajes |
|                         | X                     |                                                       | Ī |                                                   |                             |

## 2. Descripción del curso.-

 Esta asignatura permite a los estudiantes conocer la estructura y funcionamiento del computador, la evolución de Arquitecturas tomando como base la propuesta de Von Neumann. Aprenderán cómo funcionan los elementos internos del computador y cómo se desarrolla la interacción entre ellos.

#### 3. Objetivo del curso.-



 Analizar la estructura y funcionamiento de un computador, identificando sus partes y seleccionando la infraestructura óptima para cada tipo de requerimientos dentro de las TI.

#### 4. Resultados de aprendizaje deseados al finalizar el curso:

#### Resultados de aprendizaje (RdA)

- **1.** Explica las características de las arquitecturas del computador, sus elementos e interacción entre ellos.
- **2.** Describe los procesos que ejecuta el CPU para realizar operaciones aritméticas y lógicas con bits.
- **3.** Describe el funcionamiento de los elementos internos de una PC y sus funcionalidades.

| Resultados de aprendiza                                                                                                       | RdA perfil de egreso de                                                                                                                                                                                       | Nivel de dominio |
|-------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|
|                                                                                                                               | carrera                                                                                                                                                                                                       | (carrera)        |
| 1. Explica las características de las arquitecturas del computador, sus elementos e interacción entre ellos.      2. Describe | 1. Aplica metodologías de investigación, pensamiento lógico, fundamentos matemáticos, principios algorítmicos y teorías de Ciencias de la Computación en la fundamentación, modelación y diseño de soluciones | Ix M F           |
| 2. Describe los procesos que ejecuta el CPU para realizar operaciones aritméticas y lógicas con bits.                         | informáticas.                                                                                                                                                                                                 |                  |
| 3. Describe el funcionamiento de los elementos internos de una PC y sus funcionalidades.                                      |                                                                                                                                                                                                               |                  |

#### 5. Sistema de evaluación.-

Durante el semestre se realizarán varias actividades como investigaciones, ejercicios, prácticas de laboratorio, cuestionarios y exposiciones; cuyos puntajes se considerarán para cada uno de los progresos. La evaluación final incluirá un examen acumulativo sobre lo revisado en todo el semestre y un trabajo grupal en el que se demostrará el nivel de cumplimiento de los



resultados de aprendizaje de la asignatura a través de la elaboración de un video tutorial.

La UDLA estipula la siguiente distribución porcentual para los reportes de evaluaciones previstas en cada semestre de acuerdo al calendario académico:

Reporte de progreso 1: 35% Reporte de progreso 2: 35% Evaluación final: 30%

De acuerdo al Modelo Educativo de la UDLA la evaluación busca evidenciar el logro de los resultados de aprendizaje (RdA) enunciados en cada carrera y asignatura, a través de mecanismos de evaluación (MdE). Por lo tanto la evaluación debe ser continua, formativa y sumativa.

Es necesario recordar que cada reporte de Progreso (1 y 2 respectivamente) debe contemplar diversos MdE, como: proyectos, exámenes, análisis de caso, portafolio, ejercicios, entre otros. Sin embargo, ninguna evaluación individual podrá tener más del 20% de la ponderación total de cada reporte de evaluación. Asimismo, se usará la rúbrica basada en criterios para la evaluación y retroalimentación, que será entregada al estudiante previamente para que tenga claras indicaciones de cómo va a ser evaluado. Además toda asignatura tendrá un mecanismo específico de evaluación final (proyecto o examen) con su ponderación específica (la evaluación final puede tener 1 o 2 componentes = 30% del total).

#### Solo si en la asignatura se evalúa a través de examen se debe indicar en el sílabo:

Al finalizar el curso habrá un examen de recuperación para los estudiantes que deseen reemplazar la nota de un examen anterior (ningún otro tipo de evaluación). Este examen es de carácter complexivo y de alta exigencia, por lo que el estudiante necesita prepararse con rigurosidad. La nota de este examen reemplazará a la del examen que sustituye. Para rendir el Examen de Recuperación, es requisito que el estudiante haya asistido por lo menos al 80% del total de las sesiones programadas de la materia.

**Asistencia**: Es obligatorio tomar asistencia en cada sesión de clase.

#### 6. Metodología del curso y de mecanismos de evaluación.-

En esta asignatura se llevarán a cabo diferentes metodologías tanto para la revisión de la parte teórica como de la parte práctica. Las clases se desenvolverán con la participación activa de los estudiantes quienes realizarán prácticas de laboratorio, investigaciones sobre temas específicos, foros, ejercicios propuestos que facilitarán el desarrollo de su razonamiento y pensamiento lógico. Las estrategias para alcanzar un aprendizaje significativo incluyen:

- Lecturas reflexivas del material proporcionado.
- Investigaciones en bibliotecas virtuales, Internet.



- Clases cooperativas que promueven el aprendizaje integrador y el desarrollo del liderazgo personal y profesional.
- Desarrollo de trabajos de investigación, debates y prácticas en laboratorio.
  - Uso del aula Arquitectura del Computador ACI280 disponible en la dirección apoyo virtual.udla.edu.ec para compartir todo el material de clase, tareas, trabajos, y demás.
- En el primer bloque del aula virtual se encuentran todos los recursos básicos para el desarrollo de las actividades, tareas y proyectos durante el semestre y cada tarea tiene adjunta su rúbrica.

•

- Para el progreso 1 (35%) se tomarán en cuenta:
  - Informe de la investigación evolución del computador: 5%
  - Resolución de ejercicios: 5%
  - Foros por cada unidad: 5%
  - Informe de práctica de laboratorio 1,2: 5%
  - Exposición Partes del Computador: 5%
  - Cuestionario teórico Procesos del Computador, Mapa conceptual de la estructura de Von Newmann y Harvard, Conclusiones Arquitecturas del computador: Hardware y software: 5%
  - Trabajo de investigación Estructura interna del CPU: 5%
- Para el progreso 2 (35%) se tomarán en cuenta:
  - Informe de la investigación: Memorias, Memorias RAM y ROM: 5%
  - Informe de la investigación Buses, jerarquías, avances, Tarjeta madre:5%
  - Foros por cada unidad: 5%
  - Cuestionario teórico: 10%
  - Informe de la investigación: Resolución de ejercicios: : Memorias del Computador, Evaluación del rendimiento de un computador: 5%
  - Informe de práctica de laboratorio 3,4: 5%
- Para la evaluación final (30%) se tomarán en cuenta:
  - Tarea Final ALU 16 bits (Rúbrica): 30%
  - Cuestionario acumulativo final: 70%

Foros virtuales: El estudiante debe ingresar mínimo 3 veces, una para presentar su idea, luego para contribuir o refutar la de otro, y finalmente, para concluir. Las participaciones serán evaluadas de acuerdo a la rúbrica respectiva

La evaluación final incluirá un examen acumulativo sobre lo revisado en todo el semestre (70%) y un trabajo grupal (30%) en el que se demostrará el nivel de cumplimiento de los resultados de aprendizaje de la asignatura a través de la elaboración de un video tutorial.

Esta metodología utilizada durante el curso y conforme al modelo educativo de la UDLA, está centrada principalmente en el estudiante (aprendizaje), con enfoque constructivista a través de la participación constante, el trabajo cooperativo y la permanente vinculación entre la teoría y la práctica. Las estrategias metodológicas se relacionan con la evaluación continua y formativa para que el estudiante logre el nivel de resultado de aprendizaje deseado.



# 7. Temas y subtemas del curso.-

|                         | _           |                                              |
|-------------------------|-------------|----------------------------------------------|
| RdA – Asignatura        | Temas       | Sub Temas                                    |
| •                       |             | 1.1 Introducción a la arquitectura del       |
| características de las  | •           | computador                                   |
| arquitecturas del       |             |                                              |
| computador, sus         |             | 1.2 Arquitectura y Organización de           |
| elementos e interacción |             | computadoras                                 |
| entre ellos.            |             |                                              |
|                         |             | 1.3 Arquitectura de Von Newmann.             |
|                         |             | 1.4 Arquitectura de Harvard                  |
|                         |             | 1.5 Arquitecturas avanzadas                  |
| Describe los procesos   | 2. El CPU   | 2.1 Representación de datos en el            |
| que ejecuta el CPU para |             | computador.                                  |
| realizar operaciones    |             |                                              |
| aritméticas y lógicas   |             | 2.2 El interior del CPU: ALU, CU,            |
| con bits.               |             | registros.                                   |
|                         |             |                                              |
|                         |             | 2.3 Operaciones lógicas                      |
|                         |             | 2.4 Operaciones aritméticas                  |
|                         |             | 2.3 Estructura interna de un CHIP de memoria |
|                         |             | 2.4 El sistema de procesamiento de datos.    |
| Describe el             | 3. Memorias | 3.1 Características de las memorias          |
| funcionamiento de los   |             | del computador, Jerarquía de                 |
| elementos internos de   |             | memoria                                      |
| una PC y sus            |             |                                              |
| funcionalidades.        |             | 3.2 Memoria Principal: tipos RAM,            |
|                         |             | ROM                                          |
|                         |             |                                              |
|                         |             | 3.3 Memoria CACHE : Tipos                    |
|                         |             | 3.4 Mapa de memoria                          |
|                         | 4. Buses    | 4.1 Estructura de interconexión,             |
|                         |             | Estructura del Bus y funciones               |
|                         |             | 4.2 Generaciones de buses                    |
|                         |             | 4.3 Jerarquías de buses                      |
| <b>l</b>                |             |                                              |

| 1                           |
|-----------------------------|
| 11/12                       |
| UNIVERSIDAD DE LAS AMÉRICAS |

| Table to Total Control of the Contro | 4.4 Avances en la tecnología de buses                              |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------|
| 5. Mainboard                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 5.1 Estructura de la tarjeta madre, El generador de funciones      |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 5.2 Controlador de interrupciones y controlador de E/S programable |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 5.3 Evaluación del Rendimiento del<br>Computador                   |

# 8. Planificación secuencial del curso.-

|          | Semana 1 - 3 (9 se                 | esiones )                                                     |                                                                        |                                                                                                             |                                                                                                                                 |
|----------|------------------------------------|---------------------------------------------------------------|------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------|
| #<br>RdA | Tema                               | Sub tema                                                      | Actividad/<br>metodología/clase                                        | Tarea/<br>trabajo<br>autónomo                                                                               | MdE/Producto/<br>fecha de entrega                                                                                               |
| 1        | Arquitectura<br>de<br>computadores | 1.1.<br>Introducción a<br>la arquitectura<br>del computador   | Dinámica de integración: conceptos informáticos. Investigación guiada. | Lectura del<br>libro<br>Arquitectur<br>a de<br>Computador<br>as (Quiroga,<br>2010, pp. 1 a<br>16)- Análisis | Informe de la investigación. (Rúbrica) 16/03/2015                                                                               |
|          |                                    | 1.2<br>Arquitectura y<br>Organización de<br>computadoras      | Taller grupal sobre<br>la evolución de la<br>computadora               | Desarrollo<br>de cuadro<br>resumen de<br>evolución<br>del<br>computador                                     | Cuadro resumen<br>de evolución del<br>computador<br>Fecha entrega:<br>23/03/2015                                                |
|          |                                    | 1.3 Arquitectura de Von Newmann.  1.4 Arquitectura de Harvard | Análisis de la<br>Arquitectura de<br>Von Newmann.                      | Desarrollo de Mapa conceptual de la estructura de Von Newmann Y Harvard                                     | Mapa conceptual de la estructura de Von Newmann y Harvard Conclusiones Arquitecturas del computador: Hardware y software Cuadro |
|          |                                    |                                                               | Análisis de la<br>Arquitectura de<br>Harvard                           | Desarrollo Cuadro comparativo de las arquitectura s: Hardware y software. Nicholas, C. (2004).              | comparativo (Rúbrica)  Fecha entrega: 30/03/2015                                                                                |



|              |                    | Laur                                                                                                                               | able international Veterration                                                                                                                      | ı                                                                   |                                                                                                              |
|--------------|--------------------|------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------|
|              |                    | 1.5<br>Arquitecturas<br>avanzadas                                                                                                  | Práctica de<br>laboratorio1:<br>Componentes del<br>Computador                                                                                       | Arquitectur<br>a de<br>computador<br>es. Madrid:<br>McGraw<br>Hill. | Informe de práctica de laboratorio1: Componentes del Computador (Rúbrica) Fecha entrega: 3/04/2015           |
|              |                    |                                                                                                                                    |                                                                                                                                                     | Desarrollo informe de laboratorio1 : Componente s del Computador    |                                                                                                              |
|              |                    |                                                                                                                                    | Foro: Arquitecturas                                                                                                                                 |                                                                     |                                                                                                              |
|              |                    |                                                                                                                                    | Avanzadas de                                                                                                                                        |                                                                     | 6/04/2015                                                                                                    |
|              | Semana 4 – 8 (15 s | sesiones )                                                                                                                         | Computadoras                                                                                                                                        |                                                                     | 6/04/2015                                                                                                    |
| #<br>Rd<br>A | Tema               | Sub tema                                                                                                                           | Actividad/<br>metodología/clase                                                                                                                     | Tarea/<br>trabajo<br>autónomo                                       | MdE/Producto<br>/<br>fecha de<br>entrega                                                                     |
| 2            | 2. El CPU          | 2.1<br>Representación<br>de datos en el<br>computador.                                                                             | Lectura del libro Arquitectura de Computadoras (Quiroga, 2010, pp. 73 a 112)  Resolución de ejercicios de Representación de datos en el computador. | Desarrollo de organizador gráfico.  Ejercicios de • Re pre sen      | Ejercicios de<br>Representación<br>de datos en el<br>computador<br>(Rúbrica)<br>Fecha entrega:<br>20/04/2015 |
|              |                    | <ul><li>2.2 El interior del CPU: ALU, CU, registros.</li><li>2.3 Operaciones lógicas</li><li>2.4 Operaciones aritméticas</li></ul> | Desarrollo de<br>presentación sobre<br>el tema: ALU,<br>Unidad de Control,<br>registros                                                             | tac<br>ión<br>de<br>dat<br>os<br>en<br>el                           | Exposición: Partes del Computador. (Rúbrica) Cuestionario teórico: Procesos del Computador.  Fecha entrega:  |
|              |                    |                                                                                                                                    |                                                                                                                                                     | co<br>mp                                                            | 24/10/2014                                                                                                   |
|              |                    |                                                                                                                                    |                                                                                                                                                     | uta                                                                 |                                                                                                              |
|              |                    | 2.3 Estructura<br>interna de un<br>CHIP de                                                                                         | Organizador gráfico<br>sobre la estructura<br>del CHIP                                                                                              | dor                                                                 | Respuestas<br>Trabajo escrito<br>con resultado de                                                            |



| memoria  2.4 El sistema de procesamiento de datos. | Exposición de la<br>estructura del PC<br>Ejercicios de repaso                 | Cas<br>tro,<br>M.<br>(20<br>13) | la investigación Ejercicios resueltos Estructura interna del CPU Fecha entrega: 27/04/2015 |
|----------------------------------------------------|-------------------------------------------------------------------------------|---------------------------------|--------------------------------------------------------------------------------------------|
|                                                    |                                                                               | Est<br>ruc<br>tur               |                                                                                            |
|                                                    | Laboratorio 2: El<br>CPU. Simulaciones<br>de partes de la<br>computadora: ALU | a y<br>tec<br>nol               | Informe de laboratorio2: El CPU (Rúbrica) Fecha entrega 29/04/2015                         |
|                                                    |                                                                               | ogí<br>a<br>de<br>co            |                                                                                            |
|                                                    |                                                                               | mp<br>uta<br>dor                |                                                                                            |
|                                                    |                                                                               | es<br>(Ge<br>sti<br>ón          |                                                                                            |
|                                                    | Foro: Elementos del<br>Computador                                             | y<br>Sis<br>te<br>ma            | 29/04/2015                                                                                 |
|                                                    |                                                                               | s).<br>Es<br>pa                 |                                                                                            |
|                                                    |                                                                               | ña:<br>UN<br>ED.                |                                                                                            |



|  | 2 | udla- |                                                                                    |  |
|--|---|-------|------------------------------------------------------------------------------------|--|
|  |   |       | Desarrollo<br>de<br>Investigació<br>n: Alu ,<br>Unidad de<br>Control,<br>Registros |  |
|  |   |       | Cuestionario<br>de repaso.<br>Resolución<br>de<br>ejercicios:<br>CPU               |  |
|  |   |       | Lectura de El gran libro del PC interno (Durán, 2008, pp. 477 a 484)  • Res        |  |
|  |   |       | um<br>en<br>de<br>los<br>ele                                                       |  |
|  |   |       | me<br>nto<br>s<br>de                                                               |  |
|  |   |       | Ha<br>rd<br>wa<br>re:<br>AL                                                        |  |
|  |   |       | U,                                                                                 |  |



|  | UNIVERSIDAD DE LAS AMÉRICAS | ** .                                  |  |
|--|-----------------------------|---------------------------------------|--|
|  |                             | Uni                                   |  |
|  |                             | da                                    |  |
|  |                             | d                                     |  |
|  |                             | de                                    |  |
|  |                             | Со                                    |  |
|  |                             | ntr                                   |  |
|  |                             | ol,                                   |  |
|  |                             | Re                                    |  |
|  |                             | gist                                  |  |
|  |                             | ros                                   |  |
|  |                             | Cas                                   |  |
|  |                             | tro,                                  |  |
|  |                             | M.                                    |  |
|  |                             | (20                                   |  |
|  |                             | 13)                                   |  |
|  |                             | Est                                   |  |
|  |                             | ruc                                   |  |
|  |                             | tur                                   |  |
|  |                             | a y                                   |  |
|  |                             | tec                                   |  |
|  |                             | nol                                   |  |
|  |                             | ogí                                   |  |
|  |                             | a                                     |  |
|  |                             | de                                    |  |
|  |                             | со                                    |  |
|  |                             | mp                                    |  |
|  |                             | uta                                   |  |
|  |                             | dor                                   |  |
|  |                             | es                                    |  |
|  |                             | (Ge                                   |  |
|  |                             | sti                                   |  |
|  |                             | ón                                    |  |
|  |                             | у                                     |  |
|  |                             | , , , , , , , , , , , , , , , , , , , |  |



|              |                         | 1.44                                                                                                             | sale internalistal Universities                                                                                                                                        |                                                                                                                                                                |                                                                                                                      |
|--------------|-------------------------|------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|
|              |                         |                                                                                                                  |                                                                                                                                                                        | Sis                                                                                                                                                            |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | te                                                                                                                                                             |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | ma                                                                                                                                                             |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | s).                                                                                                                                                            |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | Es                                                                                                                                                             |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | ра                                                                                                                                                             |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | ña:                                                                                                                                                            |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | UN                                                                                                                                                             |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | ED.                                                                                                                                                            |                                                                                                                      |
|              |                         |                                                                                                                  |                                                                                                                                                                        | Desarrollo<br>de informe<br>de<br>Laboratorio<br>2: El CPU                                                                                                     |                                                                                                                      |
|              | Semana 9 – 11 <b>(9</b> |                                                                                                                  |                                                                                                                                                                        |                                                                                                                                                                |                                                                                                                      |
| #<br>Rd<br>A | Tema                    | Sub tema                                                                                                         | Actividad/<br>metodología/clase                                                                                                                                        | Tarea/<br>trabajo<br>autónomo                                                                                                                                  | MdE/Producto / fecha de entrega                                                                                      |
| 3            | 3. Memorias             | 3.1 Características de las memorias del computador,  Jerarquía de memoria  3.2 Memoria Principal: tipos RAM, ROM | Lectura del libro Arquitectura de Computadoras (Quiroga, 2010, pp 208 a 238)  Desarrollo de Jerarquía de la Memoria: organizador gráfico  Análisis: Memorias RAM y ROM | Elaboración de cuadro de resumen: Memorias RAM y ROM - tipos. Stallings W. (2005). Organización y Arquitectura de Computadore s. Madrid, España: Pearson Hall. | Cuadro de resumen: Memorias (Rúbrica) Fecha entrega: 11/05/2015  Organizador gráfico: Jerarquía de la Memoria Cuadro |
|              |                         | 3.3 Memoria<br>CACHE: Tipos<br>3.4 Mapa de<br>memoria                                                            | Descripción de las características de las memorias Cachè RAM  Explicación Mapa de memoria – Ejercicios                                                                 | Desarrollo de Organizador gráfico: Jerarquía de la Memoria Nicholas, C. (2004). Arquitectura de computadore s. Madrid: McGraw Hill.                            | Ejercicios: Memorias del Computador (Rúbrica)  Fecha entrega:                                                        |



|              | 1              | Lau                                                             | VERBIDAD DE LAS AMERICAS                                                                    |                                                                                                                                                                                                                                                                                                                       |                                                                                                         |
|--------------|----------------|-----------------------------------------------------------------|---------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|
|              |                |                                                                 | Laboratorio3: Desarrollo de simulaciones  Foro sobre memorias del computador                | Desarrollo de cuadro resumen: memorias RAM y ROM.  Participación en ejercicios simulaciones: Memorias RAM  Resolución de Ejercicios en clase – tarea Nicholas, C. (2004). Arquitectura de computadore s. Madrid: McGraw Hill.  Elaboración de Informe de la práctica Conclusión  Participación en foro sobre memorias | Informe de la práctica de laboratorio 3  Fecha entrega: 22/05/2015                                      |
|              | Semana 12-13 ( | 6 sesiones )                                                    |                                                                                             |                                                                                                                                                                                                                                                                                                                       |                                                                                                         |
| #<br>Rd<br>A | Tema           | Sub tema                                                        | Actividad/<br>metodología/clase                                                             | Tarea/<br>trabajo<br>autónomo                                                                                                                                                                                                                                                                                         | MdE/Product<br>o/<br>fecha de<br>entrega                                                                |
| 3            | 4. Buses       | 4.1 Estructura de interconexión, Estructura del Bus y funciones | Lectura del libro<br>Arquitectura de<br>Computadoras<br>(Quiroga, 2010, pp.<br>. 300 a 315) | Desarrollo de<br>Organizador<br>gráfico:<br>Estructura del<br>Bus                                                                                                                                                                                                                                                     | Cuestionario teórico: Buses Organizador gráfico: Estructura del Bus-funciones Fecha entrega: 25/05/2015 |
|              |                | 4.2 Generaciones de buses                                       | Desarrollo de<br>organizador gráfico:<br>Generaciones de<br>buses - Foro                    | Participación<br>en Foro<br>Generaciones<br>de buses                                                                                                                                                                                                                                                                  | Conclusiones<br>Generaciones<br>de buses                                                                |
|              |                | 4.3 Jerarquías de buses                                         | Análisis de                                                                                 | Desarrollo de<br>Organizador                                                                                                                                                                                                                                                                                          | Organizador<br>gráfico de                                                                               |



|              |                 | 4.4 Avances en la<br>tecnología de<br>buses                        | Jerarquía de los<br>buses<br>Debate de avances<br>en la tecnología de<br>buses | gráfico de jerarquía de buses del computador Castro, M. (2013) Estructura y tecnología de computadore s (Gestión y Sistemas). España: UNED. | jerarquía de buses del computador (Rúbrica)  Documento de Avances en la tecnología de buses  Fecha entrega: 3/06/2015 |
|--------------|-----------------|--------------------------------------------------------------------|--------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------|
|              |                 |                                                                    |                                                                                | Investigación<br>de Avances en<br>la tecnología<br>de buses<br>Conclusión<br>del análisis<br>realizado                                      |                                                                                                                       |
|              |                 |                                                                    | Foro: última<br>tecnología en buses<br>de computadora                          |                                                                                                                                             | 5/06/2015                                                                                                             |
|              | Semana 14-16 (  | 9 sesiones )                                                       |                                                                                |                                                                                                                                             |                                                                                                                       |
| #<br>Rd<br>A | Tema            | Sub tema                                                           | Actividad/<br>metodología/clase                                                | Tarea/<br>trabajo<br>autónomo                                                                                                               | MdE/Product<br>o/<br>fecha de<br>entrega                                                                              |
| 3            | 5.<br>Mainboard | 5.1 Estructura de la tarjeta madre, El generador de funciones      | Análisis de la tarjeta<br>Madre.                                               | Desarrollo de esquema Organizador gráfico Stallings W. (2005). Organización                                                                 | Esquema Grafico de la Tarjeta Madre Fecha de entrega: 12/06/2015                                                      |
|              |                 | 5.2 Controlador de interrupciones y controlador de E/S programable | Análisis de las características del controlador de interrupciones DMA, reloj.  | y<br>Arquitectura<br>de<br>Computadore<br>s. Madrid,<br>España:<br>Pearson Hall.                                                            | Resumen de características del controlador de interrupciones  Fecha de entrega: 15/06/2015                            |
|              |                 | 5.3 Evaluación<br>del Rendimiento<br>del Computador                | Desarrollo del resumen de la evaluación del Rendimiento del Computador.        | Desarrollo de resumen de característica s del controlador de interrupcione                                                                  | Ejercicios de Evaluación del rendimiento de un computador Fecha de entrega:                                           |



|                     | S                 | 19/06/2015    |
|---------------------|-------------------|---------------|
|                     | Conclusiones      |               |
| Práctica de         |                   | Informe de    |
| laboratorio4:       |                   | práctica de   |
| Tarjeta Madre       | Cuadro de         | laboratorio4: |
|                     | síntesis sobre    | Tarjeta Madre |
|                     | los aspectos      | (Rúbrica)     |
|                     | de evaluación     | Fecha         |
|                     | del               | entrega:      |
|                     | rendimiento       | 24/06/2015    |
|                     | del               |               |
|                     | computador        |               |
|                     | Stallings W.      |               |
|                     | (2005).           |               |
|                     | Organización      |               |
|                     | y<br>Arquitectura |               |
|                     | de                |               |
|                     | Computadore       |               |
|                     | s. Madrid,        |               |
|                     | España:           |               |
|                     | Pearson Hall.     |               |
|                     | 1 carson man.     |               |
| Foro: Tendencias en |                   | 26/06/2015    |
| las tarjetas madre  | Desarrollo del    | -,,           |
| del computador.     | informe de        |               |
| 1                   | práctica de       |               |
|                     | laboratorio4:     |               |
|                     | Tarjeta Madre     |               |

# 9. Observaciones generales.-

- Las siguientes reglas son muy importantes para el desarrollo de nuestras clases:
- ✓ En todas las actividades, tareas y trabajos se tomará en cuenta la ortografía, gramática y la honestidad académica (citación de fuentes de información).
- ✓ Se permitirá entregar una tarea hasta con 48 horas de retraso con una penalidad del 50% de la nota asignada
- ✓ Está prohibido ingresar a páginas web o programas que no se relacionen con el tema de la clase.
- ✓ Está prohibido participar en juegos en red o cualquier tipo de juegos durante la clase.
- ✓ Se tomará lista dentro de los primero 5 minutos luego de iniciado cada módulo, si el estudiante llega después, podrá ingresar de forma silenciosa, pero no se registrará la asistencia
- ✓ No se admitirá por ningún motivo la copia de ejercicios, exámenes, proyectos, y todas las actividades de aprendizaje solicitadas por el docente, y se calificará con la mínima calificación (cero).
- ✓ Se restringe durante el desarrollo de clases el uso de celulares, redes sociales y audífonos
- ✓ No se recibirán trabajos fuera del aula virtual
- ✓ No se podrán ingresar alimentos al aula



- ✓ El estudiante puede acceder a tutoría personal en los horarios establecidos por el docente
- ✓ En el caso de inasistencia es responsabilidad del estudiante igualarse en los contenidos de la materia dictada en dicha clase
- ✓ En el caso de que un estudiante falte a una sesión en la que se realicen pruebas o prácticas de laboratorio, no se podrán recuperar las calificaciones.

#### 10. Referencias bibliográficas.-

• Quiroga, P. (2010). *Arquitectura de computadoras*. (1era ed). Buenos Aires: Alfaomega

#### 10.1. Referencias complementarias.-

•

Blanco, M. (2011). *Manual administración de hardware de un sistema informático: formación para el empleo*. (1era ed). España: CEP.

Durán, R. (2008) *El gran libro del PC interno.* (1era ed). España: Marcombo.

Galindo M. (2010) Escaneando la informática. (1era ed). España: Editorial UOC

Prieto, A. (2005) Conceptos de informática. (1era ed). España: McGraw-Hill.

Prieto, A. (2006) 4a ed. *Introducción a la informática*. (1era ed). España: McGraw-Hill.

Castro, M. (2013) *Estructura y tecnología de computadores (Gestión y Sistemas*). (1era ed). España: UNED.

Carter , Nicholas. (2004). *Arquitectura de computadores*. (1era ed).Madrid: McGraw Hill.

Patterson, D. Hennessy, J. (2011). *Estructura y Diseño de computadores: la interfaz hardware/software.* (1era ed).Barcelona: Reverte.

Black, U. (2007)  $2^{\circ}$  ed. Sistemas digitales y tecnología de computadores. (1era ed). Madrid: Thomson.

Stallings W. (2005). *Organización y Arquitectura de Computadores*. (7ma ed). Madrid, España: Pearson Hall.

