# Códigos Cíclicos

## (Dezembro 2017)

Dylan Nakandakari Sugimoto, Estudante, ITA, Gabriel Adriano de Melo Estudante, ITA.

Abstract— This document is a study of channel coding using cyclic codes, which are codes whose codewords has the property of when rotated result in another codeword. The properties of these codes allow that it is not necessary to store a generator matrix to encode and a parity matrix to decode so that this coding and decoding system consumes less memory, but there is the complication of finding generator polynomials with a great minimum distance, and another problem is that the number of syndromes increases exponentially with increasing block size and number of correctable errors. The objective of this work is find generator polynomials for block sizes of 7, 15, 31, 63, 127 and 255 bits; and evaluate them in terms of probability of error.

Index Terms—Codification, Channel, Codes, Cycles

#### I. INTRODUÇÃO

ste documento é um estudo de codificação de canal utilizando códigos cíclicos, que são códigos cuja palavra código possuem a propriedade de quando rotacionadas resultam em outra palavra código. As propriedades desses códigos permitem que não seja necessário armazenar uma matriz geradora para codificar e uma matriz de paridade para decodificar de forma que esse sistema de codificação e decodificação consome menos memória, porém há a complicação de encontrar polinômios geradores com distância mínima grande, e a quantidade de síndromes cresce exponencialmente com o aumento do tamanho do bloco e do número de erros corrigíveis. Esse trabalho tem o objetivo de encontrar polinômios geradores para tamanho de bloco de 7, 15, 31, 63, 127 e 255 bits; e avaliá-los em relação à probabilidade de erro.

#### II. MEDIDAS, ANÁLISE E INDICADORES

# **A.** Descrição do algoritmo de procura por bons polinômios geradores.

Em primeiro lugar, programou-se um algoritmo em Python que realizou a fatoração dos termos de D<sup>n+1</sup>. A fatoração foi realizada por meio da divisão sucessiva do dividendo por fatores primos. Primeiramente, todos os fatores primos de grau até 8 foram encontrados e armazenados em uma lista. Para que um polinômio fosse um fator primo, ele não poderia ser divisível por nenhum outro nessa lista. Os polinômios foram armazenados na forma de uma lista de zeros

S. N. Dylan é estudante no Instituto Tecnológico de Aeronáutica, São José dos Campos, SP 12228-900 BRL (e-mail: <a href="mailto:dylan-ns@hotmail.com">dylan-ns@hotmail.com</a>).

M. A. Gabriel, é estudante no Instituto Tecnológico de Aeronáutica, São José dos Campos, SP 12228-900 BRL. e uns, e o seu incremento se dava assim como a soma de 1 em binário. Uma forma mais eficiente seria armazenar os polinômios na forma de vetores de bits, porém a sua manipulação é complicada o que dificulta a programação, por isso optou-se por representar na forma de lista, que é uma estrutura de fácil manipulação.

Dados os fatores primos, realizou-se uma busca, por força bruta, a todos os  $2^L$ -1 possíveis fatores de  $D^{n+1}$ . Como o código em Python se mostrou muito lento para essa tarefa para grande quantidade de fatores primos (L=19, por exemplo), programou-se o algoritmo em C. Nessa versão em C utilizou-se um conjunto de instruções do tipo SIMD (Single Instruction, Multiple Data) para processadores projetados pela Intel, para que fosse realizado em poucos ciclos de clock operações de multiplicação sem carry e peso de hamming.

Utilizou-se, para tal, registradores de 128 bits para realizar a multiplicação dos fatores. A representação dos polinômios foi feita por meio desses bits, com cada bit representando um coeficiente do polinômio. Como o processador utilizado é de 64 bits, fez-se necessário utilizar um vetor de dois elementos unsigned long long int para representar 128 bits e 4 desses para representar os 256 bits. Utilizou-se um inteiro de 64 bits para representar todas as possíveis combinações de até 64 fatores. Todos os 2<sup>L</sup> -1 possíveis fatores foram percorridos, por meio do incremento desse número, cujos bits representavam se o primo da mesma posição do bit seria ou não multiplicado. O peso de hamming desse número foi um critério de decisão inicial que descartou mais da metade de todas as combinações possíveis. Para D<sup>127</sup>+ 1, o algoritmo demorou cerca de 20 milissegundos para encontrar o melhor polinômio gerador, e para D<sup>255</sup> + 1, o algoritmo demorou cerca de 9 minutos.

### B. Descrição do algoritmo de codificação

A codificação é realizada pela multiplicação do polinômio gerador encontrado com vetor de informação. O algoritmo de multiplicação, em Python, foi implementado como a soma, módulo 2, de um vetor com os seus deslocamentos indicados pelos bits do outro vetor. O algoritmo da divisão é realizado utilizando o método da divisão euclidiana de polinômios, levando-se em consideração a soma módulo 2. Uma forma mais eficiente de realizar essa multiplicação e divisão é realizar utilizando a linguagem C. Assim, em C, a multiplicação foi feita por uma instrução, em Assembly, que multiplicou dois números de 64 bits e devolveu resultado registrador em um de 128 "PCLMULLQLQDQ xmmreg,xmmrm", utilizando a diretiva intrínseca mm clmulepi64 si128. Como os fatores só tinha no máximo 64 bits, foi necessárias várias multiplicações e

deslocamentos para multiplicar fatores de 128 bits.

Para as instruções de Assembly, escritas em C, utilizou-se cabeçalhos que encapsularam o código emmintrin.h, wmmintrin.h, smmintrin.h Assembly immintrin.h. instruções utilizadas foram As mm unpackhi epi64, mm cvtsi128 si64 e 128 mm store si128para manipulação de bits; mm popent u64 para o cálculo do peso de hamming para uma palavra de 64 bits; mm clmulepi64 si128 para a multiplicação sem carry de 64 bits; mm xor si128 para a soma módulo 2 de uma palavra de 128 bits; mm slli si128 para o deslocamento de uma palavra de 128 bits. Essas instruções fazem parte do conjunto de intruções SSE (Streaming SIMD Extensions) da Intel ou 3DNow da AMD, sendo necessários um processador da 3ª geração da Intel (Ivy Bridge) ou equivalente da AMD para que o programa possa ser executado. Utilizou-se o compilador GCC versão 7.2 com as flags -save-temps-O3-mpclmul -mavx -static -march=native habilitadas, que geram um código otimizado e utilizam as instruções citadas anteriormente. Durante este trabalho, utilizou-se um processador i7-4510U, com 8 GB de RAM.

### C. Descrição do algoritmo de decodificação

A decodificação foi realizada utilizando o algoritmo simplificado apresentado em aula. É importante notar que não necessariamente a síndrome encontrada está no conjunto de síndromes possíveis, mesmo após a realização de todos os giros. Para tal, verifica-se que caso fosse efetuado mais de um giro completo e não fosse identificado alguma síndrome pertencente ao conjunto de síndromes de erro no último bit, o processo da busca das síndromes é interrompido e o quociente calculado anteriormente é utilizado como resposta.

O algoritmo simplificado apresentado em sala consiste de, em primeiramente, dividir o vetor recebido pelo polinômio gerador. Caso o resto fosse zero, o quociente representava a palavra de informação. Caso o resto não fosse zero, ele é a síndrome. Foi realizados giros cíclicos com a síndrome até que esta estivesse dentro do conjunto associado de síndromes conhecidas, caso no qual o valor do último bit é trocado. Dessa forma recalculou-se a síndrome e repetiu-se esses passos até que o seu valor fosse zero. A quantidade de giros cíclicos foi guardado, para que depois, a palavra código fosse girada ciclicamente para a posição original, podendo ser assim, dividida novamente pelo polinômio gerador, sendo o quociente a palavra de informação. É importante notar que enquanto a palavra código foi girada ciclicamente em relação ao polinômio D<sup>n+1</sup>, a síndrome foi girada ciclicamente com relação ao polinômio gerador. Uma forma eficiente de realizar a realimentação é verificar se o bit mais significativo é '0' ou '1', pois quando o bit é '0' então o primeiro é '0' independente do polinômio gerador, e a rotação da síndrome se torna uma rotação comum. Assim, apenas é necessário realizar as multiplicações (operações AND binária) e as somas (operações XOR binária), quando o último bit é '1'.

### **D.** Apresentação e análise dos dados obtidos.

Gerou-se 1024000 de bits com distribuição uniforme, ou seja, igual probabilidade do resultado ser '0' ou '1', que foi dividido em vetores de tamanho igual a k, que é o tamanho da sequência de informação e que foi escolhido de modo que a taxa é próximo de meio e que o polinômio gerador gera um conjunto de palavras de maior distância mínima.

Após divisão desses bits em vetores, codificou-se esses vetores mensagens da forma descrita anteriormente (no tópico B) utilizando os polinômios geradores da Tabela A, sendo em seguida as mensagens codificadas passadas pelo canal binário simétrico com diferentes valores de probabilidade de erro para esse canal.

Por fim, as mensagens recebidas pelo canal binário simétrico foram decodificadas conforme descrito anteriormente (no tópico C), e comparadas com a mensagem original para contagem dos erros. Assim, a probabilidade de erro mostrada na Figura 1 abaixo foi calculada dividindo-se a quantidade de erro contada pela quantidade total de bits (1024000 bits).

Como esperado devido à propriedade dos polinômios geradores encontrados à medida que crescem consertarem mais erros ou por gerarem conjuntos de palavras códigos com distâncias mínimas maiores, observa-se na Figura 1 que a tendência é que os sistemas com polinômios geradores maiores tenham probabilidade de erro menores quando a probabilidade de erro do canal binário simétrico é suficientemente pequeno, ou seja, a partir de certo valor de probabilidade de erro do canal binário simétrico a probabilidade de erro diminui mais rapidamente para os sistemas que possuem os polinômios geradores maiores, sendo que no início, para probabilidade de erro do BSC próximas de 50%, esses sistemas são piores em termos de probabilidade de erro, pois é mais provável que haja mais erros do que sistema de codificação e decodificação consegue consertar com palavras códigos maiores, por isso é observado essa "barriga para cima" na curva amarela da Figura 1.

Porém, não foi possível realizar esse processo de medição para todos os valores desejados de tamanho de bloco, pois a quantidade de síndromes de erro no bit mais significativo cresce exponencialmente, para tamanhos de bloco igual a 63, tem-se na ordem de centenas de milhões de síndromes para serem armazenadas o que inviabiliza esse processo (Tabela B), pois para realizar a decodificação é necessário armazenar todas as síndromes de erro no bit mais significativo o que ocupa mais memória do que a maioria dos computadores pessoais comerciais disponíveis atualmente.

Outra possibilidade seria repassar essa carga da memória para o tempo de processamento, ou seja, em vez de armazenar as síndromes, o algoritmo poderia deixar para, no momento em fosse necessário saber se a síndrome calculada é ou não uma síndrome de erro de último bit, calcular as síndromes de erro bit mais significativo e comparar com a síndrome encontrada, porém isso retarda o processamento da decodificação e o tempo de processamento passa a inviabilizar o processo.



FIGURA 1: PROBABILIDADE DE ERRO OBTIDO EXPERIMENTALMENTE CODIFICANDO E DECODIFICANDO UMA AMOSTRA DE 1024000 DE BITS INTERMEDIADO PELO CANAL BSC.

Dessa forma, como uma forma alternativa de comparação do desempenho dos polinômios geradores encontrados em relação à probabilidade de erro, construiu-se o gráfico da Figura 2 considerando a distribuição binomial da quantidade de erros inseridos na mensagem transmitida pelo canal binário simétrico. Assim, dada a distância mínima do conjunto das palavras códigos pode-se calcular quantos erros são corrigíveis, e a partir disso calcular a probabilidade de que ocorra mais erros do que a quantidade de erros corrigíveis na passagem pelo canal BSC considerando a distribuição binomial. Porém, cada uma dessas probabilidades deve ser ponderada pela probabilidade de erro de bit após a decodificação dado que ocorreu essa quantidade de erro no canal.

#### Probabilidade de Erro X Probabilidade de Erro do Canal BSC



FIGURA 2: PROBABILIDADE DE ERRO TEÓRICO DO SISTEMA QUE UTILIZA OS POLINÔMIOS GERADORES DA TABELA A, PARA O TAMANHO DE BLOCO INDICADO PELA LEGENDA.

# III. Conclusão Este documento apresenta resultados sobre ...

**APÊNDICE** 

**Tabela A**: L é a quantidade de fatores primos, n é o tamanho da palavra código, R é a taxa,  $d_{min}$  e é a distância minima.

| L  | n   | R (%) | $d_{\min}$ | g (em hexadecimal)                   |
|----|-----|-------|------------|--------------------------------------|
| 3  | 007 | 57    | 04         | D                                    |
| 5  | 015 | 47    | 05         | 1D1                                  |
| 7  | 031 | 52    | 08         | EE43                                 |
| 13 | 063 | 52    | 18         | 7A98 9F5B                            |
| 19 | 127 | 50    | 36         | ADCD2DB30F0EA75F                     |
| 35 | 255 | 50    | 70         | F69B2C73A079ADE5<br>CCAA3ACB13D1A93F |

**Tabela B**: n é o tamanho da palavra código, Ne é quantidade de erros corrigíveis em uma palavra código e Q(s) é a quantidade de síndromes de erro no bit mais significativo.

| n   | Ne | Q(s)                  |
|-----|----|-----------------------|
| 7   | 1  | 1                     |
| 15  | 2  | 15                    |
| 31  | 3  | 466                   |
| 63  | 8  | 560.339.292           |
| 127 | 17 | 8,324568906554627e+19 |
| 255 | 34 | 3,518090710711877e+41 |

REFERÊNCIAS BIBLIOGRÁFICAS

[1]

**Dylan Nakandakari Sugimoto** estudante do 3<sup>rd</sup> ano do curso de engenharia da computação no Instituto Tecnológico de Aeronáutica (ITA), São José dos Campos, SP, Brasil.

Aeronáutica (ITA), São José dos Campos, SP, Brasil. **Gabriel Adriano de Melo** estudante do 3<sup>rd</sup> ano do curso de engenharia da computação no Instituto Tecnológico de Aeronáutica (ITA), São José dos Campos, SP, Brasil.