## 同济大学课程考核试卷(A卷)

|          |                           | 2022 —                                | - 2023 学                      | 年第 一                        | 学期                             |   |
|----------|---------------------------|---------------------------------------|-------------------------------|-----------------------------|--------------------------------|---|
| 命题载      | 效师签名 <b>:</b>             |                                       | 审核教                           | 师签名:                        |                                |   |
| ., .     | 100160                    |                                       | 名: 计算机系                       |                             | 考试考查:考查                        |   |
|          | ·                         | ·                                     | √ )、重考( )                     |                             |                                |   |
| 年级       | 专业_                       |                                       | 学号                            |                             | 得分                             | _ |
| 一、单      | 项选择题(共 2                  | 26分,每题2分)                             |                               |                             |                                |   |
| 1. Am    | dahl 定律指出                 | : 系统中某一部件                             | 由于采用某种更快                      | 的执行方式后整个                    | 系统性能的提高与这种执行方式的                | j |
|          | 有关。                       |                                       |                               |                             |                                |   |
|          |                           | 总执行时间的比例                              | *                             |                             | ]的比例及整个计算机的时钟频率                |   |
|          |                           | 个计算机的时钟频                              | •                             |                             | 逐个系统原有速度的快慢<br>倍,但该部件的原处理时间仅为整 | r |
|          |                           |                                       | 施后能使整个系统的                     |                             |                                |   |
|          | գլյերըըը 20/<br>A. 1/0.36 |                                       | - 旭川 祀 仗 歪 「 永 乳 i<br>B.1 / 0 |                             | 1ĴI⊔ ∘                         |   |
|          | C. 1/0.45                 |                                       | D. 1/0                        |                             |                                |   |
|          |                           | 申指今. 操作码采                             |                               |                             | 令操作码长度从小到大排列,以下                |   |
| <i>.</i> |                           | 条数的组合是不可                              |                               |                             |                                |   |
|          | <br>A.3 条、7 条             | , , , , , , , , , , , , , , , , , , , | B. 2条、                        | 8条                          |                                |   |
|          | C. 2条、4条、                 | 4条                                    | D. 3条、                        |                             |                                |   |
| 4. 在     | RISC 体系结构                 | 中,规定运算型指                              | 令。                            |                             |                                |   |
|          |                           | 存储器之间进行携                              |                               |                             |                                |   |
| I        | B.都在通用寄                   | 存器内进行操作                               |                               |                             |                                |   |
| (        | C. 在存储器中                  | 进行操作                                  |                               |                             |                                |   |
| I        | D. 在运算器内                  | 进行操作                                  |                               |                             |                                |   |
| 5. 在多    | 采用二级 Cache                | <b>e</b> 的计算机系统中                      | ,假设在 1000 次访                  | 5存中,第 <b>1</b> 级 <b>C</b> a | nche 失效 40 次,第 2 级 Cache 失     |   |
| 效        | 20 次。在这种                  | 情况下,第2级(                              | Cache 的局部缺失率                  | 区和全局缺失率各是                   | ∃<br>E。                        |   |
|          | A.4%和 2%                  |                                       |                               | B. 4%和 4%                   |                                |   |
| (        | C. 50%和 2%                |                                       |                               | D. 2%和 50%                  |                                |   |
| 3        | 不能提高                      | 高 Cache 存储系统                          | 的性能。                          |                             |                                |   |
|          | 4. 降低缺失代                  | 价                                     |                               | B. 降低命中率                    | X                              |   |
| (        | C. 降低缺失率                  |                                       |                               | D. 降低 Cach                  | e 命中时间                         |   |
| 7. 与村    | 相联度有关的缺                   | 失是。                                   |                               |                             |                                |   |
|          |                           |                                       |                               |                             |                                |   |

|     | A. 强制缺失                      | B. 容量缺失                                                |
|-----|------------------------------|--------------------------------------------------------|
|     | C. 冲突缺失                      | D. 局部缺失                                                |
| 8.  | 指令操作码采用 4-8 等长扩展码            | 最多可以有种指令。                                              |
|     | A. 241 种                     | B. 31 种                                                |
|     | C. 255 种                     | D. 46 种                                                |
| 9.  | 下图是一条单功能流水线,图中               | 标明了各功能段所需的时间,这条流水线的最大吞吐率应为。                            |
|     | 1 ∆t<br>1                    | $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$ |
|     | <b>A.</b> 1/ ∆ t             | B. 1/ (2 \Delta t)                                     |
|     | C. $1/(3\Delta t)$           | D. 1/ (4 \( \Delta t \)                                |
| 10. | 不是多发射处理机。                    |                                                        |
|     | A. 标量处理机                     | B. 超标量处理机                                              |
|     | C. 超流水线处理机                   | D. 超长指令字处理机                                            |
| 11. | 在向量处理机中, 下列指令组中              | 不可以采用向量链接技术。                                           |
|     | A. V2←V0+V1                  | B. V0←存储器                                              |
|     | V3←存储器                       | V2 <b>←</b> V0*V1                                      |
|     | V4←V2*V3                     | V3←V2+V0                                               |
|     | C. V0←存储器                    | D. V0←V1+V2                                            |
|     | V1←1/V0                      | V3←V0+V4                                               |
|     | V3←V1+V2                     | V5←V3*V0                                               |
| 12. | 16 个处理器用单级互连网络互连             | ,将 10 号连到 2 号处理器,可用。                                   |
|     | A. Cube <sub>3</sub> (立方体函数) | B. PM2 <sub>+2</sub> (PM2I 函数)                         |
|     | C. PM2-1 (PM2I函数)            | D. Shuffle (均匀洗牌函数)                                    |
| 13. |                              | 号中第 K 位位值不同的输入端和输出端之间的连接。                              |
|     | A. 交换置换                      | B. 方体置换                                                |
|     | C. 蝶式置换                      | D. 均匀洗牌置换                                              |
| 二,  | 填充题(每空 0.5 分,共 7 分)          |                                                        |
| 1.  |                              | 4级,各级的指令都不相同,每 一级指令都比下一级指令的功能强 M 倍                     |
|     |                              | 级的 M 条指令的功能。但第 i 级的一条指令需要第 i-1 级的 N 条指令解释              |
|     |                              | Kns,那么第2级上的功能等效程序运行需要ns                                |
|     | 第4级上的功能等效程序运行需               |                                                        |
| 2.  |                              | 时,需要一种处理长向量的程序结构,将长向量分段处理,这种结构                         |
|     |                              | 这种技术称为技术。                                              |
| 3   | 设 T1 和 T2 分别是 CPU 访问到        | M1 和 M2 中信息所需的时间, H 为命中 M1 的概率, 则由 M1 和 M2 构成          |

1

| 二级存储系统的等效访问时间为:               | 。使_              | 二级存储系统的等效访问速度接近于第                     |
|-------------------------------|------------------|---------------------------------------|
| 一级存储器访问速度的依据是程序的              | ,它包括空            | 间局部性和时间局部性两方面。                        |
| 控制相关可分为: 无条件转移 、              | 和                | 三种。                                   |
| 在一个基于 Tomasulo 算法、预测执行和保持精确异常 | 常的硬件实现技术         | 中,它的基本思想是:指令按序发射、                     |
| 、乱序完成和                        | 。前者(第1个          | 空)可以提高执行效率,降低 RAW 相                   |
| 关的影响;后者(第2个空)可以在指令提交之前遇       | 竞免任何无法恢复的        | 的行为发生,这样才能实现预测错误后                     |
| 的恢复和实现精确异常。                   |                  |                                       |
| 在 STARAN 互连网络中,采用级控制方式实现的是_   |                  | 功能,采用部分级控制方式实现的                       |
| 是功能。                          |                  |                                       |
| 采用 E 立方体寻径方式来确定 4 维超立方体网络中从   | 源结点 S(1011)      | 到目标结点 D(0100) 距离最短的路                  |
| 径,所经过的中间结点的编号依次为              | _、1000 和         | · · · · · · · · · · · · · · · · · · · |
|                               | 一级存储器访问速度的依据是程序的 | 一级存储器访问速度的依据是程序的                      |

三、(8分)已知4个程序在计算机A、B、C上的执行时间(s)分别如下表所示。假设4个程序都分别执行10<sup>8</sup> 条指令,请分别计算这4个程序在计算机A、B、C上执行时的MIPS。根据这些MIPS值能否直接评价这3台计算机相对性能的优劣?如果不能,你能否找到一种方法对这3台计算机的相对性能进行排序?

| 程序   | 计算机 A | 计算机 B | 计算机 <b>C</b> |
|------|-------|-------|--------------|
| 程序 1 | 1     | 10    | 20           |
| 程序 2 | 1000  | 100   | 20           |
| 程序 3 | 500   | 1000  | 50           |
| 程序 4 | 100   | 800   | 100          |

四、(8分) 某模型机有9条指令,其使用频度分别为:

ADD: 30%

SUB: 24%

LOD: 6%

STO: 7%

JMP: 7% SHR: 2% ROL: 3% MOV: 20%

STP: 1%

要求:有2种指令字长,且都是二地址指令。操作码采用扩展编码,并限制只能有2种不同码长。假设该机 有若干个通用寄存器,主存宽度为16bit,按字节编址,采用按整数边界存储,任何指令都在1个主存周期中取 相 得。短指令为寄存器-寄存器型,长指令为寄存器-主存型。主存地址能变址寻址。

- ① 根据给出的全部要求,设计优化实用的操作码编码,并计算平均码长;
- ② 画出该机的 2 种指令字的格式,标出各字段的位数。该机允许使用多少个可编址的通用寄存器?访存变址寻址的最大相对位移量是多少字节?

- 五、(8分)一个由 Cache 与主存储器组成的二级存储系统,已知主存容量为 4M 字,Cache 容量为 128K 字。 采用组相联映像与变换,Cache 共分 32 组,主存与 Cache 的块大小为 64 字。
  - ① 写出主存和 Cache 的地址格式,要求说明各字段的名称和位数;
  - ② 假设 Cache 的存取周期为 10ns,命中率为 0.95,希望采用 Cache 后的加速比达到 10,那么要求主存的存取周期应为多少?

六、(共12分)在编号分别为0~7的8个处理机之间,要求按下列配对通信:(5,0)、(1,4)、(6,3)、(2,7)。请选择所用多级互连网络类型及其控制方式,并画出该网络的拓扑结构图,说明各级交换开关的状态。该网络是阻塞型网络吗?

## 七、(15分)考虑如下一段程序:

for (i=900; i>0, i=i-1)

x[i]=x[i]+s;

其中, s 为标量, 它可以直接编译为如下 MIPS 代码:

Loop: L.D F0.0(R1) ; F0 为向量元素, R1 为其初始地址

**ADD.D F4,F0,F2** ; **F2** 含有标量 **s**,完成向量与标量的加法

S.D F4,0(R1) ; 存储结果

DADDUI R1,R1,#-8 ; 指针递减 8 字节(因为是双字/DW)

BNE R1,R2,Loop ; 转移, 若 R1! =R2, R2 的值是预先计算好的

① 计算代码未作调度之前每次迭代所需的时钟周期数;

② 使用循环展开(loop unrolling)方法将上述循环体展开 3 次。设 R1 的初值是 24 的倍数,寄存器不重用。试给出相应的 MIPS 代码,并计算每次迭代(未作调度)所需的时钟周期数;

③ 在②的基础上,试给出两种以上进一步加快循环程序执行速度的技术,并简述其原理。 为解决 RAW 冲突所需的延迟时间如下表所示:

| 产生结果的指令     | 使用结果的指令       | 时延(时钟周期) |
|-------------|---------------|----------|
| FP ALU op   | 另一个 FP ALU op | 3        |
| FP ALU op   | Store double  | 2        |
| Load double | FP ALU op     | 1        |
| Load double | Store double  | 0        |
| DADDUI      | BNE           | 1        |
| BNE         |               | 1        |

八、(16 分) 计算机运行如下浮点运算程序,假设加法延迟 2 个时钟周期、乘法延迟 10 个时钟周期、除法延迟 40 个时钟周期,请分析分别采用 Tomasula 算法和硬件的前瞻执行,在 ADD.D F4, F0, F6 完成写结果时刻 保留站、ROB 项及状态寄存器的字段值与状态项。

L.D F0, 40(R1)

L.D F2, 30(R2)

ADD.D F4, F0, F6

DIV.D F8, F6, F2

SUB.D F10, F2, F6

MUL.D F12, F10, F0

ADD.D F2, F10, F0

S.D F2, 50(R3)