## 作业:数据转换器

某系统的电路如图蓝色框内所示,包括三个模块: data\_trans、

FIF064x8、data\_mod。其中:

• reset\_n: 低电平异步复位信号

• clk : 时钟信号

三个模块的连接关系如图所示。



## 模块: data\_trans

#### 某电路如图所示,其中:

• reset\_n: 低电平异步复位 信号

• start: 启动信号

• clk: 时钟信号,

• data\_in[7:0]:数据输入

• byt:字节有效的指示



电路复位结束后,当start信号为1时表示data\_in送来数据,为0时表示没有数据。当byt为1时表示data\_in的8位数据都是有效数据位,为0时表示只有[3:0]是有效数据位。这些有效数据位以8位方式从data\_o送出,当在data\_o输出有效数据时,置输出信号data\_en为1,否则为0。比如,以下以

16进制表示的8位数据,其中X表示无效的4位数:

输入数据:数据10是第一个数据

输出数据

87 X6 95 43 X2 10 =>

87 56 39 24 10



### 模块、FIFO



如图所示, FIF064x8是一个深度为64, 位宽为8的先进先出存储器。

当wr\_en为1时,在时钟clk上升沿将数据data\_in写入FIF0; 当rd\_en为1时将FIF0中的数据读出到data\_o。

当在FIFO中数据个数小于等于16时, empty为1, 停止读出FIFO数据, 直到 empty为0时重新开始读出。

当FIF0中数据个数大于等于48时,full为1。系统收到full信号时暂停数据写入,直到full为0时又重新开始写数据。

请使用SMIC双端口存储器S65NLLHS2PH64x8,建立此FIF0的Verilog模型。

# 模块: data\_mod



如图所示,当在FIFO中数据个数小于等于16时,empty为1,data\_mod模块则置信号rd为0,停止读出数据,直到empty为0时置信号rd为1,继续读出数据。data\_mod模块读出的8位数据data\_in[7:0],从低位开始以5位为一组,每个时钟周期输出一组,即第一个时钟周期输出data\_in[4:0]位,第二个周期输出下一个数据的[1:0]位和data\_in的[7:5]位,以此类推。当输出数据dmod[4:0]有效时,输出信号mod\_en为1,否则为0。

