## 2η Εργαστηριακή Εργασία Υλοποίηση Μονάδας Γενικού Ασύγχρονου Δέκτη Αποστολέα



Ον/μο: Γαρυφαλιά Γεωργιτζίκη

**AEM: 03218** 

Ημ/νία: 16/11/2022

### ΠΕΡΙΕΧΟΜΕΝΑ

| ПЕРІЛНФН                                                        | 2  |
|-----------------------------------------------------------------|----|
| ΕΙΣΑΓΩΓΗ                                                        | 2  |
| ΜΕΡΟΣ Α: ΕΛΕΓΚΤΗΣ BAUD RATE                                     | 3  |
| ΜΕΡΟΣ Β: ΥΛΟΠΟΙΗΣΗ UART ΑΠΟΣΤΟΛΕΑ (TRANSMITTER)                 | 7  |
| ΜΕΡΟΣ Γ: ΥΛΟΠΟΙΗΣΗ UART ΔΕΚΤΗ (RECEIVER)                        | 18 |
| ΜΕΡΟΣ Δ: ΥΛΟΠΟΙΗΣΗ UART ΑΠΟΣΤΟΛΕΑ – ΔΕΚΤΗ ΓΙΑ ΣΕΙΡΙΑΚΗ ΜΕΤΑΦΟΡΑ |    |
| ΔΕΔΟΜΕΝΩΝ                                                       | 27 |
| ΣΥΜΠΕΡΑΣΜΑΤΑ                                                    | 30 |

#### ΠΕΡΙΛΗΨΗ

Στην εργασία με τίτλο «Υλοποίηση Μονάδας Γενικού Ασύγχρονου Δέκτη Αποστολέα», θα δούμε την υλοποίηση της παραπάνω μονάδας με την χρήση του πρωτοκόλλου **UART** (Universal Asynchronous Receiver Transmitter). Η σειριακή επικοινωνία επιτυγχάνεται με έναν UART Αποστολέα και έναν UART Δέκτη. Η εργασία χωρίζεται σε τέσσερα μέρη, τα οποία είναι:

- 1. Μέρος Α: Ελεγκτής Baud Rate
- 2. <u>Μέρος Β</u>: Υλοποίηση UART Αποστολέα (Transmitter)
- 3. <u>Μέρος Γ</u>: Υλοποίηση UART Δέκτη (Receiver)
- 4. <u>Μέρος Δ</u>: Υλοποίηση UART Αποστολέα-Δέκτη για Σειριακή Μεταφορά Δεδομένων

#### ΕΙΣΑΓΩΓΗ

Ο στόχος στην εργασία αυτή είναι η δημιουργία ενός συστήματος σειριακής επικοινωνίας με βάση το πρωτόκολλο UART, το οποίο αποτελείται από έναν UART Αποστολέα που θα στέλνει τα δεδομένα και έναν UART Δέκτη που θα λαμβάνει τα δεδομένα. Η αλληλουχία ελέγχου που μεταφέρεται από την μία πλευρά στην άλλη είναι:

## 10101010(AA), 01010101(55), 11001100(CC) και 10001001(89)

Το UART είναι ένα πρωτόκολλο ασύγχρονης λήψης και μετάδοσης που χρησιμοποιείται για εφαρμογές σειριακής επικοινωνίας. Η ασύγχρονη επικοινωνία επιτυγχάνεται μέσω μιας ενσύρματης σύνδεσης ενός bit, όπου ο Αποστολέας την οδηγεί, και ο Δέκτης την δειγματοληπτεί και την εξετάζει.

#### ΜΕΡΟΣ Α: Ελεγκτής Baud Rate

Στο μέρος Α της εργασίας θα δούμε αναλυτικά πως υλοποιήθηκε ο **ελεγκτής Baud Rate.** Πιο συγκεκριμένα η λειτουργία του ελεγκτή αυτού είναι να ελέγξει την ταχύτητα (σε μονάδες Baud(bits/sec)) με την οποία επικοινωνεί ο Transmitter με τον Receiver. Έτσι η κάθε ταχύτητα επικοινωνίας του UART κωδικοποιείται από ένα σήμα 3-bit, το **BAUD\_SEL**, όπως φαίνεται στον παρακάτω πίνακα.

| BAUD_SEL | Baud Rate (bits/sec) |
|----------|----------------------|
| 0 0 0    | 300                  |
| 0 0 1    | 1200                 |
| 0 1 0    | 4800                 |
| 0 1 1    | 9600                 |
| 100      | 19200                |
| 101      | 38400                |
| 1 1 0    | 57600                |
| 111      | 115200               |

Για να υπολογίσουμε την περίοδο μετάδοσης κάθε ψηφίου από τον Transmitter χρησιμοποιήσαμε τον τύπο  $T=\frac{1}{BaudRate}$ . Ο UART Transmitter δειγματοληπτεί και εξετάζει με ρυθμό 16 φορές μεγαλύτερο από τον Receiver για μία συγκεκριμένη ταχύτητα. Στον παρακάτω πίνακα φαίνεται ο αριθμός κύκλων ρολογιού του Transmitter και του Receiver ώστε να λειτουργούν σε ένα συγκεκριμένο Baud Rate και υπολογίστηκαν από τον τύπο  $\frac{100\times10^6}{16\times BaudRATE}$  όπου  $100\times10^6$  είναι η συχνότητα 100MHz του ρολογιού της FPGA. Για λόγους ευκολίας έγινε στρογγυλοποίηση κατά ένα ψηφίο προς τα πάνω και στον πίνακα αναγράφεται και το σφάλμα της.

Κατά την διάρκεια της εργασίας παρατήρησα ότι η στρογγυλοποίηση προς τα πάνω μάλλον δεν είναι η βέλτιστη λύση καθώς όπως φαίνεται από τον πίνακα το σφάλμα στις περισσότερες περιπτώσεις είναι μεγαλύτερο του 0,5. Λύση σε αυτό θα ήταν η στρογγυλοποίηση να γίνει

είτε προς τα πάνω είτε προς τα κάτω ανάλογα με τον κοντινότερο ακέραιο, ή να γίνει στρογγυλοποίηση όλων προς τα κάτω. Ωστόσο, λόγω πίεσης χρόνου, στον πίνακα παρακάτω αλλά και στον κώδικα οι τιμές έχουν παραμείνει με στρογγυλοποίηση προς τα πάνω.

| Baud      | Transmitter | Error | Transmitter | Receiver  | Error  | Receiver |
|-----------|-------------|-------|-------------|-----------|--------|----------|
| Rate      | Clock       | Value | Clock       | Clock     | Value  | Clock    |
| (bits/sec | Cycles      |       | Cycles      | Cycles    |        | Cycles   |
| )         | (decimal)   |       | (binary)    | (decimal) |        | (binary) |
| 300       | 333.334     | 0,67  | 0101 0001   | 20.834    | 0,67   | 0101     |
|           |             |       | 0110 0001   |           |        | 0001     |
|           |             |       | 0110        |           |        | 0110     |
|           |             |       |             |           |        | 0010     |
| 1.200     | 83.334      | 0,67  | 0001 0100   | 5.209     | 0,67   | 0101     |
|           |             |       | 0101 1000   |           |        | 0010     |
|           |             |       | 0110        |           |        | 0000     |
|           |             |       |             |           |        | 1001     |
| 4.800     | 20.834      | 0,67  | 0101 0001   | 1.303     | 0,917  | 0101     |
|           |             |       | 0110 0010   |           |        | 0001     |
|           |             |       |             |           |        | 0111     |
| 9.600     | 10.417      | 0,34  | 0010 1000   | 652       | 0,9584 | 0010     |
|           |             |       | 1011 0001   |           |        | 1000     |
|           |             |       |             |           |        | 1100     |
| 19.200    | 5.209       | 0,67  | 0101 0010   | 326       | 0,48   | 0001     |
|           |             |       | 0000 1001   |           |        | 0100     |
|           |             |       |             |           |        | 0110     |
| 38.400    | 2.605       | 0,84  | 1010 0010   | 163       | 0,24   | 1010     |
|           |             |       | 1101        |           |        | 0011     |
| 57.600    | 1.737       | 0,89  | 0110 1100   | 109       | 0,49   | 0110     |
|           |             |       | 1001        |           |        | 1101     |
| 115.200   | 869         | 0,945 | 0011 0110   | 55        | 0,75   | 0011     |
|           |             |       | 0101        |           |        | 0111     |

# To dataflow του μέρους Α φαίνεται παρακάτω: DATAFLOW PART A



Όπως βλέπουμε, οι είσοδοι του **module baud\_controller**, είναι το ρολόι της FPGA **clk**, το **reset** και το **baud\_select** που είναι η 3-bit κωδικοποίηση που αναφέραμε παραπάνω, ενώ έξοδος είναι το σήμα **sample\_enable**, το οποίο, ανάλογα με το baud\_select, όταν γίνεται 1 δείχνει ότι ο μετρητής των κύκλων ρολογιού μέσα στο module έφτασε στην μέγιστη τιμή του. Ακολουθεί το αντίστοιχο τμήμα του κώδικα που υλοποιεί το παραπάνω:

```
/o counter tha metraei ta bits analoga me to baud select
always@(baud_select)
begin
    case(baud_select)
    //o counter lamvanei times me vasei to baud_rate apo ton typo

10^8/(16*baud_rate)
    baud_zero: max_count = 15'b101_0001_0110_0010;
    baud_one: max_count = 15'b001_0100_0101_1001;
    .
    .
    baud_seven: max_count = 15'b000_0000_0011_0111;
    endcase
end
```

```
//ylopoihsh counter gia thn katametrhsh kyklwn rologiou analoga me to baud rate
always@(posedge clk)
begin
  if(count == max_count)
  begin
```

```
count <= 15'b000_0000_0000_0000;
    sample_ENABLE <= 1'b1;
end
else
begin
    count <= count + 15'b000_0000_00001;
    sample_ENABLE <= 1'b0;
end
end</pre>
```

Σχετικά με το **testbench** του **baud\_controller**, η υλοποίηση του είναι αρκετά απλή καθώς τρέχει το **module baud\_controller** για ένα συγκεκριμένο **baud\_sel**, την φορά ανάλογα με το baud\_sel που δεν βρίσκεται σε σχόλια. Στην επόμενη εικόνα φαίνεται ότι για **baud\_sel** = **3'b000** δηλαδή **baud rate 300 bits/sec** το σήμα **sample\_ENABLE** γίνεται 1 την χρονική στιγμή 208.345 δηλαδή αφού έχει μετρήσει 20.834 κύκλους ρολογιού (20.834\*10ns(period)).



Παρακάτω, θα δούμε στα Testbench μια διαφορετική υλοποίηση για την εναλλαγή των baud\_rate που θα αλλάζουν αυτόματα ανάλογα με την τιμή ενός μετρητή.

#### ΜΕΡΟΣ Β: ΥΛΟΠΟΙΗΣΗ UART ΑΠΟΣΤΟΛΕΑ (TRANSMITTER)

Στόχος του UART Transmitter είναι να μεταφέρει το σύμβολο που πήρε από το σύστημα, στον Receiver, και να ενημερώνει το σύστημα εάν είναι διαθέσιμος να λάβει το επόμενο σύμβολο ή βρίσκεται σε κατάσταση μεταφοράς δεδομένων. Τα bits που μεταφέρει ο Transmitter είναι 11 σε αριθμό και αποτελούνται από: 1 start bit (το bit που σηματοδοτεί την έναρξη επικοινωνίας με τον Receiver), 8 data bit (τα bit από τα οποία αποτελείται το σύμβολο που μεταφέρεται), 1 parity bit (το bit που δείχνει αν το σύμβολο που στάλθηκε περιέχει άρτιο ή περιττό αριθμό άσσων και χρησιμεύει στην επαλήθευση σωστής επικοινωνίας), και 1 stop bit (το bit που σηματοδοτεί το τέλος της επικοινωνίας). Στην παρακάτω εικόνα φαίνονται τα σήματα που έχει ως εισόδους και εξόδους το module uart transmitter.



Το κάθε σήμα επιτελεί την εξής λειτουργία:

- **Tx\_EN**: Είναι το σήμα ενεργοποίησης του Transmitter και μένει ενεργό από το testbench όσο ο Transmitter είναι σε απλά σε ενεργή κατάσταση ή στέλνει δεδομένα.
- Tx\_WR: Σήμα που γίνεται 1 για ένα κύκλο και δείχνει ότι τα δεδομένα προς μεταφορά βρίσκονται στο Tx\_DATA. Επίσης σηματοδοτεί την αρχή της αποστολής των δεδομένων.
- Tx\_BUSY: Σήμα που στέλνεται από τον Transmitter στο σύστημα και σηματοδοτεί ότι ο Transmitter δεν είναι διαθέσιμος καθώς βρίσκεται σε κατάσταση αποστολής δεδομένων.

#### Επιπρόσθετα, έχουμε τα:

- **Tx\_DATA**: Ενημερώνεται από το testbench με τα δεδομένα προς μεταφορά.
- **TxD**: Έξοδος του Transmitter που περιέχει το bit προς μεταφορά στον Δέκτη.
- clk: Το ρολόι με βάση το οποίο εκτελείται η διαδικασία.
- **reset**: Σήμα για την επαναφορά του UART στην αρχική του κατάσταση.
- **baud\_select [3:0]**: Κωδικοποίηση 3 bit για το Baud\_rate με το οποίο θα γίνει η επικοινωνία.

Παρακάτω φαίνεται το dataflow του μέρους Β:



Όπως βλέπουμε, το module baud\_controller γίνεται instantiate μέσα στον transmitter ώστε το σήμα sample\_enable να ελέγχει την αποστολή των δεδομένων. Επιπρόσθετα, οι τρείς είσοδοι του transmitter clk, reset και baud\_select είναι επίσης είσοδοι στον baud\_controller.

Ο UART Transmitter χρησιμοποιεί μία **FSM Mealy**, 5 καταστάσεων.

Οι καταστάσεις είναι οι εξής:

1. Tx\_idle\_state: Ανενεργή κατάσταση του Transmitter.

- 2. Tx start bit state: Κατάσταση αποστολής του start bit
- 3. Tx\_data\_state: Κατάσταση αποστολής των bit του συμβόλου
- 4. Tx\_parity\_bit\_state: Κατάσταση αποστολής του parity bit
- 5. Tx\_stop\_bit\_state: Κατάσταση αποστολής του stop bit

Από το διάγραμμα της FSM παρακάτω, βλέπουμε ότι η FSM είναι Mealy καθώς η έξοδος εξαρτάται από την τρέχουσα κατάσταση αλλά και από το σήμα-είσοδο drive\_txd. Η επιλογή της Mealy FSM έγινε διότι για να ελέγξουμε τον ρυθμό δειγματοληψίας χρειαζόμαστε έναν sample\_counter που μετράει 16 Tx\_sample\_ENABLE από τον baud\_controller,και άρα χρειαζόμαστε ένα σήμα που να οδηγεί την FSM.



Η υλοποίηση της FSM έγινε με την χρήση δυο τμημάτων always, ένα ακολουθιακό και ένα συνδυαστικό.

Το ακολουθιακό τμήμα always που φαίνεται παρακάτω, για reset == 1 αρχικοποιεί την FSM στην κατάσταση Tx\_idle state, διαφορετικά αναθέτει στο CurrentState το NextState.

```
always@(posedge clk)
begin
   if(reset == 1)
   begin
       CurrentState <= Tx_idle_state;
   end
   else
   begin
       CurrentState <= NextState;
   end
end</pre>
```

Το συνδυαστικό τμήμα always κάθε φορά που αλλάζει τιμή το σήμα  $Tx_WR$  ή το σήμα drive\_txd ή ο data\_counter οδηγεί την FSM με βάση το CurrentState. Επίσης, ανάλογα με την κατάσταση στην οποία βρίσκεται η FSM δίνει στο σήμα  $Tx_BUSY$  τιμή 0 ή 1. O data\_counter μετράει ποιο bit του  $Tx_DATA[7:0]$  θα σταλθεί κάθε φορά στην έξοδο αρχίζοντας από το LSB και ο counter\_ones μετράει πόσους άσσους έχει κάθε σύμβολο ώστε να οδηγήσει κατάλληλα το parity bit (για περιττό αριθμό άσσων TxD = 1, διαφορετικά TxD = 0). Ακολουθεί το αντίστοιχο τμήμα always:

```
always@(Tx_WR or drive_txd or data_counter)
begin
    case(CurrentState)
            Tx_idle_state:
            begin
                Tx_BUSY = 1'b0;
                if(Tx_WR == 1'b1)
                begin
                    NextState = Tx_start_bit_state;
                    Tx BUSY = 1'b1;
                    TxD = 1'bx;
                end
                else
                begin
                    NextState = Tx_idle_state;
                    Tx BUSY = 1'b0;
                    TxD = 1'bx;
                end
```

```
end
            Tx start bit state://stelnei to start bit gia na ksekinisei h metafora
dedomenwn
            begin
                TxD = 1'b0;//start bit
                Tx_BUSY = 1'b1;//transmitter is busy
                if(drive_txd == 1)
                begin
                    NextState = Tx_data_state;
                end
                else
                begin
                    NextState = Tx_start_bit_state;
                end
            end
            Tx_data_state://stelnei ta data bit pros bit apo to LSB sto MSB
            begin
                data_state = 1'b1;
                TxD = Tx_DATA[data_counter];
                Tx_BUSY = 1'b1;//transmitter is busy
                if(drive_txd == 1 && data_counter == 3'b111)
                begin
                    data_state = 1'b0;
                    NextState = Tx_parity_bit_state;
                    if(TxD == 1'b1) //counter gia thn katametrhsh twn asswn tou
symvolou
                    begin
                        counter_ones = counter_ones + 4'b0001;
                    end
                else if(drive_txd == 1 && data_counter < 3'b111)</pre>
                begin
                    data_state = 1'b0;
                    NextState = Tx_data_state;
                    if(TxD == 1'b1) //counter gia thn katametrhsh twn asswn tou
symvolou
                    begin
                       counter_ones = counter_ones + 4'b0001;
                    end
                end
                else
                begin
                    NextState = Tx_data_state;
                end
            end
```

```
Tx_parity_bit_state://stelnei to parity bit
                Tx_BUSY = 1'b1;//transmitter is busy
                if(counter_ones[0] == 1'b1) //sinthiki gia na doume an to symvolo
exei peritto h zygo arithmo asswn
                begin
                    TxD = 1'b1;//parity bit == 1 tote perittos arithmos asswn
                end
                else
                begin
                    TxD = 1'b0;//parity bit == 0 tote zygos arithmos asswn
                end
                if(drive txd == 1)
                begin
                    NextState = Tx_stop_bit_state;
                end
                else
                begin
                    NextState = Tx_parity_bit_state;
                end
            end
            Tx_stop_bit_state://stelnei to stop bit kai deixnei tin liksi tis
metaforaw dedwmenwn
            begin
                TxD = 1'b1;//stop bit
                Tx_BUSY = 1'b1;//transmitter is busy
                if(drive_txd == 1)
                begin
                    counter_ones = 4'b0000;
                    NextState = Tx_idle_state;
                end
                else
                begin
                    NextState = Tx_stop_bit_state;
                end
            end
            default:
            begin
                TxD = 1'bx;
                NextState = Tx_idle_state;
            end
        endcase
end
```

Το σήμα drive\_txd οδηγείται από τον sample\_counter στην παρακάτω always, ο οποίος μετράει 16 Tx\_sample\_enable από τον baud\_controller ώστε στο μέρος Γ ο Receiver να δειγματοληπτεί με ρυθμό 16 φορές μεγαλύτερο από τον Transmitter.

```
always@(posedge clk)
begin
    if(reset == 1)
    begin
        sample counter <= 4'b0000;</pre>
    else if(Tx sample ENABLE == 1'b1 && Tx BUSY == 1'b1 && Tx EN == 1'b1)
    begin
        sample_counter <= sample_counter + 4'b0001;</pre>
    end
end
always@(sample_counter)
begin
    if(sample_counter == 4'b1111)
    begin
        drive_txd = 1'b1;
    end
    else
    begin
        drive_txd = 1'b0;
    end
end
```

Για παράδειγμα, στην παρακάτω εικόνα, βλέπουμε ότι ο sample\_counter μετράει από το 0 έως το 15 και στέλνει το ίδιο bit σε αυτό τον χρόνο.

Εδώ συγκεκριμένα, για το σύμβολο ΑΑ με κωδικοποίηση 8'b10101010, στέλνει αρχικά το start bit = 0, μετά το  $Tx_data[0] = 0$ ,  $Tx_data[1] = 1$ ,...,  $Tx_data[7] = 1$  από το LSB στο MSB, το parity bit = 0 και το stop bit = 1.



Ακολουθεί εικόνα από την αποστολή και των τεσσάρων συμβόλων (ΑΑ, 55, CC, 89):



Κατά την αποστολή ενός συμβόλου το σήμα Tx\_BUSY παραμένει 1 και πέφτει μόνο όταν έχει τελειώσει η αποστολή του συγκεκριμένου συμβόλου. Αντίθετα, το Tx\_WR σηκώνεται μόνο για έναν κύκλο, αφού τα δεδομένα ενός συμβόλου έχουν περαστεί στο Tx\_DATA και είναι έτοιμα προς αποστολή.

Παρακάτω φαίνεται και η αποστολή των δεδομένων για όλα τα baud rate:



Όσον αφορά την επαλήθευση της υλοποίησης, το testbench δίνει στον baud\_controller το Baud rate με το οποίο θα στείλει τα δεδομένα ο Transmitter μέσω της 3-bit κωδικοποίησης baud\_sel και στην συνέχεια αφού έχει ενεργοποιηθεί ο αποστολέας (ενεργοποιείται μέσα σε initial block στο testbench) και δεν βρίσκεται σε κατάσταση αποστολής δεδομένων ( $Tx_en = 1 \text{ και } Tx_busy = 0 \text{ })$ , γράφει τα bits του συμβόλου στο  $Tx_data$ , «σηκώνει» το σήμα  $Tx_v$  για έναν κύκλο και προχωράει στο επόμενο σύμβολο προς αποστολή.

```
always@(posedge clk)
begin
    if(Tx_en == 1'b1 && Tx_busy == 1'b0 )
    begin
         case(symbol)
             s_AA: Tx_data <= char_AA;</pre>
             s_55: Tx_data <= char_55;</pre>
             s_CC: Tx_data <= char_CC;</pre>
             s_89: Tx_data <= char_89;</pre>
             default: Tx_data <= 8'b000000000;</pre>
         endcase
         Tx_wr <= 1'b1;
         #(`period)Tx_wr <= 1'b0;</pre>
         if(symbol == s_89)
         begin
             symbol <= 3'b100;</pre>
         end
         else
         begin
             symbol <= symbol + 3'b001;</pre>
         end
    end
    else if(Tx_busy == 1'b1)
    begin
         Tx_en <= 1'b1;
    end
end
```

Για να αλλάξει ο baud\_controller το baud\_rate, αφού έχουν μεταδοθεί όλα τα δεδομένα (AA, 55, CC, 89), μέτρησα από τις κυματομορφές τους χρόνους που κάνει να σταλθεί ένα πακέτο για κάθε ένα από τα 8

διαφορετικά baud rate, τους μετέτρεψα σε κύκλους ρολογιού και υλοποίησα έναν μετρητή που μετράει αυτούς του κύκλους και δίνει το επόμενο baud\_rate την κατάλληλη στιγμή.

```
always@(posedge clk)
begin
 else if(Tx en == 1'b1)
 begin
   end
end
always@(baud_counter)
begin
 case(baud_counter)
 baud_one:
   begin
     baud_sel = 3'b001;
   end
  endcase
```

Τέλος η always που υλοποιεί το ρολόι φαίνεται παρακάτω και έχει χρησιμοποιηθεί σε όλα τα υπόλοιπα testbench.

```
always
begin
    #(`period/2)clk = ~clk;
end
```

Κατά την υλοποίηση της FSM υπήρξε ένα πρόβλημα καθώς από το implementation φάνηκε να δημιουργείται 1 latch στο data\_counter, τον μετρητή για την θέση του bit στο σύμβολο προς μεταφορά. Δυστυχώς, ύστερα από κάποιες δοκιμές δεν κατάφερα να διορθώσω το πρόβλημα καθώς παρότι πρόσθεσα μία 'else' στον κώδικα για να καλύπτονται όλες οι περιπτώσεις δεν άλλαξε κάτι και το latch εξακολουθεί να εμφανίζεται

ως warning στο Vivado. Ωστόσο, ο Transmitter δουλεύει κανονικά και στέλνει τα σωστά δεδομένα στον επιθυμητό χρόνο ανάλογα το baud rate.

#### ΜΕΡΟΣ Γ: ΥΛΟΠΟΙΗΣΗ UART ΔΕΚΤΗ (RECEIVER)

Στο μέρος Γ της εργασίας μας ζητήθηκε η υλοποίηση ενός UART Δέκτη (Receiver) ο οποίος λαμβάνει τα δεδομένα που έχει στείλει ο Transmitter που περιγράψαμε προηγουμένως. Ο Receiver όπως προαναφέρθηκε, δειγματοληπτεί τα δεδομένα που λαμβάνει με ρυθμό 16 φορές μεγαλύτερο από ότι στέλνει ο Transmitter, δηλαδή λειτουργεί με ταχύτητα 16\*Baud Rate. Επιπλέον, ο Receiver ελέγχει εάν τα δεδομένα που έλαβε είναι σωστά προτού ολοκληρώσει την διαδικασία παραλαβής.



#### Οι είσοδοι του Receiver είναι:

- **Rx\_EN**: Σήμα ενεργοποίησης του Receiver.
- **RxD:** Μεταφέρει στον Receiver το bit που δέχτηκε από τον Transmitter..
- **baud\_select [3:0]**: Κωδικοποίηση 3 bit για το Baud\_rate με το οποίο θα γίνει η επικοινωνία.
- clk: Το ρολόι με βάση το οποίο εκτελείται η διαδικασία.
- reset: Σήμα για την επαναφορά του UART στην αρχική του κατάσταση.

#### Οι έξοδοι του Receiver είναι:

- **Rx\_DATA[7:0]:** Καταχωρητής 8 bit του σύμβολο που έλαβε ο Receiver.
- Rx\_VALID: Σήμα ότι ο Receiver έλαβε επιτυχώς το σύμβολο.

- **Rx\_PERROR:** Σηματοδοτεί ότι υπήρξε σφάλμα κατά την ισοτιμία των bit που στάλθηκαν με αυτά που έλαβε ο Receiver (parity bit), άρα τα δεδομένα δεν είναι σωστά και πρέπει να αγνοηθούν.
- **Rx\_FERROR:** Σηματοδοτεί λάθος κατά την λήψη του start bit ή του stop bit.

#### Το σχετικό dataflow:



Παρατηρούμε ότι, το module baud\_controller γίνεται instantiate μέσα στον receiver ώστε το σήμα sample\_enable να ελέγχει την παραλαβή των δεδομένων με τον κατάλληλο ρυθμό δειγματοληψίας. Ακόμη, οι τρείς είσοδοι του receiver clk, reset και baud\_select είναι επίσης είσοδοι στον baud controller.

Όσον αφορά την **FSM** του Receiver είναι και αυτή **Mealy**, αφού η έξοδος εξαρτάται από την τρέχουσα κατάσταση και την είσοδο, που σε αυτή την περίπτωση είναι το σήμα **drive\_rxdata** και το σήμα **check\_errors**. Το σήμα **drive\_rxdata** οδηγεί είτε στην επόμενη κατάσταση είτε στο επόμενο bit προς παραλαβή, ενώ το σήμα **check\_errors** ελέγχει για Parity Error ή Framing Error στο μέσον του κάθε bit.

Παρακάτω φαίνεται το διάγραμμα της FSM του Receiver:



Όπως βλέπουμε υπάρχουν 5 καταστάσεις οι οποίες είναι:

- 1. Rx\_idle\_state: Ανενεργή κατάσταση του Receiver
- 2. Rx\_start\_bit\_state: Κατάσταση παραλαβής και ελέγχου του start bit
- 3. Rx\_data\_state: Κατάσταση παραλαβής των bit του συμβόλου
- **4. Rx\_parity\_bit\_state**: Κατάσταση παραλαβής και ελέγχου του **parity bit**

#### 5. Tx\_stop\_bit\_state: Κατάσταση παραλαβής και ελέγχου του stop bit

Ο κώδικας υλοποίησης της FSM που παρατίθεται παρακάτω, αποτελείται από δύο τμήματα always, το πρώτο ακολουθιακής λογικής και το δεύτερο συνδυαστικής λογικής. Το ακολουθιακό τμήμα always για **reset** == 1 αρχικοποιεί την FSM στην κατάσταση Rx\_idle state, διαφορετικά δίνει στην FSM την επόμενη κατάσταση.

```
always@(posedge clk)
begin
    if(reset == 1)
    begin
        CurrentState <= Rx_idle_state;
    end
    else
    begin
        CurrentState <= NextState;
    end
end</pre>
```

Το συνδυαστικό τμήμα always εναλλάσσει τις 5 καταστάσεις της FSM ανάλογα με την είσοδο που δέχεται. Εάν η FSM βρίσκεται στο Rx\_start\_bit\_state ή Rx\_stop\_bit\_state και εντοπιστεί σφάλμα κατά την παραλαβή των αντίστοιχων bit, τότε σηκώνεται το σήμα **Rx\_FERROR** και η FSM οδηγείται στο Rx\_idle\_state. Επίσης αν εντοπιστεί σφάλμα **Rx\_PERROR** στην κατάσταση Rx\_parity\_bit\_state η FSM πάλι οδηγείται στο Rx\_idle\_state. Διαφορετικά, τα δεδομένα που παραλήφθηκαν οδηγούνται στο **Rx\_DATA**[7:0] και το σήμα **Rx\_VALID** 

γίνεται 1. Ακολουθεί το αντίστοιχο τμήμα always:

```
counter_ones = 4'b0000;
            end
            else
            begin
                NextState = Rx idle state;
                received_data = 7'b00000000;
            end
        end
        Rx_start_bit_state:
        begin
            Rx_VALID = 1'b0;
            if (check_errors == 1'b1 && RxD != 1'b0)//elegxos an einai swsto to
start bit
            begin
                Rx FERROR = 1'b1; //lathos sto start bit
                NextState = Rx_idle_state;
            end
            else if(drive_rxdata == 1'b1)
            begin
                NextState = Rx_data_state;
                Rx_FERROR = 1'b0;
            end
            else
            begin
              NextState = Rx_start_bit_state;
              Rx_FERROR = 1'b0;
            end
        end
        Rx_data_state:
        begin
            data_state = 1'b1;
            Rx_VALID = 1'b0;
            if(sample_counter == 4'b0001)
            begin
                received_data[DATA_counter] = RxD;
            end
            if(check_errors == 1'b1 && received_data[DATA_counter] != RxD)//elegxos
sto meson tou bit an einai swsto
            begin
                data_state = 1'b0;
                NextState = Rx_idle_state;
            end
            else if(drive_rxdata == 1'b1 && DATA_counter < 3'b111) //paei sto</pre>
epomeno bit
            begin
                data_state = 1'b0;
```

```
if(received_data[DATA_counter] == 1'b1) //counter gia thn
katametrhsh twn asswn tou symvolou
                begin
                    counter_ones = counter_ones + 4'b0001;
                NextState = Rx_data_state;
            else if(drive_rxdata == 1'b1 && DATA_counter == 3'b111) //paei sto
epomeno state
            begin
                data_state = 1'b0;
                if(received_data[DATA_counter] == 1'b1) //counter gia thn
katametrhsh twn asswn tou symvolou
                begin
                    counter ones = counter ones + 4'b0001;
                end
                NextState = Rx_parity_bit_state;
            end
            else //deigmatoleiptei ksana to idio mexri == 16
            begin
                NextState = Rx_data_state;
            end
        end
        Rx_parity_bit_state:
        begin
            Rx_VALID = 1'b0;
            if (check_errors == 1'b1 && RxD != counter_ones[0])//elegxos an einai
swsto to parity bit
            begin
                Rx_PERROR = 1'b1; //lathos sto parity bit
                NextState = Rx_idle_state;
            end
            else if(drive_rxdata == 1'b1)
            begin
                Rx_PERROR = 1'b0;
                NextState = Rx_stop_bit_state;
            end
            else
            begin
                Rx_PERROR = 1'b0;
                NextState = Rx_parity_bit_state;
            end
        end
        Rx_stop_bit_state:
        begin
```

```
if (check_errors == 1'b1 && RxD != 1'b1)//elegxos an einai swsto to stop
bit
            begin
                Rx_FERROR = 1'b1; //lathos sto stop bit
                Rx VALID = 1'b0;
                NextState = Rx_idle_state;
            end
            else if(drive_rxdata == 1'b1)
            begin
                Rx_FERROR = 1'b0;
                NextState = Rx_idle_state;
                Rx VALID = 1'b1; //epityxia
                Rx DATA = received data;
                received_data = 7'b00000000;
            end
            else
            begin
                Rx_FERROR = 1'b0;
                NextState = Rx_stop_bit_state;
            end
        end
        default:
        begin
            Rx_DATA = 7'b00000000;
            NextState = Rx idle state;
        end
    endcase
end
```

Σχετικά με τα **Rx\_PERROR** και **Rx\_FERROR**, η σωστή λειτουργία τους επιβεβαιώθηκε όταν κατά την υλοποίηση του Receiver υπήρχε λάθος κατά την παραλαβή δεδομένων και εμφανιζόταν είτε **Rx\_PERROR** είτε **Rx\_FERROR**. Ωστόσο, δεν αποθήκευσα κάποιο σχετικό ελαττωματικό κομμάτι κώδικα για να το υποβάλλω μαζί με την υπόλοιπη καθώς δεν σκέφτηκα ότι είναι αναγκαίο.

Για το testbench του Receiver χρησιμοποιήθηκε η ίδια δομή για να αλλάξει ο baud\_controller το baud\_rate, με έναν μετρητή που μετράει τους κύκλους που κάνει να σταλθεί ένα σύμβολο ανάλογα με το baud rate και δίνει το επόμενο baud rate την κατάλληλη στιγμή. Η διαφορά είναι ότι τώρα το testbench μιμείται τον Transmitter, και στέλνει τα σύμβολα προς

μεταφορά όπως θα τα έστελνε αυτός. Γι αυτό το λόγο έχει υλοποιηθεί ένας **counter** που μετράει τους κύκλους ρολογιού που χρειάζεται κάθε σύμβολο για να σταλθεί και μέσα από μία case στέλνει το αντίστοιχο σύμβολο (AA, 55, CC, 89).

```
always@(counter)
   begin
        case(counter)
            10'b00 0000 0000: begin //0 kykloi
                            message = message AA;
                            new_mes = 1'b1;
                            end
            10'b00 1011 0000: begin// 16*11 = 176 kykloi
                            message = message_55;
                            new_mes = 1'b1;
                            end
            10'b01_0110_0000: begin// 2*16*11 = 352 kykloi
                            message = message_CC;
                            new mes = 1'b1;
                            end
            10'b10_0001_0000: begin// 3*16*11 = 528 kykloi
                            message = message_89;
                            new_mes = 1'b1;
            default: new_mes = 1'b0;
        endcase
    end
```

Τέλος, σε ένα άλλο always block, ο **counter** που προαναφέραμε γίνεται modulo με το 16 ώστε κάθε φορά που το υπόλοιπο θα είναι 0 (άρα ο counter θα είναι πολλαπλάσιο του 16), θα γίνονται right shift κατά ένα τα bit του συμβόλου και θα στέλνονται στο **rxd**.

```
end
else
begin
    rxd = message[0];
end
end
```

Παρακάτω ακολουθεί εικόνα κατά την παραλαβή όλων των δεδομένων και για τα 8 διαφορετικά baud rate. Παρατηρούμε ότι μέχρι να ληφθεί ολόκληρο το σύμβολο, το **rx\_data** παραμένει αρχικοποιημένο σε 0, και παίρνει τιμή μόλις παραλάβει και το stop\_bit όπου σηκώνει και το σήμα Rx\_VALID μέχρι να επιστρέψει ξανά στο Rx\_idle\_state.



## ΜΕΡΟΣ Δ: Υλοποίηση UART Αποστολέα-Δέκτη για Σειριακή Μεταφορά Δεδομένων

Στο τελευταίο μέρος της εργασίας στόχος είναι η κατάλληλη ένωση του Transmitter και του Receiver σε κανάλι UART για την επίτευξη της επικοινωνίας τους και την μεταφορά δεδομένων. Παρακάτω φαίνεται το dataflow που περιγράφει το module uart το οποίο είναι το top module της υλοποίησης.



Όπως βλέπουμε τα δύο module uart\_transmitter και uart\_receiver ενώνονται μέσω της εξόδου TxD του πρώτου και της εισόδου RxD του δεύτερου. Κατά αυτόν τον τρόπο το σύμβολο που λαμβάνει ο Transmitter από το testbench στέλνεται ο λαμβάνεται στον Receiver ο οποίος το δειγματοληπτεί και το βγάζει στην έξοδο Rx\_DATA μαζί με το σήμα Rx\_VALID. Η συνένωση αυτή σε κώδικα φαίνεται παρακάτω:

```
uart_transmitter uart_transmitter_inst(.reset(reset), .clk(clk), .Tx_DATA(Tx_data),
.baud_select(baud_sel), .Tx_WR(Tx_wr), .Tx_EN(Tx_en), .TxD(Tx_D),
.Tx_BUSY(Tx_busy));
```

```
uart_receiver uart_receiver_inst(.reset(reset), .clk(clk), .baud_select(baud_sel),
.Rx_EN(rx_en), .RxD(Tx_D), .Rx_DATA(rx_data), .Rx_FERROR(rx_ferror),
.Rx_PERROR(rx_perror), .Rx_VALID(rx_valid));
```

Για την υλοποίηση του testbench χρησιμοποιήθηκε ένας **baud\_counter** που όπως και προηγουμένως εναλλάσσει τα baud rate και ένα always block κατά το οποίο όταν **tx\_en** = 1 και **tx\_busy** = 0 αλλάζει το σύμβολο προς μεταφορά και πάει στο επόμενο.

```
always@(posedge clk)
begin
    if(tx_en == 1'b1 && tx_busy == 1'b0 )
    begin
        case(symbol)
             s_AA: tx_data <= char_AA;</pre>
             s 55: tx data <= char 55;
             s_CC: tx_data <= char_CC;</pre>
             s_89: tx_data <= char_89;</pre>
             default: begin
                      tx data <= 8'b00000000;
                      tx_en <= 1'b0;
                      rx_en <= 1'b0;
                      end
        endcase
        tx wr <= 1'b1;
        #(`period)tx_wr <= 1'b0;</pre>
        if(symbol == s_89 && baud_sel == 3'b111)
        begin
             symbol <= 3'b100;</pre>
        else if(symbol == s_89 && baud_sel < 3'b111)</pre>
             symbol <= 3'b000;</pre>
        end
        else
        begin
             symbol <= symbol + 3'b001;</pre>
        end
    else if(tx_busy == 1'b1)
    begin
        tx en <= 1'b1;
```

end end

Παρακάτω βλέπουμε ότι την στιγμή έχουν σταλθεί όλα τα bits ενός συμβόλου από το **tx\_data** αυτό μεταφέρετε στο **rx\_data**.



#### ΣΥΜΠΕΡΑΣΜΑΤΑ

Συνοψίζοντας θεωρώ πως η δυσκολία της εργασίας έγκειται κυρίως στην υλοποίηση της δειγματοληψίας από τον Transmitter και τον Receiver, και στον συγχρονισμό αυτών των δύο. Επιπρόσθετα, αρκετές δυσκολίες εμφανίστηκαν κατά την υλοποίηση του Testbench για τον Receiver καθώς έπρεπε να μιμείται τον Transmitter και ήταν κάτι ασυνήθιστο για εμάς σε Testbench. Επιπλέον, κατά την εργαστηριακή εξέταση διαπιστώθηκε ότι υπήρχε ένα latch, που παρόλο που δεν επηρέαζε το Simulation και όλα έτρεχαν σωστά, δεν θα έπρεπε να υπάρχει αλλά δυστυχώς δεν διορθώθηκε επιτυχώς. Ωστόσο η υλοποίηση Μονάδας Γενικού Ασύγχρονου Δέκτη Αποστολέα έγινε επιτυχώς με τα δεδομένα να μεταφέρονται από τον Transmitter στον Receiver αναλλοίωτα και ήταν μια αρκετά ενδιαφέρουσα και ιδιαίτερη εργασία.