### 特点:

240MHz 的最大采样速度

三路 10 位 D/A 转换器

**SFDR** 

当时钟频率为 50MHZ;输出为 1MHZ 时,-70dB 当时钟频率为 140MHZ;输出为 40HMZ 时,-53dB

与 RS-343A/RS-170 接口输出兼容

DA 转换器的输出电流范围为: 2mA 到 26mA

TTL 兼容输入

内部基准参考电压为:1.23V

单电源+5V/+3.3V 工作

48 脚 LQFP 封装

低功耗(3V时最小值为30mW)

低功耗的静态模式(3V时典型值为6mW)

工业温度范围 (-40°C 到+85)

### 描述:

CS7123 是一个三路高速、数模转换器的单片集成电路。它包括三路高速、 10 位输入的视频 DA 转换器、标准的 TTL 输入 和互补输出高阻抗的模拟输出电流源。它有三路独立的 10 位输入端口,可以在单电源 5V 下工作,也可以在单电源 3.3V 下工作。CS7123 还有附加的两

个视频控制信号:1:复合 $\overline{SYNC}$ (同步信号)2: $\overline{BLANK}$ (黑电平)

CS7123 也有一个待电模式。CS7123 由 5VCMOS 工艺制造、单片 CMOS 结构确保了低功耗的性能。CS7123 为 48 脚 LQFP 封装。

## 主要应用:

数字视频系统(<u>1600x1200@100HZ</u>)、高分辨率的彩色图片、数字射频调制、图像 处理、仪器、视频信号再现。

# 原理框图:





图 2 CS7123 管脚图



图 3 CS7123 外形图

## 1. 引脚定义

| 引脚端号  | 符号     | 名称      | 注释                                           |
|-------|--------|---------|----------------------------------------------|
|       | G0-G9  | 绿色像素数据输 | (TTL 兼容), 像素数据在时钟上升沿被锁存。                     |
| 1-10  |        | 入端      | G0 是最低数据有效位。不用的像素位应该与                        |
|       |        |         | PCB 的电源面或地面相连。                               |
|       | DIANIZ | 灰电平控制端、 | (TTL 兼容)为低时,使模拟输出IOR、IOB、                    |
| 11    | BLANK  |         | IOG 为灰电平级 ,与 R0-R9、G1-G9、B0-B9               |
|       |        |         | 的输入无关,它在时钟上升沿被锁存。                            |
|       | CWNC   |         | (TTL 兼容)为低时,输出将关掉40IRE的电                     |
|       | SYNC   |         | 流,此电流与内部的 IOG 输出相连。由于此端                      |
|       |        |         | 与其它控制端和输入数据信息无关,因此只需                         |
| 12    |        | 同步信号控制端 | 在灰电平间隔期间断定。它在时钟上升沿被锁                         |
|       |        |         | 存。如果此端信息在绿色(green)通道不需要,                     |
|       |        |         | 那么 <u>SYNC</u> 应该与逻辑 0 相连。                   |
| 13    | VAA    | 模拟电源端   | 5V±5%。整个芯片的 VAA 必须相连。                        |
|       |        | 蓝色像素数据输 | (TTL 兼容), 像素数据在时钟上升沿被锁存。                     |
| 14-23 | B0-B9  | 入端      | B0 是最低数据有效位。不用的像素位应该与                        |
|       |        |         | PCB 的电源面或者地面相连                               |
|       |        |         |                                              |
|       |        |         | #3 t/L \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |
| 24    | CLOCK  | 时钟输入端   | 和 BLANK 。通俗地讲:它是视频系统的像素                      |
|       |        |         | 时钟速度。时钟由专门的 TTL 缓冲器驱动。                       |

| 25, 26 | GND              | 地              | 芯片所有的地必须相连                                                |
|--------|------------------|----------------|-----------------------------------------------------------|
| 27     |                  | 蓝色通道的电流        | RGB 视频输出能够直接把 RS-343 和 RS-170 的                           |
|        | IOB              | 反向输出端          | 视频信号驱动进入到双端 75Ω的负载。如果互                                    |
|        |                  |                | 补输出不需要,此端应与地相连。                                           |
| 28     | IOB              | 蓝色通道的电流        | 高输出阻抗电流源,能够直接驱动双端并联75Ω                                    |
|        |                  | 正向输出端          | 的铜轴电缆。                                                    |
| 29、30  | VAA              | 模拟电源           | 5V±5%。整个芯片的 VAA 必须相连                                      |
| 31     | $\overline{IOG}$ | 绿色通道的电流        | RGB 视频输出能够直接把 RS-343 和 RS-170 的                           |
|        | 100              | 反向输出端          | 视频信号驱动进入到双端并联 75Ω的负载。如                                    |
|        |                  |                | 果互补输出不需要,此端应与地相连。                                         |
| 32     | IOG              | 绿色通道的电流        | 高输出阻抗电流源,能够直接驱动双端并联                                       |
|        |                  | 正向输出端          | 75Ω的铜轴电缆                                                  |
| 33     | $\overline{IOR}$ | 红色通道的电流        | RGB 视频输出能够直接把 RS-343 和 RS-170 的                           |
|        | IOK              | 反向输出端          | 视频信号驱动进入到双端并联 75Ω的负载。如                                    |
|        |                  |                | 果互补输出不需要,此端应与地相连。                                         |
| 34     | IOR              | 红色通道的电流        | 高输出阻抗电流源,能够直接驱动双端并联                                       |
|        |                  | 同向输出端          | 75Ω的铜轴电缆                                                  |
| 35     | COMP             | 补偿端            | 用于内部参考运放的补偿。0.1u 的陶瓷电容连                                   |
|        |                  |                | 在 COMP 与 VAA                                              |
| 36     | $V_{REF}$        | 基准输出端          | 用于电压参考的输入或者电压参考输出                                         |
|        | v REF            |                | (1.235)                                                   |
| 37     | $R_{SET}$        |                | 此端与地之间接一个电阻,此电阻控制视频信                                      |
|        | T-SE1            |                | 号的满幅度。 $_{R_{SET}}$ 和 $IOG$ 满刻度输出电流之间                     |
|        |                  |                | 的关系为:                                                     |
|        |                  | 电阻设定端          | $R_{SET} = 11.445 \times V_{REF}(V) / IOG(mA)$ (有同步       |
|        |                  | O I I W NE AND | 信号时)                                                      |
|        |                  |                | R <sub>SET</sub> 和 IOR, IOB 满刻度输出电流之间的关系                  |
|        |                  |                | 为: $IOR, IOB = 7.992 \times V_{REF}(V) / R_{SET}(\Omega)$ |
| 38     | <del>PSAVE</del> | 节能模式控制端        | 当此脚有效时,可以节能                                               |
| 39-40  | R0-R9            | <br>红色通道像素数    |                                                           |
| 37-40  | No Ro            | 据输入端           |                                                           |
|        |                  | 1 カル ての ファルル   | PCB 的电源或者地相连                                              |
|        | <u> </u>         |                | TOP BY DIMM H. DIHM                                       |

## 2. 电特性:

5V 静态参数 (  $V\!AA=+5V\pm5\%, V_{REF}=1.235V, R_{SET}=560\Omega, C_L=10uF$  , 没有特别说明 , 所以的参数

## 都是指最大温度到最小温度 $T_{MIN}$ to $T_{MAX}$ ,最大温度 $T_{J}=110$ )

| 参数            |                                            | 最小值    | 典型值    | 最大值    | 单位   | 测试条件                                   |
|---------------|--------------------------------------------|--------|--------|--------|------|----------------------------------------|
| 静             | 分辨率(每个 DA)                                 |        | 10     | 1      | Bits |                                        |
| 态性            | 积分非线性误差(INL)                               | -1     | ± 0.4  | +1     | LSB  | 单调性保证                                  |
| 能             | 差分非线性误差(DNL)                               | -1     | ± 0.25 | +1     | LSB  |                                        |
|               | 输入高电平( $V_{{\scriptscriptstyle IH}}$ )     | 2      |        |        | V    |                                        |
| 数<br>字        | 输入低电平( $V_{IL}$ )                          |        |        | 0.8    | V    | $V_{{\scriptscriptstyle I\!N}}=0.0V$ 或 |
| 控<br>制        | 输入电流( $V_{\scriptscriptstyle IN}$ )        | -1     |        | +1     | uA   | $V_{IN} = V_{DD}$                      |
| 输             | PSAVE 下拉电流                                 |        | 20     |        | uA   |                                        |
| λ             | 输入电容, $C_{{\scriptscriptstyle I\!N}}$      |        | 10     |        | pF   |                                        |
|               | 输出电流                                       | 2.0    |        | 26.5   | mA   | 绿色 DAC ,<br>Sync=High                  |
| 模             | 输出电流                                       | 2.0    |        | 18.5   | mA   | R/G/B<br>DAC,Sync=Low                  |
| 拟             | DAC 与 DAC 之间的匹配度                           |        | 1.0    | 5      | %    |                                        |
| 输入            | 输入电压余度, $V_{oc}$                           | 0      |        | +1.4   | V    |                                        |
|               | 输出阻抗 , $R_{OUT}$                           |        | 100    |        | ΚΩ   |                                        |
|               | 输出电容, $C_{\it OUT}$                        |        | 10     |        | pF   | $I_{OUT} = 0mA$                        |
|               | 失调误差                                       | -0.025 |        | +0.025 | %FSR | DAC Output=0<br>测试                     |
|               | 增益误差                                       | -5.0   |        | +5.0   | %FSR | FSR=17.62mA                            |
| 电压和外          | 参考范围输出阻抗, $V_{\scriptscriptstyle REF}$ (内部 | 1.12   | 1.235  | 1.35   | V    |                                        |
| ብዛ <i>ን</i> ቦ | 数字电源电流                                     |        | 3.4    | 9      | mA   | $f_{CLK} = 50MH_Z$                     |
| 功<br>耗        | 数字电源电流                                     |        | 10.5   | 15     | mA   | $f_{CLK} = 140MH_Z$                    |
|               | 数字电源电流                                     |        | 18     | 25     | mA   | $f_{CLK} = 240MH_Z$                    |

| 模拟电源电流 | 67  | 72  | mA | $R_{SET} = 560\Omega$             |
|--------|-----|-----|----|-----------------------------------|
| 模拟电源电流 | 8   |     | mA | $R_{SET} = 4933\Omega$            |
| 节能电流   | 2.1 | 5.0 | mA | PSAVE=Low, 数字和                    |
|        |     |     |    | 控制输入为 $V_{\scriptscriptstyle DD}$ |
| 电源抑制比  | 0.1 | 0.5 | %% |                                   |

5V 动态参数(  $V\!AA=+5V\pm5\%$  ,  $V_{REF}=1.235V$  ,  $R_{SET}=560\Omega$  ,  $C_L=10uF$  ,没有特别说明,所以的参数都是指最大温度到最小温度  $T_{MIN}$  to  $T_{MAX}$  ,最大温度  $T_J=110$  )

| 参数                                                            | 最小值 | 典型值 | 最大值 | 单位  |
|---------------------------------------------------------------|-----|-----|-----|-----|
| 交流线性度                                                         |     |     |     |     |
| 无失真动态范围 ( SFDR ) 到奈奎斯特频率                                      |     |     |     |     |
| 单端输出                                                          |     |     |     |     |
| $f_{\it CLK} = 50MH_{\it Z}$ ; $f_{\it OUT} = 1.00MH_{\it Z}$ |     | 67  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 2.51MH_Z$                     |     | 67  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 5.04MH_Z$                     |     | 63  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 20.2MH_Z$                     |     | 55  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 2.51MH_Z$                    |     | 62  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 5.04MH_Z$                    |     | 60  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 20.2MH_Z$                    |     | 54  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 40.4MH_Z$                    |     | 48  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 2.51MH_Z$                    |     | 57  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 5.04MH_Z$                    |     | 58  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 20.2MH_Z$                    |     | 52  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 40.4MH_Z$                    |     | 41  |     | dBc |

| 70 | dBc                                             |
|----|-------------------------------------------------|
| 70 | dBc                                             |
| 65 | dBc                                             |
| 54 | dBc                                             |
| 67 | dBc                                             |
| 63 | dBc                                             |
| 58 | dBc                                             |
| 52 | dBc                                             |
| 62 | dBc                                             |
| 61 | dBc                                             |
| 55 | dBc                                             |
| 53 | dBc                                             |
|    |                                                 |
|    |                                                 |
| 77 | dBc                                             |
| 73 | dBc                                             |
| 64 | dBc                                             |
|    |                                                 |
| 74 | dBc                                             |
| 73 | dBc                                             |
| 60 | dBc                                             |
|    | 70 65 54 67 63 58 52 62 61 55 53 77 73 64 74 73 |

| 整个谐波失真(THD)                                                                                                                                       |    |     |
|---------------------------------------------------------------------------------------------------------------------------------------------------|----|-----|
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 1.00MH_Z$ $T_A = +25$                                                                                             | 66 | dBc |
| $f_{\mathit{CLK}} = 50 MH_{\mathit{Z}} \; ; f_{\mathit{OUT}} = 1.00 MH_{\mathit{Z}} \; ; T_{\mathit{MIN}} \; \; \text{to} \; \; T_{\mathit{MAX}}$ | 65 | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 2.00MH_Z$                                                                                                         | 64 | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 2.00MH_Z$                                                                                                        | 63 | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 2.00MH_Z$                                                                                                        | 55 | dBc |
| DAC 性能                                                                                                                                            |    |     |
| 抖动脉冲                                                                                                                                              | 10 | pVs |
| DACu 交扰 ( crosstalk )                                                                                                                             | 23 | dB  |
| 数据馈通                                                                                                                                              | 22 | dB  |
| 时钟馈通                                                                                                                                              | 33 | dB  |

5V 时序图:(  $VAA=+5V\pm5\%$  ,  $V_{REF}=1.235V$  ,  $R_{SET}=560\Omega$  ,  $C_L=10uF$  ,没有特别说明,所以的参数都是指最大温度到最小温度  $T_{MIN}$  to  $T_{MAX}$  ,最大温度  $T_J=110$  )

| 参数值                    | 最小  | 典型  | 最大  | 单位  | 条件           |
|------------------------|-----|-----|-----|-----|--------------|
| 模拟输出延时, $t_6$          |     | 5.5 |     | ns  |              |
| 模拟输出上升/下降沿时间, $t_7^4$  |     | 1.0 |     | ns  |              |
| 模拟输出过渡时间, $t_8^5$      |     | 15  |     | ns  |              |
| 模拟输出跳变 $t_9^6$         |     | 1   | 2   | ns  |              |
| 时钟控制                   |     |     |     |     |              |
| $f_{\mathit{CLK}}^{7}$ | 0.5 |     | 50  | MHz | 50MHz Grade  |
| $f_{\it CLK}^{7}$      | 0.5 |     | 140 | MHz | 140MHz Grade |
| $f_{\it CLK}^{^7}$     | 0.5 |     | 240 | MHz | 240MHz Grade |

| 数据和控制建立 $t_1$                                   | 1.5   |      |     | ns    |                    |
|-------------------------------------------------|-------|------|-----|-------|--------------------|
| 数据和控制保持 $t_2$                                   | 2.5   |      |     | ns    |                    |
| 时钟脉宽高 $t_4$                                     | 1.875 | 1.1  |     | ns    | $f_{MAX} = 240MHz$ |
| 时钟脉宽高 $t_5$                                     | 1.875 | 1.25 |     | ns    | $f_{MAX} = 240MHz$ |
| 时钟脉宽高 $t_4$                                     | 2.85  |      |     | ns    | $f_{MAX} = 140MHz$ |
| 时钟脉宽高 $t_5$                                     | 2.85  |      |     | ns    | $f_{MAX} = 140MHz$ |
| 时钟脉宽高 $t_4$                                     | 8.0   |      |     | ns    | $f_{MAX} = 50MHz$  |
| 时钟脉宽高 $t_5$                                     | 8.0   |      |     | ns    | $f_{MAX} = 50MHz$  |
| Pipeline 延时, $t_{PD}^{\ \ 6}$                   | 1.0   | 1.0  | 1.0 | 时 钟周期 |                    |
| $\overline{\textit{PSAVE}}$ 上升沿时间, $t_{10}^{6}$ |       | 2    | 10  | ns    |                    |



图 1. 时序图

3.3V 静态参数(  $VAA=+5V\pm5\%$  ,  $V_{REF}=1.235V$  ,  $R_{SET}=560\Omega$  ,  $C_L=10uF$  ,没有特别说明,所以的参数都是指最大温度到最小温度  $T_{MIN}$  to  $T_{MAX}$  ,最大温度  $T_J=110$  )

| 参数 |              | 最小值 | 典型值   | 最大值 | 单位   | 测试条件  |
|----|--------------|-----|-------|-----|------|-------|
| 静  | 分辨率(每个 DA)   |     | 10    |     | Bits |       |
| 态性 | 积分非线性误差(INL) | -1  | ± 0.4 | +1  | LSB  | 单调性保证 |

| 性能     | 差分非线性误差(DNL)                               | -1     | ± 0.25 | +1     | LSB  |                                  |
|--------|--------------------------------------------|--------|--------|--------|------|----------------------------------|
|        | 输入高电平( $V_{_{I\!H}}$ )                     | 2      |        |        | V    |                                  |
| 数<br>字 | 输入低电平( $V_{IL}$ )                          |        |        | 0.8    | V    | $V_{IN}=0.0V$ 或                  |
| 控制     | 输入电流( $V_{\scriptscriptstyle IN}$ )        | -1     |        | +1     | uA   | $V_{IN} = V_{DD}$                |
| 输      | PSAVE 下拉电流                                 |        | 20     |        | uA   |                                  |
| 入      | 输入电容, $C_{{\scriptscriptstyle I\!N}}$      |        | 10     |        | pF   |                                  |
|        | 输出电流                                       | 2.0    |        | 26.5   | mA   | 绿色 DAC ,<br>Sync=High            |
|        | 输出电流                                       | 2.0    |        | 18.5   | mA   | R/G/B DAC,Sync=Low               |
| 模      | DAC 与 DAC 之间的匹配度                           |        | 1.0    | 5      | %    |                                  |
| 拟输     | 输入电压余度, $V_{oc}$                           | 0      |        | +1.4   | V    |                                  |
| 入      | 输出阻抗 , $R_{\scriptscriptstyle OUT}$        |        | 100    |        | ΚΩ   |                                  |
|        | 输出电容, $C_{\mathit{OUT}}$                   |        | 10     |        | pF   | $I_{OUT} = 0mA$                  |
|        | 失调误差                                       | -0.025 |        | +0.025 | %FSR | DAC Output=0 测试                  |
|        | 增益误差                                       | -5.0   |        | +5.0   | %FSR | FSR=17.62mA                      |
| 电压     | 参考范围输出阻抗, $V_{\scriptscriptstyle REF}$ (内部 | 1.12   | 1.235  | 1.35   | V    |                                  |
| 和外     |                                            |        |        |        |      |                                  |
|        | 数字电源电流                                     |        | 3.4    | 9      | mA   | $f_{CLK} = 50MH_Z$               |
| 功耗     | 数字电源电流                                     |        | 10.5   | 15     | mA   | $f_{CLK} = 140MH_Z$              |
|        | 数字电源电流                                     |        | 18     | 25     | mA   | $f_{CLK} = 240MH_Z$              |
|        | 模拟电源电流                                     |        | 67     | 72     | mA   | $R_{SET} = 560\Omega$            |
|        | 模拟电源电流                                     |        | 8      |        | mA   | $R_{SET} = 4933\Omega$           |
|        | 节能电流                                       |        | 2.1    | 5.0    | mA   | PSAVE=Low,数字和控                   |
|        |                                            |        |        |        |      | 制输入为 $V_{\scriptscriptstyle DD}$ |
|        | 电源抑制比                                      |        | 0.1    | 0.5    | %%   |                                  |

3.3V 动态参数(  $VAA=+5V\pm5\%, V_{REF}=1.235V, R_{SET}=560\Omega, C_L=10uF$  ,没有特别说明,所以的参数都是指最大温度到最小温度  $T_{MIN}$  to  $T_{MAX}$  ,最大温度  $T_J=110$  )

| 参数                                         | 最小值 | 典型值 | 最大值 | 单位  |
|--------------------------------------------|-----|-----|-----|-----|
| 交流线性度                                      |     |     |     |     |
| 无失真动态范围 ( SFDR ) 到奈奎斯特频率                   |     |     |     |     |
| 单端输出                                       |     |     |     |     |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 1.00MH_Z$  |     | 67  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 2.51MH_Z$  |     | 67  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 5.04MH_Z$  |     | 63  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 20.2MH_Z$  |     | 55  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 2.51MH_Z$ |     | 62  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 5.04MH_Z$ |     | 60  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 20.2MH_Z$ |     | 54  |     | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 40.4MH_Z$ |     | 48  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 2.51MH_Z$ |     | 57  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 5.04MH_Z$ |     | 58  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 20.2MH_Z$ |     | 52  |     | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 40.4MH_Z$ |     | 41  |     | dBc |
| 双端输出                                       |     |     |     |     |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 1.00MH_Z$  |     | 70  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 2.51MH_Z$  |     | 70  |     | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 5.04MH_Z$  |     | 65  |     | dBc |

| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 20.2MH_Z$                          | 54 | dBc |
|--------------------------------------------------------------------|----|-----|
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 2.51MH_Z$                         | 67 | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 5.04MH_Z$                         | 63 | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 20.2MH_Z$                         | 58 | dBc |
| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 40.4MH_Z$                         | 52 | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 2.51MH_Z$                         | 62 | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 5.04MH_Z$                         | 61 | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 20.2MH_Z$                         | 55 | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 40.4MH_Z$                         | 53 | dBc |
| 在窗内的非失真动态范围                                                        |    |     |
| 单端输出                                                               |    |     |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 1.00MH_Z$ ; 1MHZ 扫宽                | 77 | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 5.04MH_Z$ ; 2MHZ 扫宽                | 73 | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 5.04MH_Z$ ; 4MHZ 扫宽               | 64 | dBc |
| 双端输出                                                               |    |     |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 1.00MH_Z$ ; 1MHZ 扫宽                | 74 | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 5.00MH_Z$ ; 2MHZ 扫宽                | 73 | dBc |
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 5.00MH_Z$ ; 4MHZ $\boxminus$      | 60 | dBc |
| 整个谐波失真(THD)                                                        |    |     |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 1.00MH_Z$ $T_A = +25$              | 66 | dBc |
| $f_{CLK} = 50MH_Z$ ; $f_{OUT} = 1.00MH_Z$ ; $T_{MIN}$ to $T_{MAX}$ | 65 | dBc |
| $f_{CLK} = 50MH_Z \; ; \; f_{OUT} = 2.00MH_Z$                      | 64 | dBc |

| $f_{CLK} = 100MH_Z$ ; $f_{OUT} = 2.00MH_Z$ | 64 | dBc |
|--------------------------------------------|----|-----|
| $f_{CLK} = 140MH_Z$ ; $f_{OUT} = 2.00MH_Z$ | 55 | dBc |
| DAC 性能                                     |    |     |
| 抖动脉冲                                       | 10 | pVs |
| DACu 交扰 ( crosstalk )                      | 23 | dB  |
| 数据馈通                                       | 22 | dB  |
| 时钟馈通                                       | 33 | dB  |

3.3V 时序图:(  $VAA=+5V\pm5\%, V_{REF}=1.235V, R_{SET}=560\Omega, C_L=10uF$  ,没有特别说明,所以的参数都是指最大温度到最小温度 $T_{MIN}$  to  $T_{MAX}$ ,最大温度 $T_J=110$  )

| 参数值                           | 最小    | 典型   | 最大  | 单位  | 条件                 |
|-------------------------------|-------|------|-----|-----|--------------------|
| 模拟输出延时, $t_6$                 |       | 7.5  |     | ns  |                    |
| 模拟输出上升/下降沿时间, $t_7^4$         |       | 1.0  |     | ns  |                    |
| 模拟输出过渡时间, $t_8^{5}$           |       | 15   |     | ns  |                    |
| 模拟输出跳变 t <sub>9</sub> 6       |       | 1    | 2   | ns  |                    |
| 时钟控制                          |       |      |     |     |                    |
| $f_{\it CLK}^{}$              | 0.5   |      | 50  | MHz | 50MHz Grade        |
| $f_{\it CLK}^{}$              | 0.5   |      | 140 | MHz | 140MHz Grade       |
| $f_{\it CLK}^{7}$             | 0.5   |      | 240 | MHz | 240MHz Grade       |
| 数据和控制建立 $t_1$                 | 1.5   |      |     | ns  |                    |
| 数据和控制保持 <i>t</i> <sub>2</sub> | 2.5   |      |     | ns  |                    |
| 时钟脉宽高 $t_4$                   | 1.875 | 1.1  |     | ns  | $f_{MAX} = 240MHz$ |
| 时钟脉宽高 $t_5$                   | 1.875 | 1.25 |     | ns  | $f_{MAX} = 240MHz$ |
| 时钟脉宽高 $t_4$                   | 2.85  |      |     | ns  | $f_{MAX} = 140MHz$ |

| _                         |      |     |     |           |                    |
|---------------------------|------|-----|-----|-----------|--------------------|
| 时钟脉宽高 $t_5$               | 2.85 |     |     | ns        | $f_{MAX} = 140MHz$ |
| 时钟脉宽高 $t_4$               | 8.0  |     |     | ns        | $f_{MAX} = 50MHz$  |
| 时钟脉宽高 $t_5$               | 8.0  |     |     | ns        | $f_{MAX} = 50MHz$  |
| Pipeline 延时, $t_{PD}^{6}$ | 1.0  | 1.0 | 1.0 | 时 钟<br>周期 |                    |
| PSAVE 上升沿时间, $t_{10}^{6}$ |      | 2   | 10  | ns        |                    |



#### 4. 电路描述

CS7123 包含了三路 10 位 D/A 转换器,有三个通道,每个通道有一个 10 位的寄存器。

#### 数字输入:

30 位像素数据(颜色信息) R0-R9, G0-G9, B0-B9 在时钟上升沿来时被锁存。这些数据送入到三路 10 位 DAC, 然后被转换成三个模拟输出波形。参照下图:



图 4 CS7123 时序图

CS7123 有两个附加控制信号,同样以类似的方法,被锁存后,送到模拟视频输出。  $\overline{BLANK}$  和  $\overline{SYNC}$  都是在时钟上升沿被锁存,保证像素数据流的同步。

BLANK 和 SYNC 的功能是:通过视频同步信号的编码,影响 RGB 视频信号的输出。通过在模拟输出加

了一个近拟加权电流,实现此功能。这个电流的有无,由 $\overline{BLANK}$  和 $\overline{SYNC}$  逻辑输入判定。图 5 说明了 CS7123 的模拟输出,和 RGB 的视频波形。 $\overline{BLANK}$  和 $\overline{SYNC}$  在模拟视频波形的影响见插图。表 1 详细说明了 $\overline{BLANK}$  和 $\overline{SYNC}$  对模拟输出的相应影响。所有的数字输入与 TTL 兼容。

| RED,  | BLUE | GREEN     |       |  |  |
|-------|------|-----------|-------|--|--|
| mA    | V    | mA        | V     |  |  |
| 18.62 | 0.7  | 26.67     | 1.000 |  |  |
| 0     |      | 8.05<br>0 | 0.3   |  |  |

注:1)输出负载双端75 ; 2)VREF=1.235V,RSET=530



图 5 RGB 视频输出波形

表 1:视频输出真值表 (  $R_{SET}=530\Omega$  ,  $R_{LOAD}=37.5\Omega$  )

| 描述             | IOG(mA)    | $\overline{IOG}(mA)$ | IOR / IOB | IOR / IOB   | SYNC | BLANK | DAC<br>输入 |
|----------------|------------|----------------------|-----------|-------------|------|-------|-----------|
|                |            |                      |           |             |      |       | 数据        |
| WHITE LEVEL    | 26.67      | 0                    | 18.62     | 0           | 1    | 1     | 3FFH      |
| VIDEO          | Video+8.05 | 18.62-Video          | Video     | 18.62-Video | 1    | 1     | Data      |
| VIDEO to BLANK | Video      | 18.62-Video          | Video     | 18.62-Video | 0    | 1     | Data      |
| BLACK LEVEL    | 8.05       | 18.62                | 0         | 18.62       | 1    | 1     | 000Н      |
| BLACK to BLANK | 0          | 18.62                | 0         | 18.62       | 0    | 1     | 000Н      |
| BLANK LEVEL    | 8.05       | 18.62                | 0         | 18.62       | 1    | 0     | xxxH      |
| SYNC LEVEL     | 0          | 18.62                | 0         | 18.62       | 0    | 0     | xxxH      |

#### 时钟输入:

CS7123 的输入时钟是系统的典型像素时钟率。也就是人们说的点率 ( dot rate )。根据点率的要求,因此所要求的时钟频率由荧幕分辨率决定,根据下面的方程:

 $Dot Rate = (Hor z Res) \times (Vert Res) \times (Refresh Rate)/(Rerace Factor)$ 

Horiz Res = Number of Pixels/line.(行的像素数目)

Vert Res = Number of Pixels/Frame.(帧的像素数目)

Refresh Rate =水平扫描速度。这是屏幕刷新所要求的速度,对于逐行扫描系统而言典型值为 60Hz,对于隔行扫描而言为 30Hz。

Retrace factor = 灰电平的时间系数。这必须考虑每一帧的总时间中的某一特定部分显示是空白的。例如 (0.8)

因此,假如有一个 $1024 \times 1024$ 的图像系统,逐行扫描 60Hz 的刷新率,回归因子 0.8。那么

Dot Rate =  $1024 \times 1024 \times 60 / 0.8$ = 76.8MHz

所要求的时钟频率是 78.6MHz。所有的视频数据在时钟上升沿被锁存到 CS7123,正如数字输入章节所描述的样。推荐:进入 CS7123 的时钟由 TTL 缓冲器驱动。例如(74F244)

#### 视频同步和控制

CS7123 有一个单独的视频同步控制输入端 SYNC, 许多图像处理器和显示控制器都有产生水平控制同步

信号的(HSYNC)和垂直控制同步信号的(VSYNC)以及两者的复合同步信号 $\overline{SYNC}$ 。

在图像系统当中,不会自动产生复合同步信号,一些附加逻辑能够产生复合信号 SYNC 同步信号电流内部直接与 IOG 输出相连,因此视频同步信息编码直接进入绿色信道。

如果不需要把同步信号信息,则 $\overline{SYNC}$ 输入端应该与逻辑低相连。

#### 参考输入:

CS7123 包括了一个单片电压参考。通常情况下, $V_{REF}$  端与电源端之间接一个  $0.1 \mathrm{uF}$  的电容。为了灵活选择,如果需要的话,可以在外面强加  $1.23 \mathrm{V}$  的参考。(AD1580)

电阻 $R_{SET}$ 连接在 $R_{SET}$ 管脚与地之间,决定输出视频的幅度。根据方程:

 $IOG(mA) = 11.445 \times V_{REF}(V) / R_{SET}(\Omega)$  (有同步信号时)

 $IOR, IOB = 7.992 \times V_{REF}(V) / R_{SET}(\Omega)$ 

使用不同的 $R_{SET}$ 值,正如图 22 样,要求对模拟视频输出作精确调整。

#### D/A 转换器:

CS7123 拥有一个三路匹配得非常的好的 10 位 D/A 数模转换器。使用了一个先进,高速,分段结构来设计的。与每一个数字输入相对应的位电流根据复杂的编码方案流到模拟输出(bit="1")或者模拟地(bit="0")。当所有的电路在同一个单片集成电路的时候,三路 DAC 之间的匹配已经做了优化。为了实现匹配,在单片设计时使用同一个电源,保证了单调性和低的抖动。片内运放保证了满刻度输出电流不受温度和电源变化的影响。

#### 模拟输出:

CS7123 有三路模拟输出,有红色、绿色、蓝色视频信号。CS7123 的红色、绿色和蓝色模拟输出是高阻抗电流源。RGB 电流源的每一个都能直接驱动  $37.5\Omega$  的负载,比如象双摺端  $75\Omega$  的同轴电缆。图 6 显示了所必须的结构,当三路 RGB 输出直接与一个双端同轴电缆都接  $75\Omega$  负载相连时候的情况。这样的话可以通过一个  $75\Omega$  的监视器看 RS-343A 视频输出电平。

驱动 RS-170 视频电平进入  $75\Omega$  监视器的一个建议方案如图 7。DAC 输出的电流电平依然会变化,但是三个 DAC 的每一个电流源阻抗  $Z_s$  ,将从  $75\Omega$  增至到  $150\Omega$  。

关于不同输出结构,包括 RS-343A 和 RS-170,负载端更详细的情况可以参照 DA 公司出版的"Video

### S7123 : 路 )bi t 后束视频 A 5换器

Formats&Required Load Terminations "应用手册。

图 21 显示了三路 RGB 输出驱动如图 22a 所示的双摺端  $75\Omega$  的负载的视频波形。和灰度级一样,从黑电平到白电平,同时图也显示了 CS7123 的 SYNC 和 BLANK 贡献。这些控制输入是靠加入近拟加权电流到模拟输出,根据视频应用,在输出产生所要求的指定电平。表 I 详细说明了 SYNC 和 BLANK 输入是如何修改输出电平的。



TERMINATION REPEATED THREE TIMES FOR RED, GREEN AND BLUE DACs

图6 针对 RS-343A的模拟输入终端



TERMINATION REPEATED THREE TIMES FOR RED, GREEN AND BLUE DACs

图7 针对 RS-170A的模拟输入终端

#### 灰度级工作:

CS7123 可以用于单一,单色或者复合视频信号(例如:仅仅用于一个通道视频信息)。三个通道 (RED,GREEN,BULE) 的任何一个都可以用于输入数字视频数据。两个不用的视频数据信道都应该与逻辑 0 相连。不用的模拟输出应该与使用的信道一样联接相同的负载。换言之,如果红色通道使用,那么 IOR 应该连接双摺的  $75\Omega$  负载( $37.5\Omega$ ),IOB 和 IOG 应该与  $37.5\Omega$  的电阻相连。可以参照图 23。

#### 视频输入缓冲器:

指定使用 CS7123 驱动传输线,例如当大多数监视器被评估的时候。驱动这样的负载的模拟输出结构,在模拟接口章节,已经作了描述并且可以看插图 23。在某些应用中,它可能用来驱动长的传输线电缆。长于 10 米的电缆可能会对高频模拟输出脉冲衰减。输出缓冲的使用应该补偿电缆的失真。大的满功率带宽和增益的缓冲器,大约应该使用 2 到 4 个。这些缓冲器在整个输出电压摆幅期间,必须拉出足够的电流。AD 公司生产的一系列的运放能够满足这些应用。包括 AD84x 系列的单片运放。在较高的频率下,如(80MHz),推荐 AD9617。线路驱动缓冲电路在更多信息在相关运放数据资料里提供了。

缓冲运放的使用,也必须满足除了 RS-343A 和 RS-170 之外的其它视频标准。改变缓冲电路的增益器件应满足所要求的视频电平。

#### PCB 的考虑:

CS7123 是优化设计了的,针对最低噪声性能,包括幅射和传导干扰噪声。为了实现 CS7123 的最优噪声性能,对 PCB 的设计必须特别注意。图 25 显出了 CS7123 的推荐连接图。对于 CS7123 的电源和地线上的噪声应该优化。可以通过屏蔽数字输入和提供好的退耦达到这一点。VAA 和 GND 的引线长度应该尽量的短,这个可以减小电感环路。

#### 地平面:

CS7123 和相关的模拟电路,以模拟地做参考,应该有各自独立的地线。地线应该通过一个单端的铁氧体磁珠与 PCB 的地相连。可参照图 25。这个磁珠应该尽可能的靠近 CS7123。(如三英寸)

#### 电源面:

PCB 板应该有两个独立的电源线,一个是模拟电源,一个是数字电源。模拟电源应该包括 CS7123 的(VAA) 和所有的其它相关模拟电路。电源面的一端应该通过一个铁氧珠与常规的 PCB 板电源相连。见插图 25。这个铁氧体应该离 CS7123 在三英寸以内。

PCB 板的电源面,应该为所有的数字逻辑电源提供电源;模拟电源面应该为 CS7123 电源脚,电压参考电路,和其它输出运放提供电源。

PCB 的电源和地平面不应该覆盖模拟电源区域。保证 PCB 的电源和地与模拟电源分开,这样可以减少面与面之间的噪声耦合。

#### 电源退耦:

模拟电源的噪声可以通过多个退耦电容的使用进一步减少。(参考图 25)

使用 0.1uF 的陶瓷电容可以得到最佳性能。两组电源(VAA)应该分别到地退耦。电容应该尽可能的靠近器件,并且电容的引线应该尽可能的短,这样可以减小引线电容。

需要说明的是: CS7123 包含了电路去抑制电源,这一点非常重要。这种抑制随着频率的增加而减小。如果使用的是高频开关电源,设计者应该对减少电源噪声这一点多注意一下。

dc 电源滤波器 (Murata BNX002) 在电源和主 PCB 之间,提供 EMI (电磁干扰)抑制。择中的办法,使用一个三端电源调整器值得考虑。

#### 数字信号的相互连接:

到 CS7123 的数字信号线,应该尽可能的与模拟输出和其它模拟电路分开。数字信号线不应该与模拟电源平面覆盖。

由于使用的时钟频率比较高,因此到 CS7123 的长的时钟线应该尽量避免,这样可以减小噪声的抖动。针对数字有源上拉电阻应该与通用 PCB 电源(VCC)相连,而不是和模拟电源平面相连。

#### 模拟信号的互连:

CS7123 应该尽可能的靠近输出端,这样可以减少由于阻抗的不匹配而引起的噪声和抖动和反射。

视频输出信号应该由地平面覆盖,而不是由模拟电源平面覆盖,这样可以增大高频电源抑制比。

为了优化性能,第一个模拟输出应该有一个到地的源端电阻( $75\Omega$ )。这个终端的电阻应该尽可能的离 CS7123 近,这样可以减小反射。

PCB 的设计其它附带标题为 "design and layout of a Video a Graphics System for Reduced EMI."应用手册有说明。应用手册来自于 AD 公司,版号为 no.E1309-15-10/89