

# ARMv7的 Cortex 系列微处理器技术特点

■ 国家农业信息化工程技术研究中心 刁智华

ARMv7 是目前 ARM 处理器体系结构的最高版本。本文介绍了基于 ARMv7 的最新 ARM 微处理器 Cortex 系列, 描述了该系列处理器的技术细节, 同时重点论述了 Cortex-R、Cortex-A、Cortex-M 系列处理 培 栗 器的技术特点。最后,对不同系列处理器的应用领域作了进一步的阐述。

ARMv7 体系结构 Cortex-M Cortex-R Cortex-A 关键词

## 引言

随着嵌入式技术应用领域的不断扩展,对嵌入式系统 的要求越来越高,而作为嵌入式系统核心的微处理器也面 临日益严竣的挑战。ARM 公司从成立以来,一直以知识 产权(IP, Intelligence Property)提供者的身份出售知识产 权,在32位RISC CPU开发领域中不断取得突破,其设计 的微处理器结构已经从 v3 发展到现在的 v7。Cortex 系 列处理器是基于 ARMv7 架构的,分为 Cortex-M、Cortex-R和 Cortex-A 三类。ARM 系列微处理器的核心及体系 结构如表 1 所列。

表 1 ARM 微处理器核心及体系结构

| 核 心                                                             | 体系结构 |
|-----------------------------------------------------------------|------|
| ARM1                                                            | v1   |
| ARM2                                                            | v2   |
| ARM2As, ARM3                                                    | v2a  |
| ARM6, ARM600, ARM610, ARM7, ARM700, ARM710                      | v3   |
| StrongARM, ARM8, ARM810                                         | v4   |
| ARM7TDMI, ARM710T, ARM720T, ARM740T, ARM9TDMI, ARM920T, ARM940T | v4T  |
| ARM9E-S, ARM10TDMI, ARM1020E                                    | v5TE |
| ARM1136J(F)-S, ARM1176JZ(F)-S, ARM11 MPCore                     | v6   |
| ARM1156T2(F)-S                                                  | v6T2 |
| ARM Cortex-M, ARM Cortex-R, ARM Cortex-A                        | v7   |

## ARM Cortex 处理器技术特点

ARMv7 架构是在 ARMv6 架构的基础上诞生的。该 架构采用了 Thumb-2 技术, 它是在 ARM 的 Thumb 代码 压缩技术的基础上发展起来的,并且保持了对现存 ARM 解决方案的完整的代码兼容性。Thumb-2 技术比纯 32 位 代码少使用 31%的内存,减小了系统开销,同时能够提供 比已有的基于 Thumb 技术的解决方案高出 38%的性能。 ARMv7架构还采用了 NEON 技术,将 DSP 和媒体处理 能力提高了近4倍,并支持改良的浮点运算,满足下一代 3D 图形、游戏物理应用以及传统嵌入式控制应用的需求。 此外, ARMv7 还支持改良的运行环境, 以迎合不断增加的 JIT(Just In Time)和 DAC(Dynamic Adaptive Compilation)技术的使用。

在与早期的 ARM 处理器软件兼容性方面, ARMv7 架构在设计时充分考虑到了。ARM Cortex-M 系列支持 Thumb-2 指令集(Thumb 指令集的扩展集),可以执行所 有已存的为早期处理器编写的代码。通过一个前向的转 换方式,为 ARM Cortex-M 系列处理器所写的用户代码 可以与 ARM Cortex-R 系列微处理器完全兼容。ARM Cortex-M 系列系统代码(如实时操作系统)可以很容易 地移植到基于ARM Cortex-R系列的系统上。ARM

#### 参考文献

- [1] Jaime Jiménez, José L Martin, Carlos Cuadrado, et al. A Top-down Design for the Train Communication Network, 2003.
- [2] Alberto Chavarría, Joseba López de Arroyabe, Aitzol Zuloaga. Slave node architecture for train communications net-
- [3] 侯宁,丁荣军,王永翔,等. MVB 网卡的帧收发器设计[J]. 机车电传动,2006(1):19-22.
- [4] 严云升. 列车通信网络及其与设备的连接方式[J]. 机车电 传动,2002(2):23-25.

刘文清(硕士)、王永翔(博士)、王立德(教授):主要研究方向为工业 控制网络。

(收稿日期:2006-12-08)

(C)1994-2021 China Academic Journal Electronic Publishing House. All rights reserved. http://www.cnki.ne



Cortex-A 和 Cortex-R 系列处理器还支持 ARM 32 位指令集,向后完全兼容早期的 ARM 处理器,包括从 1995 年发布的 ARM7TDMI 处理器到 2002 年发布的 ARM11 处理器系列。图  $1 \text{ 为 } v5 \sim v7$  架构的处理器技术比较。由于应用领域的不同,基于 v7 架构的 Cortex 处理器系列所采用的技术也不相同。



图 1 v5~v7 架构的处理器技术比较

在命名方式上,基于 ARMv7 架构的 ARM 处理器已经不再延用过去的数字命名方式,而是冠以 Cortex 的代号。基于 v7A 的称为"Cortex-A 系列",基于 v7R 的称为"Cortex-R 系列",基于 v7M 的称为"Cortex-M3"。

## 2 ARM Cortex - M3 处理器技术特点

ARM Cortex-M3 处理器是为存储器和处理器的尺寸对产品成本影响极大的各种应用专门开发设计的,其结构如图 2 所示。它整合了多种技术,减少使用内存,并在极小的 RISC 内核上提供低功耗和高性能,可实现由以往的代码向 32 位微控制器的快速移植。ARM Cortex-M3 处理器是使用最少门数的 ARM CPU,相对于过去的设计大大减小了芯片面积,可减小装置的体积或采用更低成本的工艺进行生产,仅 33 000 门的内核性能可达 1.2 DMIPS/MHz。此外,基本系统外设还具备高度集成化特点,集成了许多紧耦合系统外设,合理利用了芯片空间,使系统满足下一代产品的控制需求。

ARM Cortex-M3 处理器结合了执行 Thumb-2 指令的 32 位哈佛微体系结构和系统外设,包括 Nested Vectored Interrupt Controller 和 Arbiter 总线。该技术方案在测试和实例应用中表现出较高的性能:在台机电 180 nm工艺下,芯片性能达 1.2 DMIPS/MHz,时钟频率高达 100 MHz。Cortex-M3 处理器还实现了 Tail-Chaining 中断技术。该技术是一项完全基于硬件的中断处理技术,最多可减少 12 个时钟周期数,在实际应用中可减少 70 %中断;推出了新的单线调试技术,避免使用多引脚进行JTAG 调试,并全面支持 RealView 编译器和 RealView 调



图 2 ARM Cortex - M3 处理器结构

试产品。RealView工具向设计者提供模拟、创建虚拟模型、编译软件、调试、验证和测试基于 ARMv7 架构的系统等功能。

为微控制器应用而开发的 Cortex-M3 拥有以下性能:

- ◇ 实现单周期 Flash 应用最优化;
- ◇ 准确快速地中断处理,永不超过 12 周期,仅 6 周期 tail-chaining(末尾连锁):
- ◇ 有低功耗时钟门控(Clock Gating)的 3 种睡眠模式;
- ◇ 单周期乘法和乘法累加指令;
- ◇ ARM Thumb-2 混合的 16/32 位固有指令集, 无模式转换;
- ◇ 包括数据观察点和 Flash 补丁在内的高级调试功能:
- ◇ 原子位操作,在一个单一指令中读取/修改/编写;
- ◇ 1.25 DMIPS/MHz(与 0.9 DMIPS/MHz 的 ARM7 和 1.1 DMIPS/MHz 的 ARM9 相比)。

## 3 ARM Cortex-R 处理器技术特点

ARM Cortex-R 系列处理器目前包括 ARM Cortex-R4 和 ARM Cortex-R4F 两个型号,主要适用于实时系统的嵌入式处理器。

#### 3.1 ARM Cortex - R4 处理器技术特点

Cortex-R4 处理器结构如图 3 所示。该处理器支持手机、硬盘、打印机及汽车电子设计,能协助新一代嵌入式产品快速执行各种复杂的控制算法与实时工作的运算;可通过内存保护单元(MPU, Memory Protection Unit)、高速缓存以及紧密耦合内存(TCM, Tightly Coupled Memory)让处理器针对各种不同的嵌入式应用进行最佳化调整,且不影响基本的 ARM 指令集兼容性。这种设计能够在延用原有程序代码的情况下,降低系统的成本与复杂度,同时

(C)1994-2021 China Academic Journal Electronic Publishing House. All rights reserved. http://www.cnki.ne



图 3 ARM Cortex - R4 处理器结构

其紧密耦合内存功能也能提供更小的规格及更高效率的整合,并带来快速的响应时间。

Cortex-R4 处理器采用 ARMv7 体系结构,让它能与现有的程序维持完全的回溯兼容性,能支持现今建立在全球各地数十亿的系统;并已针对 Thumb-2 指令进行最佳化设计。此项特性带来很多的利益,其中包括:更低的时钟速度所带来的省电效益;更高的性能将各种多功能特色带入移动电话与汽车产品的设计;更复杂的算法支持更高性能的数码影像与内建硬盘的系统。运用 Thumb-2 指令集,加上 RealView 开发套件,使芯片内部存储器的容量最多得以降低 30%,大幅降低系统成本,其速度比在ARM946E-S 处理器所使用的 Thumb 指令集高出 40%。由于存储器在芯片中的占用空间愈来愈多,因此这项设计将大幅节省芯片容量,让芯片制造商运用这款处理器开发各种 SoC(System on a Chip)器件。

相比于前几代的处理器, Cortex-R4 处理器高效率的设计方案, 使其能以更低的时钟达到更高的性能; 经过最佳化设计的 Artisan Metro 内存, 则进一步降低嵌入式系统的体积与成本。处理器搭载一个先进的微架构, 具备双指令发送功能, 采用 90 nm 工艺并搭配 Artisan Advantage程序库的组件, 底面积不到 1 mm², 耗电量低于 0. 27 mW/MHz, 并能提供超过 600 DMIPS 的性能。

Cortex-R4 处理器在各种安全应用上加入容错功能和内存保护机制,支持最新版 OSEK 实时操作系统;支持RealView Develop 系列软件开发工具、RealView Create 系列 ESL 工具与模块,以及 Core Sight 除错与追踪技术,协助设计者迅速开发各种嵌入式系统。

### 3.2 ARM Cortex - R4F 处理器技术特点

Cortex-R4F 处理器结构如图 4 所示。该处理器拥有针对汽车市场而开发的各项先进功能,包括自动除错功能、可相互连结的错误侦测机制,以及可选择优化的浮点运算单元(FPU, Floating-Point Unit)。ECC 技术能监控内存存取作业,侦测并校正各种错误。当发生内存错误时,ECC 逻辑除通报错误并停止系统运作外,还会加以校正。它还拥有 Cortex-R4 系列的各项先进功能,能够透过高效能内存保护单元、高速缓存,以及紧密耦合内存,使处理器能针对各种不同的应用进行最佳化调整;同时将传统处理器中的错误侦测功能延伸至整个 SoC 中,系统会不断地扫描先前侦错的资料,以提升系统的可靠度。基于对安全性能的重视,Cortex-R4F 处理器特别搭载了高分辨率内存保护机制,能严密控制独立的软件作业。



图 4 ARM Cortex - R4F 处理器结构

Cortex-R4F 处理器中执行浮点运算的 FPU,提供胜过固定小数点操作数的动态范围及精准度。该 FPU 与ARM 其他处理器核心之间的 FPU 均维持回溯兼容性,并针对各种汽车应用常见的单精度处理作业进行优化。使用单倍精度格式,而非双倍精度的数值资料,不仅能将数据处理速度提升至 2 倍,更能维持必要的精度以提高 SoC设计的效率。

Cortex-R4F 处理器采用一套具备双指令发送功能的 先进微架构,透过 ARM Artisan Advantage 程序库中针对 90 nm 工艺的优化,达到超过 800 DMIPS 的性能水准。 Level 1 内存松散的时序设计,使组件能使用高密度、低功 耗的 RAM,使在总成本中占有高比重的内存,能像处理器 逻辑一样拥有节省空间的优势。在 90 nm 工艺下,占用空

C)1994-2021 China Academic Journal Electronic Publishing House. All rights reserved. http://www.cnki.ne

间不到 1 mm<sup>2</sup>, 目耗电量不到 0.27 mW/MHz, 有效地协 助系统开发者降低成本与功耗。该处理器采用 ARMv7 ISA 架构,能与已被全球数十亿台系统所采用的 ARM 程 序代码维持回溯兼容性,并针对 Thumb-2 指令集进行最 优化设计。运用 Thumb-2 指令, 搭配 ARM RealView 开 发套件,使芯片内部存储器的容量最大能缩减30%,大幅 降低系统成本。此外,相较于内建在 ARM946E-S 处理器 的旧版 Thumb 指令集,新技术能够提高 40%的工作 效能。

## 4 ARM Cortex - A8 处理器技术特点

ARM Cortex-A8 处理器是一款适用于复杂操作系统 及用户应用的应用处理器,其结构如图 5 所示。支持智能 能源管理(IEM, Intelligent Energy Manger)技术的 ARM Artisan 库以及先进的泄漏控制技术, 使得 Cortex-A8 处 理器实现了非凡的速度和功耗效率。在65 nm 工艺下, ARM Cortex-A8 处理器的功耗不到 300 mW,能够提供高 性能和低功耗。它第一次为低费用、高容量的产品带来了 台式机级别的性能。



图 5 ARM Cortex-A8 处理器结构

Cortex-A8 处理器是第一款基于下一代 ARMv7 架构 的应用处理器,使用了能够带来更高性能、更低功耗和更 高代码密度的 Thumb-2 技术。它首次采用了强大的 NE-ON 信号处理扩展集,为 H. 264 和 MP3 等媒体编解码提 供加速。Cortex-A8的解决方案还包括 Jazelle-RCT Java 加速技术,对实时(JIT)和动态调整编译(DAC)提供最优 化,同时减少内存占用空间高达3倍。该处理器配置了先 进的超标量体系结构流水线,能够同时执行多条指令,并 且提供超过 2.0 DMIPS/MHz 的性能。处理器集成了一 个可调尺寸的二级高速缓冲存储器,能够同高速的 16 KB 或者 32 KB 一级高速缓冲存储器一起工作,从而达到最快 的读取速度和最大的吞吐量。新处理器还配置了用于安

全交易和数字版权管理的 Trust Zone 技术,以及实现低 功耗管理的IEM功能。

Cortex-A8 处理器使用了先进的分支预测技术,并且 具有专用的 NEON 整型和浮点型流水线进行媒体和信号 处理。在使用小于 4 mm² 的硅片及低功耗的 65 nm 工艺 的情况下, Cortex-A8 处理器的运行频率将高于 600 MHz (不包括 NEON 追踪技术和二级高速缓冲存储器)。在高 性能的 90 nm 和 65 nm 工艺下, Cortex-A8 处理器运行频 率最高可达 1 GHz, 能够满足高性能消费产品设计的需 要。

#### 结 语

这些新的 ARM Cortex 处理器系列都是基于 ARMv7 架构的产品,从尺寸和性能方面来看,既有少于33000个 门电路的 ARM Cortex-M 系列, 也有高性能的 ARM Cortex-A系列。其中, ARM Cortex-A系列是针对日益增长 的,运行包括 Linux、Windows CE 和 Symbian 操作系统在 内的消费者娱乐和无线产品设计的: ARM Cortex-R 系列 针对的是需要运行实时操作系统来进行控制应用的系统, 包括汽车电子、网络和影像系统: ARM Cortex-M 系列则 是为那些对开发费用非常敏感同时对性能要求不断增加 的嵌入式应用(如微控制器、汽车车身控制系统和各种大 型家电)所设计的。随着在各种不同领域应用需求的增 加,微处理器市场也在趋于多样化。为了适应市场的发展 变化,基于 ARMv7 架构的 ARM 处理器系列将不断拓展 自己的应用领域。 🕊

#### 参考文献

- [1] 陈赜. ARM9 嵌入式技术及 Linux 高级实践教程[M]. 北京: 北京航空航天大学出版社,2005.
- [2] 吴爱国, 刘林山. 嵌入式应用面临的挑战与 ARM 嵌入式微 处理器发展现状[J]. 组合机床与自动化加工技术, 2004(9): 1-12.
- [3] 李佑军. 嵌入式系统综述[J]. 现代电子技术, 2003(6):91-
- [4] John Penton, Shareef Jalloq. ARM White Paper: Contex-R4, May 2006.
- [5] ARM Contex-M3 DataSheet[OL]. www.arm.com.
- [6] Shyam Sadasivan. ARM White Paper: An Introduction to the ARM Contex-M3 Processor, October 2006.
- [7] ARM Contex-A8 White Paper: Architecture and Implementation of the ARM Contex-A8 Microprocessor, October 2005.
- [8] 林宗辉. 综观三大主流嵌入式处理器架构[OL]. http://gbwww. digiTimes. com. tw, 2006.

(收稿日期:2006-12-20)

ing House. All rights reserved. http://www.cnki.ne