



# HARDWARE-BESCHREIBUNGSSPRACHEN

Hardwareentwurf mit VHDL

9. November 2020 Revision: 0d5ed06 (2020-11-09 20:24:57 +0100)

### Steffen Reith

Theoretische Informatik Studienbereich Angewandte Informatik Hochschule **RheinMain** 



# ASYNCHRONE SIGNALE & CLOCK DOMAIN CROSSING

# FLIP-FLOPS / TIMING



Ein Flip-Flop ist **edge-sensitiv** und übernimmt Daten nur an (steigenden) **Flanken**.



In der Praxis<sup>1</sup> sind

- → Flanken nicht senkrecht und
- → ein Flip-Flop **benötigt Zeit** um die Daten zu übernehmen.

Der Dateneingang darf sich für eine technologieabhängige Mindestzeit **vor** der Taktflanke nicht ändern (**Setup-Time**  $t_{set}$ ) und muss auch noch **nach** der Taktflanke eine gewisse Zeit stabil sein (**Hold-Time**  $t_{hld}$ ).

 $<sup>^1\</sup>mathrm{Literatur}$ : Pong P. Chu, RTL Hardware Design Using VHDL, John Wiley & Sons, 2006

# **METASTABILITÄT**



Ändert sich der Dateneingang eines Flip-Flops von '0' nach '1' innerhalb der Setup-Time oder Hold-Time, so kann das Flip-Flop

- → '1' ausgeben (gewünscht),
- → '0' ausgeben oder (alten Wert gespeichert, dann "klappt" es das nächste Mal vielleicht)
- → in einen metastabilen Zustand gelangen (der Spannungspegel befindet sich dann irgendwo zwischen '1' und '0'). Die Ausgabe kann weder als '1' noch als '0' interpretiert (nachfolgende Schaltkreise evtl. in undefiniertem Zustand).

# METASTABILITÄT (II)

**Geringe Störungen** (Rauschen) lassen das Flip-Flop wieder in einen **stabilen Zustand kippen**.

Die Wahrscheinlichkeit, dass sich das Flip-Flop nach der Zeit  $T_r$  ("Resolution Time") noch im metastabilen Zustand befindet beträgt:



 $(\tau \text{ ist eine hardwareabhängige Konstante})$ 

Bei heutigen Technologien beträgt au Bruchteile von Nanosekunden.

Frage: Wie zuverlässig ist ein Schaltkreis, wenn **asynchrone** Eingaben benötigt werden?

# METASTABILITÄT (III)

Kann ein Flip-Flop den metastabilen Zustand nicht innerhalb eines gegebenen Zeitraums verlassen / beheben, dann spricht man von einem **Synchronisationsfehler**.

Die Zuverlässigkeit einer Schaltung beschreibt die durchschnittliche Zeit zwischen zwei aufeinanderfolgenden Synchronisierungsfehlern (kurz:  $\mathrm{MTBF}(T_r)$ )

Seien  $\omega$  das Zeitfenster in dem ein Flip-Flop in den **metastabilen** Zustand gerät (aktuell: einige Picosekunden bis Bruchteile von Nanosekunden),  $f_{clk}$  die **Taktfrequenz** und  $f_d$  die **Änderungsfrequenz** der Eingabe, dann gilt

$$MTBF(T_r) = \frac{e^{\frac{T_r}{\tau}}}{\omega \cdot f_{clk} \cdot f_d}$$

# MTBF - EIN BEISPIEL

Sei au=0.5ns,  $\omega=0.1$ ns,  $f_{clk}=50$ Mhz und  $f_d=0.1\cdot f_{clk}$ , dann

| $T_r$              | MTBF                                                                      |
|--------------------|---------------------------------------------------------------------------|
| 0.0ns              | $4.00\cdot 10^{-5}\mathrm{sec}$                                           |
| $2.5 \mathrm{ns}$  | $5.94\cdot10^{-3}\mathrm{sec}$                                            |
| 5.0ns              | $8.81\cdot 10^{-1}\mathrm{sec}$                                           |
| 10.0ns             | $1.94 \cdot 10^4$ sec (5.39 Stunden)                                      |
| 20.0ns             | $9.42 \cdot 10^{12} \mathrm{sec} \ (2.99 \cdot 10^5 \ \mathrm{Jahre})$    |
| 30.0ns             | $4.57 \cdot 10^{21} \mathrm{sec} \ (1.45 \cdot 10^{14} \ \mathrm{Jahre})$ |
| $35.0 \mathrm{ns}$ | $1.01 \cdot 10^{26} \mathrm{sec} \ (3.19 \cdot 10^{18} \ \mathrm{Jahre})$ |

Entspricht  $T_r$  der halben Taktfrequenz, so ist die unakzeptable MTBF ca. 5 Stunden. Schon bei der 1.5fachen Resolution Time ergeben sich *ausreichende*  $10^{14}$  Jahre (Alter des Universums: ca.  $10^{11}$  Jahre).

### UMGANG MIT SYNCHRONISATIONSFEHLERN

Synchronisationsfehler kann man nicht vermeiden, aber so unwahrscheinlich machen, dass sie **praktisch** keine Rolle spielen.

Benötigen einen Schaltkreis (**Synchronizer**), der die **Weiterleitung** der **fehlerhaften** Information eines metastabilen Flip-Flops **verhindert** und ihm Zeit gibt einen **stabilen Zustand** zu **erreichen**.

Idee: Verwende ein zusätzliches Flip-Flop SYN als Synchronizer:



### **ANALYSE**

Sei  $T_c$  die Periodendauer,  $T_{set}$  die Flip-Flop Setup-Time und  $T_{comb}$  die Verzögerung der kombinatorischen Logik.

Dann gilt für den Pfad async zum D-Eingang des Flip-Flops FF:

- → Das Signal async wird um einen Takt verzögt.
- $\rightarrow$  Das Signal sync muss  $T_{set} + T_{comb}$  vor der nächsten (steigenden) Flanke stabil sein.
- ightarrow Das Flip-Flop SYN hat also eine **Resolution Time** von  $T_r = T_c (T_{comb} + T_{set})$  zur Verfügung.

Sei  $T_{set} = 2.5$ ns, dann ergibt sich bei 50Mhz:

$$T_r = 20 \text{ns} - (T_{comb} + 2.5 \text{ns})$$

Das **optimale**  $T_r$  ergibt sich für  $T_{comp} = 0$ . Allerdings liegt  $T_{comp}$  durch das Design fest!

# ANALYSE (II)

Ist die kombinatorische Logik mit 1ns sehr schnell, dann ergibt sich eine MTBF von 272 **Jahren** (mit den schon verwendeten Parametern  $\tau$  und  $\omega$ ).

Ist die kombinatorische Logik mit 12.5**ns langsam**, dann beträgt die MTBF nur noch 0.8**sec**.

Idee: Verwende zwei Flip-Flops für den Synchronizer:



Dann ergibt sich  $T_r = 20$ ns -2.5ns = 17.5ns. Dies ergibt eine MTBF von 3000 **Jahren**.

### BENUTZUNG VON SYNCHRONIZERN

Es ergeben sich folgende Regeln zur Benutzung von Synchronizern:

- → Das asynchrone Signal sollte frei von Glitches sein.
- → Ein Signal wird **an einem Ort** synchronisiert. Ein Synchronizer garantiert nicht, welcher Ausgabewert erreicht wird.
- → Vermeide asynchrone zusammenhängende Signale (z.B. binäre Zahl). Alternative: Verwende Gray-Codes wenn möglich oder implementiere einen Message-Passing Mechanismus.
- → Bewerte den Synchronizer nach jeder relevanten Designänderung neu.

Manche Technologien stellen Flip-Flops zur Verfügung, die gegen Metastabilität gehärtet sind.

### SYNCHRONIZER - EINE IMPLEMENTIERUNG

```
library ieee;
   use ieee.std_logic_1164.all;
3
   entity Synchronizer is
5
     port(clk : in std_logic;
           reset : in std_logic;
6
7
           async : in std_logic;
           sync : out std logic);
8
   end Synchronizer:
10
   architecture TwoFF of Synchronizer is
11
      signal meta_reg, meta_next : std_logic;
12
      signal sync reg, sync next : std logic;
13
   begin
14
     process(clk, reset) -- Implementiere zwei Flip-Flops
15
     begin
16
        if (reset = '1') then
17
          meta_reg <= '0';</pre>
18
          sync_reg <= '0';
19
       elsif (rising_edge(clk)) then
20
```

### SYNCHRONIZER - EINE IMPLEMENTIERUNG

```
1
          meta_reg <= meta_next;</pre>
           sync_reg <= sync_next;
2
        end if;
      end process;
5
      -- Next state logic
      meta_next <= async;</pre>
7
8
      sync next <= meta reg;
9
      -- Output logic
10
      sync <= sync reg;
11
12
    end architecture:
```

Die Lösung mit zwei Flip-Flops ist verbreitet.

Es können auch spezielle gegen Metastabilität **gehärtete Flip-Flops** verwendet werden (die aber größer sind).

Evtl. kann man den **Takt künstlich verlangsamen** (vgl. PLL), wenn keine gehärteten Flip-Flops zur Verfügung stehen.

### **CLOCK DOMAINS**

In einem synchronen Schaltkreis werden **alle** Komponenten mit dem gleichen Takt betrieben. Alle Komponenten, die den gleichen Takt verwenden werden **Clock domain** genannt.

Aus verschiedenen Gründen kann man nicht immer mit **einer** Clock domain auf einem FPGA / ASIC arbeiten:

- → Unterschiedliche physikalische I/O-Schnittstellen (z.B. Datenübertragung)
- → Clock skew (Laufzeiten des Taktsignal führen zu einer Phasenverschiebung)
- → Komplexität / Laufzeiten von Teilschaltkreisen (globaler Takt richtet sich nach dem langsamsten Schaltkreis)

Problem: An den Grenzen von Clock Domains müssen ganze Datenbusse auf die neue Domain synchronisiert werden. Dieses Problem ist als "Clock Domain Crossing (CDC)" bekannt.

# **CLOCK DOMAINS (II)**

Idee: Benutzen für jedes Signal eines Busses einen eigenen Synchronizer.

**FALSCH**: Haben uns schon die Designregel "**Vermeide** asynchrone **zusammenhängende Signale** (z.B. binäre Zahl)" in Zusammenhang mit Synchronizern überlegt.

Idee: Verwenden ein (synchronisiertes) Signal und führen ein **Handshaking-Protokoll** durch.

- 1. Der Sender gibt Daten aus und aktiviert dann das Signal REQ.
- 2. Der Empfänger übernimmt die Daten und aktiviert **danach** das Signal ACK.
- 3. Der Sender deaktiviert REQ und reaktiviert es nicht, solange bis auch ACK deaktiviert wurde.
- 4. Bemerkt der Empfänger, dass REQ deaktiviert wurde, so deaktivert er auch ACK

# **CLOCK DOMAINS (III)**

Dieses Vorgehen ist als 4-Phasen Handshake bekannt (es gibt auch effizienter Versionen wie den 2-Phasen Handshake).

Nachteil: Die Phasen brauchen Zeit, damit **geht (viel) Bandbreite** bei der Übertragung der Daten **verloren** (Handshake muss für jedes Datenpaket durchgeführt werden).

Idee: Verwenden einen asynchronen (dual-port) FIFO mit

- → einem Write-Port mit eigenem Takt,
- → einem Read-Port mit eigenem Takt und
- → full bzw. empty Signal für die Flusskontrolle.

Vorteil: Durch dieses Vorgehen werden zeitaufwendige Handshakes vermieden (Datenrate nähert sich dem "Machbaren" an).

### **EIN ASYNCHRONER FIFO**

Die folgenden Ideen stammen aus Peter Alfke, "Asynchronous FIFO in Virtex-II<sup>TM</sup> FPGAs", TechXclusives, und der VHDL-Implementierung<sup>2</sup> von Alexander Pham.

### Ziele:

- → Es soll ein dual-ported RAM (BlockRAM) für einen FIFO-Speicher verwendet werden.
- → Der read-Port und write-Port (bzw. das empty-Signal / full-Signal) können sich in unterschiedlichen Clock-Domains befinden.
- → Es gibt je einen Read-Counter und Write-Counter für die Lesebzw. Schreibaddressen im FIFO

<sup>&</sup>lt;sup>2</sup>http://www.asic-world.com/examples/vhdl/asyn\_fifo.html

# EIN ASYNCHRONER FIFO (II)

Problem: Zur Generierung der Signale empty bzw. full werden die read- und write-Adresse benötigt. Es tritt also ein Clock-Domain Crossing auf. Aber: Wir können die Adressen nicht mit Synchronizern synchronisiert!

Idee: Verwende die **Gray-Codierung** für die Schreib- und Leseadressen.

Problem: Es sollen *alle* Speicherstellen des FIFOs benutzt werden können. Wenn read-Adresse gleich write-Adresse ist, dann kann der FIFO **leer** oder **voll** sein!

Idee: Teile den FIFO (Ringpuffer) in (vier) Sektoren ein.

- → Befindet sich der read-Zeiger im Sektor vor dem write-Zeiger, dann wird eine empty-Warnung erzeugt.
- → Wenn der write-Zeiger im Sektor vor dem read-Zeiger ist, dann generiere eine full-Warnung.

# EIN ASYNCHRONER FIFO (III)

Teilt man die Folge der Gray-Codes in vier gleich große Teile ein, so ergibt sich die folgende Liste der beiden hochwertigsten Bits:

00, 01, 11, 10, 00 (das letzte Paar wurde wiederholt)

Beobachtung: Zwei Paare  $(a_n,a_{n-1})$  und  $(b_n,b_{n-1})$  folgen aufeinander genau dann, wenn  $a_{n-1}=b_n$  und  $a_n\neq b_{n-1}$  gilt. Dies führt zu folgenden VHDL-Anweisungen:

```
fullWarn <= (writeAdr(writeAdr'high - 1) xnor</pre>
1
                   readAdr(readAdr'high)) and
2
                  (writeAdr(writeAdr'high) xor
3
                   readAdr(readAdr'high - 1));
4
5
     emptyWarn <= (writeAdr(writeAdr'high - 1) xor
6
                    readAdr(readAdr'high)) and
7
                   (writeAdr(writeAdr'high) xnor
                    readAdr(readAdr'high - 1));
9
```

# EIN ASYNCHRONER FIFO (IV)

Der FIFO ist **leer** (bzw. **voll**), wenn eine Leerwarnung (bzw. Vollwarnung) gespeichert wurde und Leseadresse gleich Schreibadresse ist.

Frage: Wie speichert man eine Leerwarnung / Vollwarnung?

```
except : process(fullWarn, emptyWarn, clear)
1
     begin
2
       -- fifo should be cleared or we have an empty warning
       if ((clear = '1') or (emptyWarn = '1')) then
4
         -- '0' indicates a possible empty in the next future
5
6
         exCase \le '0':
       elsif (fullWarn = '1') then
7
8
         -- '1' indicate a possible full in the next future
         exCase <= '1':
9
       end if:
10
     end process;
11
12
     -- Generate asynchronous empty / full signals
13
     aFull <= exCase and equalAdr;
14
     aEmpty <= not exCase and equalAdr;
15
```

# EIN ASYNCHRONER FIFO (V)

An dieser Stelle verwenden wir (gewollt) ein Latch für exCase!

Dies erkennt man leicht, da in der if-Anweisung nicht alle Fälle ausdekodiert sind. Damit ergibt sich für exCase eine zeitliche Abhängigkeit, die mit der Instantiierung eines Latches (Speicher) gelöst werden muss, da das Speicherverhalten nicht vom Takt abhängig ist.

Dies zeigt auch die Synthese:



# EIN ASYNCHRONER FIFO (VI)

Nur eine **Schreibaktion** bewirkt, das das full-Signal '1' wird. Damit ist die **steigende Flanke** synchron zur write-clock.

Analog: Die steigende Flanke des empty-Signals ist synchron zur read-clock.

Problem: Müssen noch die fallenden Flanken von "empty" und "full" synchronisieren:

```
synchronize_full : process (wClk, aFull)
1
     begin
       if (aFull = '1') then
3
         -- happens synchronously (aFull = '1' needs equalAdr = '1')
         full <= '1':
5
       elsif (rising_edge(wClk)) then
6
         -- Fifo is not full and the falling edge is synchronized too
7
         full <= '0':
8
       end if:
9
     end process;
10
```

# ASYNCHRONER FIFO (BLOCKSCHALTBILD)

