



# HARDWARE-BESCHREIBUNGSSPRACHEN

Hardwareentwurf mit VHDL

9. November 2020 Revision: 0d5ed06 (2020-11-09 20:24:57 +0100)

# Steffen Reith

Theoretische Informatik Studienbereich Angewandte Informatik Hochschule **RheinMain** 



EINE (ZU KURZE) EINFÜHRUNG IN VHDL

### LIBRARY DEKLARATIONEN

Mit Hilfe von Bibliotheken kann weitere Funktionalität eingebunden werden:

```
library library_name;
use library_name.package_name.package_parts;

Beispiel:
library ieee;
use ieee.std_logic_1164.all; -- Definiert logische Datentypen
use ieee.numeric std.all; -- Rechnen mit Bitvektoren (std logic)
```

Die Bibliotheken std und work werden automatisch eingebunden. Eigene Bibliotheken sind möglich:

```
library cpu;
use cpu.UARTTypes.all;
```

### ENTITY - SCHNITTSTELLENBESCHREIBUNGEN

Ein entity is die vollständige Spezifikation aller Ein- und Ausgabepins (ports) eines Schaltkreises:

```
entity entity_name is
port(port_name : mode signal_type;
port_name : mode signal_type;
....);
end entity_name
```

Für mode sind in, out und inout zulässig, sowie buffer. buffer verwendet man, wenn in einem Schaltkreis ein Signal gelesen und geschrieben werden muss.

Xilinx empfiehlt buffer zu vermeiden! Dies kann man erreichen, indem man Zwischenresultate (Signale) verwendet.

# ENTITY - EIN BEISPIEL (BESCHREIBUNG EINES SPEICHERS)

```
library ieee;
   use ieee.std_logic_1164.all;
3
   library cpu;
4
   use cpu.CPUTypes.all;
6
   entity MemoryBank is
7
8
     port (clk : in std_logic;
9
10
           enable : in std_logic;
11
           writeMem : in std_logic;
12
13
           adr
                     : in cpuAdrReal t;
14
15
           dataIn : in cpuWord_t;
16
           dataOut : out cpuWord_t);
17
18
   end MemoryBank;
19
```

# ARCHITECTURE - FUNKTIONALITÄT EINES SCHALTKREISES

Mit Hilfe einer Architekturbeschreibung legt man die Funktionalität eines Schaltkreises fest:

```
1 architecture architecture_name of entity_name is
2
3 (Deklarationen von Konstanten, Typen und Signalen)
4
5 begin
6
7 (Code)
8
9 end architecture name:
```

Hinweis: Es kann zu einem entity mehrere Architekturen (mit verschiedenen Namen) geben. Dadurch kann man z.B. die Funktionalität eines Schaltkreises speziell für eine Simulation beschreiben, verschiedene Implementationen gegeneinander testen oder für die Synthese optimieren.

# BEISPIEL: SYNCHRONES FLIP-FLOP

```
library ieee;
   use ieee.std_logic_1164.all;
3
4
   entity FF is
5
    port(d : in std_logic; -- Eingabebit
         clk : in std_logic; -- Clock
6
         reset : in std_logic; -- Reseteingang
7
         q : out std_logic); -- Ausgabebit
8
   end FF;
10
   architecture behavioral of FF is
11
   begin
12
   process (clk, reset) -- Sensitivitätsliste
13
   begin
14
      if (reset = '1') then
15
         q <= '0'; -- Zurücksetzen
16
      elsif (rising_edge(clk)) then -- Teste auf steigende Flanke
17
         q <= d; -- Daten übernehmen
18
      end if:
19
20
    end process;
   end behavioral;
21
```

### GENERISCHE SCHALTKREISE

Ein entity kann durch eine generic-Anweisung parametrisiert werden, wodurch das Design leichter wiederverwendet wird:

```
library ieee;
   use ieee.std_logic_1164.all;
3
   entity Adder is
5
     generic (width : integer := 8);
6
7
     port (a : in std_logic_vector(width - 1 downto 0);
8
           b : in
                      std_logic_vector(width - 1 downto 0);
9
           cin : in std_logic;
10
11
                : out std_logic_vector(width - 1 downto 0);
12
                : out sd_logic);
13
14
   end Adder:
15
```

### SKALARE DATENTYPEN

Das Bibliothek std stellt die Datentypen bit, boolean, integer, character und real bereit. Der Datentyp real kann nicht synthetisiert werden ( $\Rightarrow$  nur für Simulationen).

Das Package std\_logic\_1164 liefert die Datentypen std\_logic und std\_ulogic, wobei

```
type std_logic is ('U', -- Uninitialized

'X', -- Forcing Unknown

'O', -- Forcing zero

'1', -- Forcing one

'Z', -- High Impedance (tri-state)

'W', -- Weak Unknown

'L' -- Weak zero

'H' -- Weak one

'-'); -- Don't care
```

Im Package numeric\_std finden sich die Datentypen signed und unsigned, sowie Rechen- und Konvertierungsfunktionen.

### PHYSIKALISCHE DATENTYPEN

VHDL kennt physikalische Datentypen, d.h. ein Wert hat eine Einheit:

```
type length is range 0 to 1E9
units
um; -- Primäre Einheit: Micron
mm = 1000 um; -- 1000 Micron sind ein Millimeter
m = 1000 mm; -- 1000 Millimeter sind ein Meter
inch = 25400 um; -- Imperiale Einheiten
end units length;
```

Somit sind 0.1 inch und 2.54 mm gleich.

Achtung: Addition und Subtraktion funktioniert auf physikalischen Datentypen, aber bei der Multiplikation und Division kann es Probleme geben  $(m \text{ vs. } m^2)$ .

## PHYSIKALISCHE DATENTYPEN (II)

Es gibt auch einen vordefinierten Datentyp für die Zeit, der bei der Simulation eine wichtige Rolle spielt:

```
-- Clock period definition
   constant clk_period : time := 10 ns;
3
   -- Clock process definitions (simulation starts with raising clock)
   clk_process : process
6
   begin
7
     clk <= '1':
8
     wait for clk_period/2;
10
     clk <= '0':
11
12
     wait for clk_period/2;
13
   end process;
14
```

## **FILES**

VHDL kennt auch Files. Diese sind allerdings **nicht synthetisierbar** und dienen z.B. dem automatisierten Testen, wobei die Testvektoren aus einer Datei ausgelesen werden.

```
1
2 -- Welcher Datentyp ist im File gespeichert?
3 type typeName is file of typeInFile;
4
5 -- Identifier fuer Zugriff
6 file identifier: typeName [[open openMode] is expression];

Beispiel:
1 type bFile is file of bit;
2 file fileO1 : bFile is "data.bit";
```

Im Package **textio** der Bibliothek **std** finden sich Routinen zum Lesen und Schreiben, sowie allgemeine Hilfsfunktionen für Files.

#### USER DEFINIERTE SKALARE DATENTYPEN

Von integer können Datentypen abgeleitet werden:

```
type typeName is range specification;
```

Die Intervallgrenzen müssen zwischen integer 'low  $(=-2^{31}+1)$  und integer 'high  $(=2^{31}-1)$  liegen:

```
type natural is range 0 to integer'high;
type negative is range integer'low to -1;
type positive is range 1 to integer'high;
type temperature is range -273 to 100;
```

Zählt man alle gültigen Werte eine Datentyps auf, so bekommt man **Aufzählungstypen**:

```
type bit is ('0', '1');
type boolean is (false, true);
type std_ulogic is ('U','X','0','1','Z','W','L','H','-');
type stateFSM is (idle, exec, transmit, receive);
```

### **ARRAYS**

Vergleichbar mit Programmiersprachen sind **Arrays** eine Sammlung von gleichen Datentypen:

```
type typeName is array (rangeSpecs) of element_t;

In VHDL gibt es wichtige vordefinierte Arraytypen:

type bit_vector is array (natural range <>) of bit;

type boolean_vector is array (natural range <>) of boolean;

type integer_vector is array (natural range <>) of integer;

type string is array (positive range <>) of character;

und Arrays mit Logik-Typen (Package std_logic_1164):

type std_ulogic_vector is array (natural range <>) of std_ulogic;

type std_logic_vector is array (natural range <>) of std_logic;
```

# ARRAYS - BEISPIELE

### Arrays mit integer-Typen:

```
type t1_t is array (positive range <>) of integer;
constant c1 : t1_t(1 to 4) := (42, -7, 11, 0);

type t2_t is array (0 to 3) of natural;
constant c2 : t2_t := (2, 0, 9, 4);
```

### Arrays mit Aufzählungen

```
type t3_t is array (natural range <>) of std_logic;
constant c3 : t3_t(4 downto 1) := "z100";

type t4_t is array (7 downto 0) of bit;
constant c4 : t4_t := "10011001";
```

Die Indizes eines Arrays brauchen keine integer-Typen zu sein:

```
type row_t is range 1 to 3;
type col_t is ('x', 'y', 'z');

type matrix is array (row_t, col_t) of std_logic;
```

# **SLICES**

Mit Hilfe von Slices kann man **Teile** eines Arrays kopieren / bearbeiten:

```
signal word : std_logic_vector(15 downto 0);
signal lowWord : std_logic_vector( 7 downto 0);
signal highWord : std_logic_vector( 7 downto 0);

-- Teile aus dem Array rausschneiden
highWord <= word(15 downto 8);
lowWord <= word(7 downto 0);</pre>
```

Möchte man nur auf einen Teil eines Arrays zugreifen, so kann kann man auch Aliases definieren:

```
alias highWord is word(15 downto 8);
alias lowWord is word(7 downto 0);
```

Achtung: alias wird von **vielen Synthesetools nicht unterstützt** und kann so die Portierbarkeit beeinträchtigen.

# **RECORDS**

Möchte man verschiedene Datentypen zu einem neuen Typ gruppieren, so verwendet man **Records**, die mit struct in C vergleichbar sind:

```
type ireg_t is record
irq : std_logic;
pend : std_logic_vector(0 to 7);
mask : std_logic_vector(0 to 7);
end record;
signal irq_r : ireg_t;
```

Der Zugriff auf die Komponenten eines records funktioniert dann ganz normal mit

```
irq_r.mask <= "00110011"
```

### **SUBTYPEN**

Aufgrund der Codequalität, Testbarkeit oder Klarheit macht es Sinn **Typen einzuschränken**. Mit integer-Typen funktioniert das wie folgt:

```
subtype natural is integer range 0 to integer'high;
subtype positive is integer range 1 to integer'high;
```

Dieser Mechanismus funktioniert auch mit Aufzählungstypen

```
type std_logic is ('X', '0', '1', 'Z', 'W', 'L', 'H', '-');
subtype simpleLogic is std_logic range 'X' to 'Z';

type color_t is (red, green, blue, pink, yellow);
subtype additiveColor is color_t range red to blue;
```

oder mit Arrays deren Grenzen noch nicht festgelegt wurden

```
1 -- Width of datapath / registers
2 constant cpuDataWidth : integer := 32;
3
4 subtype cpuWord_t is std_logic_vector(cpuDataWidth - 1 downto 0);
```

### SIGNALE UND VARIABLEN

Ein **Signal** dient dazu, Werte in oder aus einem Schaltkreis zu führen, d.h. ein Signal repräsentiert eine **Verbindung / Leitung** innerhalb von Schaltkreisen:

```
signal signal_name : data_type [:= expression];
```

Ganz ähnlich können auch Konstanten definiert werden:

```
constant signal_name : data_type := expression;
```

Neben Signalen bietet VHDL auch **Variablen**. Diese entsprechen (in der Regel) keinen Verbindungen zwischen Schaltkreisen. Sie dienen der Speicherung von Werten **innerhalb** von **Prozessen**, **Funktionen** und **Unterprogrammen**:

```
variable variable_name : data_type [:= expression];
```

Variablen repräsentieren nur lokale Informationen!

# SIGNALE UND VARIABLEN (II)

**Achtung**: Variablen dürfen **nicht** direkt nach einer architecture-Vereinbarung verwendet werden.

Der Zuweisungsoperator für Variablen und Signale unterscheidet sich:

```
Signal: a <= "0010";
Variable: a := "0010";
```

Die Zuweisung an ein **Signal** wird **nicht sofort** aktiv, sondern erst nach einer gewissen Verzögerungszeit (z.B. erst nach verlassen eines Prozesses). Deshalb ist auch

```
clk <= '0' after 5ns;
```

möglich. Dies ist nützlich, um Signallaufzeiten für eine Simulation zu modellieren. Bei der **Synthese** wird after **ignoriert**.

Die Zuweisung an eine Variable wird immer sofort aktiv.

# **OPERATOREN**

VHDL kennt die üblichen Operatoren:

- → Logik: not, and, nand, or, nor, xor und xnor
- → Arithmetik: +, -, \*, /, \*\* (Exponentiation), abs (absoluter Wert), mod und rem (ganzzahlige Division)
- → Vergleiche: = (Equal), /= (Not equal), < (Less than), > (Greater than), <= (Less than or equal) und >= (Greater than or equal).

Das Package numeric\_std implementiert die obigen Operatoren auch für std\_logic\_vector (evtl. nicht alle synthesefähig).

Wichtig und oft hilfreich (z.B. Schieberegister) ist der **Konkatenationsoperator** (&).

### Sei nun:

```
constant one: bit :='1';
constant tri: std_logic :='Z';
```

# OPERATOREN (II)

### Beispiel:

```
signal y: bit_vector(1 to 4);
signal z: std_logic_vector(7 downto 0);

y0 <= (one & "010"); -- ergibt "1010"
y1 <= one & "000"; -- ergibt "1000"
z0 <= (tri & tri & "111" & tri); -- ergibt ZZ111Z
z1 <= ('0' & "101" & tri); -- ergibt 0101Z</pre>
```

Weiterhin bietet **std\_logic\_vector** Schiebeoperationen:

- → Shift left logic (s11) Bits auf der rechten Seite mit '0' füllen
- → Shift right logic (srl) Bits auf der linken Seite mit '1' füllen
- → Shift left arithmetic (sla) Bits rechts mit LSB füllen
- → Shift right arithmetic (sra) Bits links mit MSB füllen
- → Rotate left (rol) Ringshift links
- → Rotate right (ror) Ringshift rechts

## BEDINGTE ANWEISUNGEN

Die when-Anweisung ist vergleichbar mit einer nebenläufigen Variante der if-Anweisung. when darf deshalb nicht innerhalb einer process-Anweisung stehen:

Das when-Statement verlangt nicht, dass alle Eingabekombinationen abgedeckt sind (aber: gute Praxis für die Synthese!). Bei der ähnlichen select-Anweisung ist das notwendig:

### ANWENDUNG: 4-TO-1 MULTIPLEXER

```
library ieee;
   use ieee.std_logic_1164.all;
3
4
   entity Muliplexer4to1 is
5
   -- Breite des Multiplexers
   generic (w: integer := 8);
8
   port (d0, d1, d2, d3 : in std_logic_vector(w - 1 downto 0);
            sel
                         : in bit_vector(1 downto 0);
10
            output
                         : out std_logic_vector(w - 1 downto 0));
11
12
13
   end entity;
14
   architecture whenArch of Multiplexer4to1 is
15
   begin
16
     output <= d0 when sel = "00" else
17
                d1 when sel = "01" else
18
                d2 when sel = "10" else
19
20
                d3:
   end architecture;
21
```

# SEQUENTIELLER CODE

Um **sequentiellen** Code in VHDL (oder Schaltkreisen) erzeugen zu können, braucht man ein **Speicherkonzept**, da sonst keine Zwischenergebnisse "aufgehoben" werden können.

Das in der Vorlesung verwendete Artix-7 FPGA hat in jedem Slice gleich mehrere Flip-Flops zu diesem Zweck:





**Block-RAMs** stellen größere Mengen von Speicher (z.B. 36kB pro Block) zur Verfügung.

### **SPEICHERELEMENTE**

Ein Latch (engl. Schnappverschluss / Riegel) ist ein 1-Bit Speicher, dessen Ausgang den Wert des Eingang direkt wiedergibt, solange das Clock/Enable-Signal '1' ist. Dieses Verhalten heißt level-sensitiv:



Ein Flip-Flop dagegen ist **edge-sensitiv**, d.h. die Daten werden nur an (steigenden) **Flanken** übernommen.



### DIE PROCESS-ANWEISUNG

Eine process-Anweisung wird sequentiell abgearbeitet und darf die üblichen Kontrollstrukturen enthalten (if, case oder loop).

Zusätzlich ist die wait-Anweisung erlaubt, mit der man auf ein **Ereignis (≜ Veränderung)** eines (Clock)Signals warten kann.

```
1 [label:] process [(sensitivity_list)] is
2     [declarative_part]
3 begin
4     sequential_statements_part
5 end process [label];
```

Im **deklarativen** Teil einer **process**-Anweisung dürfen z.B. **Variablen vereinbart** werden.

In der **Sensitivitätsliste** werden alle Signale aufgeführt, die bei einer **Änderung** den **Ablauf des Prozesses** bewirken.

## BEISPIEL: FLIP-FLOP MIT ASYNCHRONEM RESET

```
library ieee;
   use ieee.std_logic_1164.all;
3
4
   entity ff is
5
    port ( clk : in std logic;
          reset : in std_logic;
6
               d : in std_logic;
7
               q : out std_logic);
8
   end entity;
10
   architecture Behavioral of FF is
11
   begin
12
     ff_pro : process (clk, reset)
13
14
   begin
       if (reset = '1') then -- Asynchroner reset^^I
15
          q <= '0'; -- Ausgang resetten^^I</pre>
16
       elsif ((clk'event) and (clk = '1')) then -- steigende Flanke
17
          q <= d; -- Eingang übernehmen
18
       end if:
19
20
    end process;
   end architecture;
21
```

### EINIGE BEMERKUNGEN ZU WAIT

### Die Anweisung

```
1 elsif ((clk'event) and (clk = '1')) then -- Warte steigende Flanke
```

kann man auch abkürzen:

```
1 elsif (rising_edge(clk)) then -- Warte steigende Flanke
```

Für Simulationszweck ist auch die Variante

```
clk_process : process
begin
clk <= '1';
wait for clk_period / 2;

clk <= '0';
wait for clk_period / 2;
end process;</pre>
```

erlaubt. Dies ist aber nicht synthetisierbar.

### **CODEPARTITIONIERUNG**

Mit Hilfe von Package, Component, Function und Procedure kann der Code **strukturiert** werden:

```
package packageName is
Deklarationen;
end [package] [packageName];

package body packageName is
[Unterprogramme;]
[zurückgestelle Konstanten]
end [package body] [packageName];
```

Im ersten Teil eines Package sind **nur** Deklarationen zulässig, wogegen im zweiten (optionalen) Teil die Implementationen von Function und Procedure untergebracht sind.

### BEISPIEL (AUSSCHNITT): PACKAGE

```
package CPUTypes is
     -- Holds an op-code of any instruction
2
3
     subtype instrOp_t is std_logic_vector(opCodeWidth - 1 downto 0);
4
5
     -- Codes for RType operations
     constant opRType : instrOp t := "000000";
6
7
     -- Access the opcode
     function GetOp (signal word : in cpuWord_t) return instrOp_t;
9
10
   end CPUTypes;
11
12
   package body CPUTypes is
13
14
     function GetOp (signal word : in cpuWord_t) return instrOp_t is
15
     begin
16
       -- Simply slice out the operands field
17
       return instrOp_t(word((dW - 1) downto (dW - opCodeWidth)));
18
     end GetOp;
19
20
   end CPUTypes;
21
```

### WIEDERVERWENDUNG VON CODE: COMPONENT

Für größere Schaltkreise muss es möglich sein, Schaltkreise (mehrmals) wieder verwenden zu können. Dies kann man mit der component-Anweisung erreichen:

Mit **port** werden die Ein- und Ausgänge des zu benutzenden Schaltkreises beschrieben (vergleichbar mit **entity**).

Die component-Anweisung wird **innerhalb** von architecture verwendet.

# WIEDERVERWENDUNG VON CODE: COMPONENT (II)

Hat man eine Komponente in einer Architektur bekannt gemacht, dann kann man diese auch (mehrfach) benutzen / instanziieren:

```
1 label: [component] componentName
2          [generic map (genericList)]
3          port map (portList);
```

Mit Hilfe von generic map kann man die generischen **Parameter** der **speziellen Instanz festlegen**.

Mit port map kann man die Signale der konkreten Instanz mit Signalen der Architekture verdrahten.

# BEISPIEL: EIN XOR MIT DREI EINGÄNGEN

Angenommen man hat ein XOR mit zwei Eingängen und es soll draus eines mit drei Eingängen konstruiert werden:

```
entity XOR3 is
   port(i1,i2,i3 : in std_logic;
         o : out std logic);
3
   end XOR3:
5
   architecture Structural of XOR3 is
     signal tmp : std_logic;
7
8
     component XOR2 is
   port(x1,x2 : in std_logic;
10
           v : out std logic);
11
      end component;
12
13
   begin
14
15
    -- Zwei XOR2 Gatter (Instanzen) verwenden
16
    XOR2_1 : XOR2 port map(x1=>i1, x2=>i2, y=>tmp);
17
    XOR2_2 : XOR2 port map(x1=>tmp, x2=>i3, y=>o);
18
   end Structural:
19
```