



# VHDL Kompakt

Andreas Mäder



https://tams.informatik.uni-hamburg.de

# Inhaltsverzeichnis

| 1. | Konzepte von VHDL                                           | 1  |
|----|-------------------------------------------------------------|----|
|    | 1.1. Entwurfsparadigmen                                     | 1  |
|    | 1.2. Bibliotheken und compilierbare Einheiten               | 3  |
|    | 1.2.1. Package                                              | 4  |
|    | 1.2.2. Entity                                               | 4  |
|    | 1.2.3. Architecture                                         | 5  |
|    | 1.2.4. Configuration                                        | 7  |
|    | 1.3. Simulation                                             |    |
| 2  | Datentypen                                                  | 10 |
| ۷. | 2.1. Skalare                                                |    |
|    | 2.2. komplexe Typen                                         |    |
|    | 2.3. Untertypen und Alias                                   |    |
|    | 2.4. Attribute                                              |    |
|    | 2.4. Attribute                                              | 19 |
| 3. | Bezeichner und Deklarationen                                | 22 |
| 4. | Ausdrücke                                                   | 25 |
| 5. | Sequenzielle Beschreibungen                                 | 29 |
|    | 5.1. Anweisungen                                            |    |
|    | 5.2. Unterprogramme                                         |    |
| 6. | Signale                                                     | 40 |
| •  | 6.1. Deklaration                                            |    |
|    | 6.2. Signalzuweisungen im Prozess                           |    |
|    | 6.3. Implizite Typauflösungen und Bustreiber                |    |
|    | 6.4. Attribute                                              |    |
| 7  | Konkurrente Beschreibungen                                  | 48 |
| 1. | Konkullente beschielbungen                                  | 40 |
| 8. | Strukturbeschreibungen                                      | 52 |
|    | 8.1. Hierarchische Beschreibungen                           | 52 |
|    | 8.1.1. Benutzung von Packages                               |    |
|    | 8.1.2. Konfigurationen                                      | 55 |
|    | 8.1.3. Parametrisierung von Entities durch generische Werte |    |
|    | 8.2. Strukturierende Anweisungen                            | 60 |
| 9. | Bibliotheken und Packages                                   | 62 |
|    | 9.1. Package                                                | 62 |
|    | 9.2 VHDL-Einheiten, Dateien und Bibliotheken                | 64 |

## Inhaltsverzeichnis

| Α. | Syntaxbeschreibung                   | 66  |
|----|--------------------------------------|-----|
|    | A.1. Übersicht                       | 66  |
|    | A.2. Bibliothekseinheiten            | 69  |
|    | A.3. Deklarationen / Spezifikationen | 73  |
|    | A.4. sequenzielle Anweisungen        | 87  |
|    | A.5. konkurrente Anweisungen         | 100 |
|    | A.6. Sprachstandard                  | 107 |
|    | A.7. std_logic_1164                  | 109 |
|    | A.8. numeric_std / numeric_bit       | 110 |
|    | A.9. textio                          | 112 |
|    | A.10.std_logic_textio                | 112 |
|    | A.11.Attribute                       |     |
|    | A.12.reservierte Bezeichner          |     |
|    | Literaturverzeichnis                 | 115 |
|    | Standards                            | 116 |
|    | WWW-Links                            | 118 |
|    | Index                                | 119 |

# 1. Konzepte von VHDL

VHDL ist eine Hardwarebeschreibungssprache; dabei steht der Name für:
VHSIC Hardware Description Language
Very High Speed Integrated Circuit

VHDL wurde 1983 vom amerikanischen "Department of Defense" initiiert und ist seit Ende 1987 als IEEE Standard 1076 genormt [IEEE 1076 87]. Seitdem hat sich VHDL (neben Verilog) zur *Standard*-Hardwarebeschreibungssprache entwickelt. Der Sprachstandard (Syntax und Semantik) wird regelmäßig überarbeitet [IEEE 1076 93, IEEE 1076 02, IEEE 1076 08] und seit 2004 ist VHDL als IEC Standard [IEC 61691-1-1 04, IEC 61691-1-1 11] weltweit festgelegt. Daneben wurden Erweiterungen vorgenommen, die zusätzliche Aspekte behandeln, wie

- die Modellierung von Hardware und Zellbibliotheken [IEC 61691-2 01, IEC 61691-5 04]
- die Synthese von Hardware [IEC 61691-3-3 01, IEC 62050 04]
- mathematische Typen und Funktionen [IEC 61691-3-2 01]
- die Modellierung und (Co-) Simulation analoger Schaltungen [IEC 61691-6 09]

## 1.1. Entwurfsparadigmen

Die Sprache VHDL dient der Beschreibung und Simulation digitaler Systeme und deren Umgebung. Das Entwurfsziel kann ein FPGA, ein ASIC oder eine ganze Platine sein. Alle, während des Entwurfsvorgangs anfallenden Beschreibungen der Schaltung, werden von Sprachumfang abgedeckt. Dabei ist die Schaltung jederzeit simulierbar. In VHDL sind die folgenden Konzepte verwirklicht:

**Hierarchie** Die Unterteilung des Entwurfs in (Teil-)Komponenten wird unterstützt. Der Gesamtentwurf wird dann hierarchisch aus diesen Teilen zusammengesetzt. Die Komplexität dieser Teile kann vom einfachen Gatter (z.B. NAND) bis hin zu komplexen Funktionseinheiten (z.B. Prozessorkern) reichen.

**Modelle** Jede Design-Einheit (Entity) kann auf unterschiedliche Weise beschrieben sein. Dabei ist grundsätzlich zwischen folgenden Möglichkeiten zu unterscheiden:

Verhalten ist die algorithmische Beschreibung mit den Mitteln einer höheren Programmiersprache. Sowohl sequenzielle als auch parallele Abläufe können modelliert werden.

Datenfluss beschreibt den Aufbau von Datenpfaden, wobei die Operationen auf den Daten als *elementare* Funktionen vorhanden sind — Mischform zwischen Strukturund Verhaltensbeschreibung.

Struktur ist die direkte Umsetzung von Schaltplänen. Komponenten werden in einer Hierarchie miteinander verbunden.

Durch die Definition benutzereigener Datentypen kann die Aufgabe unabhängig von konkreten Hardwarerealisierungen spezifiziert werden.

**Datenhaltung** Das in der Sprache benutzte Bibliothekskonzept erlaubt:

- den Zugriff auf gemeinsame Datenbestände durch Arbeitsgruppen
- die Wiederverwendung bestehender (Teil-)Entwürfe
- das Einbinden herstellerspezifischer Bibliotheken (z.B. für Standardzellen)

**Alternativen** — Schlagwort: *exploring the design-space* Die Trennung von Schnittstelle und der Implementation der Schaltung ermöglicht Entwurfsalternativen. Zu einer Schnittstelle können mehrere Realisierungen existieren, die sich meist auch hinsichtlich des Abstraktionsgrads unterscheiden.

#### **Abstraktionsebenen**

Im Entwurf werden verschiedene Abstraktionsebenen unterschieden, auf jeder Ebene dienen unterschiedlichste Beschreibungsformen dazu das Verhalten zu modellieren. Komplexe Modelle lassen sich aus Strukturen elementarer Elemente hierarchisch aufbauen. Jedes dieser "Primitive" ist wiederum eine komplexe Beschreibung der nächstniedrigeren Ebene. Zusätzlich zu den Strukturbeschreibungen werden zum Teil auch geometrische Strukturen benutzt, die, als Repräsentation eines späteren Layouts, die Anordnung der Teile beschreiben.

|                   | Verhalten                | Struktur           | aus                         |
|-------------------|--------------------------|--------------------|-----------------------------|
| Architekturebene  | Leistungsanforderungen   | Netzwerk           | Prozessoren, Speicher       |
|                   |                          |                    | Busse, Controller           |
| Algorithmen- /    | Algorithmen              | Blockschaltbild    | Hardware Module             |
| funktionale Ebene | formale Funktionsbeschr. |                    |                             |
| Register-Transfer | Daten- und Steuerfluss   | RT-Diagramm        | Register, Multiplexer       |
| Ebene             | endliche Automaten       |                    | Decodierer, ALUs            |
| Logikebene        | boole'sche Gleichungen   | Logiknetzliste     | Flipflops, Gatter           |
| elektrische Ebene | Differenzialgleichungen  | elektr. Schaltbild | Transistoren, Kondensatoren |
|                   |                          |                    | Dioden, Widerstände         |

#### Entwurfsvorgehen

Der eigentliche Entwurfsprozess, bei Verwendung von VHDL, entspricht einem *top-down* Vorgehen.

**Algorithmendesign** Ausgangspunkt ist die Modellierung des Verhaltens der Schaltung, deren Funktionalität durch Simulationen geprüft wird. So können verschiedene Algorithmen implementiert und miteinander verglichen werden.

Auf oberster Ebene ist dies eine Beschreibung der zu entwerfenden ICs oder Systems, sowie eine Testumgebung, die das Interface zu der Schaltung darstellt.

**Top-Down Strukturierung** Im weiteren Vorgehen wird die Schaltung in Funktionsblöcke gegliedert, so dass man eine Strukturbeschreibung erhält.

Diese Vorgehensweise – Algorithmischer Entwurf von Funktionseinheiten, hierarchische Verfeinerung und Umsetzung in Strukturbeschreibungen – wird rekursiv ausgeführt, bis man letztendlich bei Elementen einer Zellbibliothek angekommen ist und die Schaltung praktisch realisiert werden kann.

Durch den Einsatz von Synthesewerkzeugen wird die Entwurfsaufgabe (auf den unteren Abstraktionsebenen) dabei zunehmend vereinfacht: ausgehend von Verhaltensbeschreibungen werden Netzlisten für Zielbibliotheken generiert. Derzeitiger Stand der Technik ist, dass die Synthese für Logik (Schaltnetze) und für endliche Automaten problemlos beherrscht wird. Für die Synthese komplexerer Algorithmen gibt es viele gute Ansätze, die zumindest bei Einschränkungen auf bestimmte Anwendungsfelder (Einschränkung des Suchraums), mit den Entwürfen guter Designer konkurrieren können.

## 1.2. Bibliotheken und compilierbare Einheiten

Die Entwürfe sind in Bibliotheken organisiert, wobei die Bibliotheken jeweils compilierten und durch den Simulator ausführbaren VHDL-Code enthalten. Bibliotheken können folgende vier Teile enthalten:

package : globale Deklarationen

entity : Design – Sicht von Außen (black box)

architecture : Design Implementation

configuration: Festlegung einer Design-Version (Zuordnung: entity – architecture)

Neben herstellereigenen- und benutzerdefinierten Bibliotheken gibt es zwei Standardbibliotheken:

WORK : Default-Bibliothek des Benutzers. Wenn nicht anders angegeben, dann ist

WORK die Bibliothek, mit der die Programme arbeiten.

STD : enthält die beiden Packages STANDARD und TEXTIO mit vordefinierten Daten-

typen und Funktionen.

## Compilation, Elaboration und Simulation, Synthese ...

VHDL-Beschreibungen werden in mehreren Schritten bearbeitet:

- 1. Die *Analyse* (Compilation) prüft die Syntax und die Konsistenz des VHDL-Codes und schreibt die Ausgabe (in einem programmspezifischen Format) in die entsprechende Bibliothek, normalerweise WORK.
- 2. Vor der weiteren Verarbeitung muss die Hierarchie aufgelöst und parametrisierbare Elemente entsprechend bearbeitet werden. Dieser Schritt der *Elaboration* wird oft gemeinsamen mit der nachfolgenden Simulation oder Synthese ausgeführt.
- 3. Bei der *Simulation* von Elementen wird dann die Funktion der eingegebenen Schaltung überprüft.

Bei der *Synthese* wird der (zuvor simulierte) VHDL-Code so umgesetzt, dass er letztendlich als Hardware (FPGA, ASIC) realisiert wird.

Die genaue Vorgehensweise hängt von den jeweils vorhandenen Programmen ab, für die Simulation wären dies beispielsweise:

| Simulator       |          | Analyse | Elaboration | Simulation |
|-----------------|----------|---------|-------------|------------|
| SYNOPSYS        | VCS      | vhdlan  | vcs         | simv       |
| CADENCE         | Incisive | ncvhdl  | ncelab      | ncsim      |
| MENTOR GRAPHICS | ModelSim | vcom    |             | vsim       |

## 1.2.1. Package

Deklarationen die in mehreren Entwürfen benutzt werden, z.B.: Komponenten, Unterprogramme (Funktionen, Prozeduren) oder Typen, Konstanten, Dateien..., lassen sich in Packages sammeln und in Bibliotheken hinterlegen.

Neben eigenen Bibliotheken werden so auch die Zellbibliotheken der ASIC-Hersteller ausgeliefert. Auch die Hersteller von CAD-Software stellen Hilfsroutinen und Funktionen als Packages bereit, die den Umgang mit den Werkzeugen erleichtern.

Die Handhabung von Bibliotheken und die Syntax von package-Deklarationen ist im abschließenden Kapitel 9 ab Seite 62 beschrieben.

## 1.2.2. Entity

Eine entity definiert für eine Komponente des Entwurfs die externe Sichtweise. Dabei werden der Name, die Ein- und Ausgänge und zusätzliche Deklarationen festgelegt. Die interne Realisierung wird dann als, der Entity zugehörige, architecture beschrieben. Eine entity kann als Komponente anderer Entwürfe in deren Hierarchie eingebunden werden.

Syntax

```
entity \langle entityId \rangle is
    ⟨generic declaration⟩]
    ⟨port declaration⟩
    ⟨local declarations⟩
                                                                            normalerweise nicht benutzt
begin
   ⟨passive statements⟩]
end [entity] [\langle entityId\rangle];
⟨generic declaration⟩ ::=
                                                                                                Parameter
  generic ( \langle generic\ list \rangle : \langle typeId \rangle [:= \langle expression \rangle] { ;
                 ⟨generic list⟩ : ⟨typeId⟩ [:= ⟨expression⟩]} );
⟨port declaration⟩
                                                                                      Ein- und Ausgänge
       port ( \langle port list \rangle
                                       : [\langle mode \rangle] \langle typeId \rangle [:= \langle expression \rangle] {;
                 \langle port \; list \rangle : [\langle mode \rangle] \; \langle typeId \rangle \; [:= \langle expression \rangle] \} );
⟨mode⟩ ::= in|out|inout|buffer
                                                                                               "Richtung"
```

Die Entity-Deklaration kann neben den Ein- und Ausgängen (ports) auch Parameter der Entity (generics) festlegen. Mit ihnen lassen sich interne Eigenschaften und Wortbreiten einstellen. In den Architekturen entsprechen die Generics dann Konstanten. Beispiele dazu folgen in Kapitel 8, ab Seite 58 und 60. Das nachfolgende Beispiel deklariert einen Bitvergleicher.



## 1.2.3. Architecture

Eine Architektur beschreibt das Verhalten, bzw. die interne Realisierung einer vorher analysierten entity. Dabei können mehrere Architekturen für eine entity deklariert werden (Unterstützung von Alternativen), die Auswahl einer bestimmten architecture erfolgt dann später über eine configuration.

## Syntax

```
architecture \( \architecture Id \rangle \) of \( \cdot entity Id \rangle \) is
\[ \left\{ \left\{ local declarations \rangle \} \} \]
end \[ \left\{ architecture \rangle \left\{ architecture Id \rangle \rangle \} \]
end \[ \left\{ architecture \rangle \left\{ architecture Id \rangle \rangle \} \]
\[ \left\{ use \quad \left\{ \left\{ \rangle \rangle \left\{ \rangle \rangle \rangle \left\{ \rangle \
```

Der Deklarationsteil definiert Typen, Unterprogramme und Konstanten, die in dieser Architektur benötigt werden, während die Anweisungen *(statements)* das eigentliche Design beschreiben. Für diese Beschreibung gibt es drei *Stile*: Verhalten, Datenfluss, Struktur. Innerhalb des Anweisungsteils kann einer oder eine beliebige Kombination dieser Stile benutzt werden.

#### Verhalten

Das Grundkonstrukt der Verhaltensbeschreibung ist der process:

**interner Aufbau** Ein VHDL-Prozess ist einem sequenziellen Task einer Programmiersprache vergleichbar, mit den üblichen Konzepten:

- sequenzielle Abarbeitung der Anweisungen
- Kontrollanweisungen zur Steuerung des Ablaufs
- Verwendung lokaler Variablen, -Datentypen
- Unterprogrammtechniken (Prozeduren und Funktionen)

**Aktivierung** Da das Ziel der VHDL Beschreibung ein durch den Simulator ausführbares Verhalten ist, gibt es spezielle Konstrukte, die festlegen wann der Prozess zu aktivieren ist — im Gegensatz zu Programmen in herkömmlichen Sinne sind Hardwareelemente *immer*, gleichzeitig aktiv.

Ein Prozess hat deshalb entweder eine *sensitivity list* oder enthält *wait*-Anweisungen. Beide Methoden bewirken, dass bei der Änderung von Eingangswerten der Architektur der Prozess von Simulator aktiviert wird, die Anweisungen sequenziell abgearbeitet werden und dadurch neue Ausgangswerte erzeugt werden.

**Ein-/Ausgabe** Nur über *Signale* können Prozesse nach außen hin aktiv werden. Diese Signale können zum einen Ein- und Ausgänge der Schaltung sein, zum anderen können auch mehrere Prozesse über (architektur-)interne Signale kommunizieren.

In Gegensatz zu den Signalen können die *Variablen* des Prozesses nur prozessintern verwendet werden und stellen so etwas wie lokalen Speicher dar.

Um Parallelitäten im Verhalten einer architecture zu beschreiben, können innerhalb des Anweisungsteils beliebig viele Prozesse beschrieben werden.

#### Beispiel

#### **Datenfluss**

Bei dieser Beschreibung wird der Datenfluss über kombinatorische logische Funktionen (Addierer, Komparatoren, Decoder, Gatter...) modelliert.

#### Beispiel

```
architecture ARCH_DATFL of COMPARE is
begin

C <= not (A xor B) after 1 ns;
Datenfluss von Eingängen, über
end architecture ARCH_DATFL;
xor und not, zum Ausgang
```

#### Struktur

Strukturbeschreibungen sind Netzlisten aus Bibliothekselementen: diese Elemente werden instanziiert und über Signale miteinander verbunden.

```
architecture ARCH_STRUC of COMPARE is
signal I: bit; lokales Signal

component XR2 is Komponentendeklaration
port (X,Y: in bit; Z: out bit); der Bibliothekselemente
end component XR2;
component INV is
port (X: in bit; Z: out bit);
end component INV;
```

```
begin
    I0: XR2 port map (A,B,I);
    I1: INV port map (I,C);
end architecture ARCH_STRUC;
Beschreibung der Netzliste
Benutzung der Komponenten
Benutzung der Komponenten
```



## 1.2.4. Configuration

Durch Konfigurationen kann der Entwerfer zwischen verschiedenen Design-Alternativen und -Versionen auswählen. Dabei bestimmt eine Konfiguration, welche Realisierung – von mehreren (möglicherweise) vorhandenen Architekturen – für ein Entity aus der Bibliothek, benutzt wird. Dabei kann ein Konfiguration zwei Arten hierarchischer Zuordnungen enthalten:

- Auf oberster Ebene wird eine Architektur für die top-level Entity ausgewählt.
- Innerhalb der Architektur werden für instanziierte Komponenten Paare aus Entity und Architektur bestimmt. Diese *Bindung* der Komponenten kann beliebig weit in die Hierarchie hinein stattfinden.

Existiert zu einer entity keine expliziten Konfiguration, so wird jeweils die (zeitlich) zuletzt analysierte Architektur benutzt — die *null* Konfiguration.

```
configuration \langle configurationId \rangle of \langle entityId \rangle is
   for \( architectureId \)
      { \( component \) configuration \\ \}
   end for:
end [configuration] [(configurationId)];
⟨component configuration⟩ ::=
   for \langle instance\rangle: \langle componentId\rangle
         use entity
                                      [\langle libraryId \rangle.] \langle entityId \rangle [(\langle archId \rangle)]
         use configuration \lceil \langle libraryId \rangle . \rceil \langle configId \rangle
                [\langle generic map \rangle] [\langle port map \rangle];
     for \( architectureId \)
         {⟨component configuration⟩}
      end for;
   end for;
\langle instance \rangle ::= \langle label \rangle \{, \langle label \rangle \} \mid others \mid all
```

In dem nachfolgenden Beispiel wird die entity COMPARE in einer ALU benutzt (strukturelle Beschreibung der architecture ... of ALU).

Beispiel

```
entity ALU is
                                                         Entity Beschreibung der ALU
  port ( opcode: ...
end entity ALU;
architecture FIRST of ALU is
                                             Architektur der ALU (Strukturbeschreibung)
  component COMPARE is
    port (A, B: in bit; C: out bit);
  end component COMPARE;
begin
  I0: COMPARE port map (S, D, Q);
                                                     Instanz IO der entity COMPARE
end architecture FIRST;
configuration FAST_ALU of ALU is
                                                      Architektur die konfiguriert wird
  for FIRST
    for I0: COMPARE use entity WORK.COMPARE(ARCH_BEHAV);
                                              legt Entity und zugehörige Architektur fest
end configuration FAST_ALU;
```

Da Konfigurationen separate Entwurfseinheiten sind, können sie auch direkt für die Simulation benutzt werden. In obigem Beispiel wäre es möglich diese Konfiguration zu simulieren als: \( \lambda y Simulator \rangle \) WORK. FAST\_ALU

Später in dem Abschnitt zur Hierarchie 8.1.2, ab Seite 55, werden Konfigurationen noch genauer vorgestellt.

## 1.3. Simulation

Die Simulation von VHDL-Schaltungen (Entity + Architektur) ist integraler Bestandteil der Semantik. In dem Sprachstandard wird deshalb auch ein Simulationsalgorithmus definiert, dessen Verhalten die Abarbeitung konkurrenter und sequenzieller VHDL-Codeabschnitte definiert.

Für den Simulator besteht eine VHDL-Beschreibung aus einer Menge konkurrent aktiven Codes — wie bei der Hardware: Funktionseinheiten arbeiten gleichzeitig! Wie oben bei den Architekturen beschrieben, können dies Anweisungen einer Datenflussbeschreibung, Instanzen in einer hierarchischen Modellierung oder Prozesse sein. Die Prozesse wiederum, begrenzen sequenziell abzuarbeitenden Code, der in Verhaltensbeschreibungen benutzt wird. Der VHDL-Simulationsalgorithmus beschreibt jetzt das prinzipielle Verfahren, wie die konkurrenten Modelle vom Simulator behandelt werden müssen, damit das Ergebnis unabhängig von der sequenziellen Abarbeitungsreihenfolge des Programms ist.

Für die Simulation wird ein ereignisgesteuerter Simulator angenommen, der eine zentrale Liste (*Schedule*) besitzt in der zukünftige Ereignisse stehen. Diese wurden durch den bisherigen Verlauf der Simulation erzeugt. Zwei Arten von Ereignissen sind möglich:

- 1. Wertewechsel von Signalen (Verbindung der konkurrenten Teile untereinander): Ereignis = Zeitpunkt + Signal + Wert
- 2. Abarbeitung von sequenziellem Code in einem Prozess: Ereignis = Zeitpunkt bzw. Bedingung + Prozess + Einsprungstelle

Eine fiktive Zeiteinheit (*delta*-Time) erlaubt die Behandlung von Signalzuweisungen ohne Verzögerungszeit. Dadurch kann der Simulator die Grundschleife der Simulation mehrfach durchlaufen, ohne dass die simulierte Zeit fortschreitet. Um die Wirkungsweise von Signalzuweisungen besser zu verstehen, ist der Simulationszyklus hier kurz skizziert:

- 1. Aktivierung des Zyklus zu einem Zeitpunkt  $t_0$ . Alle Ereignisse, die für diesen Zeitpunkt im Schedule sind, sind abzuarbeiten. Dazu werden alle Signalzuweisungen des Schedule ausgeführt und die neu berechneten Werte der Signale gespeichert.
- 2. Parallele Anweisungen, die diese Signale als Eingänge benutzen zu den Signalen sensitiv sind –, müssen in diesem Zyklus ausgeführt werden. Zusammen mit Prozessen aus dem Schedule wird so eine Menge aktiver Anweisungen bestimmt.
- 3. Jede dieser konkurrenten Anweisungen / Prozesse wird von dem Simulator abgearbeitet. Die Signalwerte werden der unter Schritt 1. berechneten Datenstruktur entnommen. Wenn die Simulation der Anweisungen neue Ereignisse erzeugt, dann werden diese in extra Datenstrukturen verwaltet.
  - Wegen dieser Trennung können sich die Signalwerte innerhalb eines Simulationszyklus nicht ändern die Abarbeitung ist unabhängig von der Reihenfolge.
  - Der sequenzielle Code in Prozessen wird, beginnend an der Einsprungstelle, so lange abgearbeitet, bis der Prozess terminiert. Gerät die Abarbeitung in eine Endlosschleife, dann... hat man ein Problem.
- 4. Nach der Abarbeitung aller aktiven Anweisungen ist der Zyklus für den Zeitpunkt  $t_0$  abgeschlossen. Die simulierten Ereignisse werden entfernt und "neue Ereignisse" aus Schritt 3. werden im Schedule wirksam.
- Die simulierte Zeit schreitet fort und der nächste Zyklus beginnt mit Schritt 1. Waren bei den unter 3. berechneten Ereignissen welche ohne Zeitfortschritt, beispielsweise Signalzuweisungen ohne Verzögerungszeit, dann spricht man von einem *delta-*Zyklus und die aktuelle Zeit ist  $t_0 + \delta$ . Ansonsten schreitet die simulierte Zeit bis zum nächsten  $t_1$  fort.

Dieser Algorithmus beschreibt ein Modell, das ein VHDL-Designer "vor Augen" haben sollte, um die Abarbeitung von Signalzuweisungen und Prozessen in der Simulation zu verstehen. Die tatsächlich in den Simulatoren implementierten Algorithmen können allerdings stark davon abweichen. Insbesondere für eine schnelle Simulation (Programmlaufzeit), sind andere Vorgehensweisen, die nicht auf (dynamischen) Ereignislisten basieren, besser geeignet. Meist hat der Entwerfer in der Simulation verschiedene Möglichkeiten zwischen sehr kompatiblen Modi, die man für das Debugging braucht, und stark optimierten Algorithmen zu wählen.

# 2. Datentypen

VHDL ist eine stark *typisierte* Sprache, d.h. Konstante, Variablen und Signale haben einen, durch deren Deklaration festgelegten Typ. Bei der Codeanalyse wird die Konsistenz der Datentypen bei Operationen und Zuweisungen überprüft. Gegebenenfalls müssen *Konvertierungsfunktionen* benutzt werden.

Die Typen des Package standard sind immer bekannt (= Sprachstandard). Im praktischen Umgang mit VHDL werden meist noch weitere Typen, beziehungsweise Deklarationen, aus zusätzlichen Packages gebraucht:

| Package                             | Bibliothek |
|-------------------------------------|------------|
| textio                              | std        |
| std_logic_1164                      | ieee       |
| std_logic_textio                    | ieee       |
| <pre>numeric_std, numeric_bit</pre> | ieee       |

## 2.1. Skalare

Die einfachen VHDL-Datentypen sind denen in Standard-Programmiersprachen vergleichbar:

**character** entspricht dem ISO 8859-1 Zeichensatz, die darstellbaren Zeichen werden dabei in einfache Hochkommas eingeschlossen: '0'...'9', 'a'...'z', 'A'...'Z' usw.<sup>1</sup>

bit Die beiden logischen Werte '0' und '1' sind bit Literale.<sup>1</sup>

std\_logic / std\_ulogic Der "IEEE Standard 1164" [IEEE 1164 93] ist extern definiert: in der Bibliothek ieee, Package std\_logic\_1164. Dort wird ein Logiksystem mit neun Signalwerten, bzw. Treiberstärken definiert, das für die Simulation und Synthese von Hardware besser geeignet ist als der Typ Bit. Die Werte sind im einzelnen:

- 'U' noch nicht initialisiert
- 'X' treibend unbekannt
- '0' treibend *logische* 0
- '1' treibend logische 1
- 'Z' hochohmig für Busse mit three-state
- 'W' schwach unbekannt
- 'L' schwach logische 0
- 'H' schwach logische 1
- '-' don't care für Logiksynthese

<sup>&</sup>lt;sup>1</sup>Wegen der Typbindung in VHDL kann es notwendig sein, zur Unterscheidung der Typen deren Werte explizit zu klassifizieren: character'('1')

bit'('1')

Zusammen mit den Datentypen, die ja auch Werte für die Modellierung von three-state Bussen beinhaltet, ist eine Auflösungsfunktion definiert, die mehrere Treiber auf einer Leitung zulässt, siehe Abschnitt 6.3, Seite 43. std\_ulogic ist ohne, std\_logic mit Auflösungsfunktion — im Allgemeinen benutzt man den Typ std\_logic.

boolean die beiden boole'schen Werte: true und false.

**integer** Zahlen sind möglich von  $-2^{31} - 1$  bis  $+2^{31} - 1$  (-2147483647 bis +2147483647). Die Default-Zahlendarstellung ist dezimal; bei der Benutzung anderer Zahlenbasen wird explizit angegeben:

```
binär 2#...#
oktal 8#...#
hexadezimal 16#...#
```

#### **Format**

Zu integer sind noch zwei Untertypen definiert: positive :1...n natural :0...n

**real** Zahlen liegen im Bereich von -1.0e + 38 bis +1.0e + 38, die Standard-Darstellung ist dezimal.

#### **Format**

```
 \hline { [+|-] [\langle \textit{base} \rangle \#] \langle \textit{number} \rangle . \langle \textit{number} \rangle [\#] [e[+|-] \langle \textit{exp number} \rangle ] }
```

**time / physikalische Typen** Zusätzlich zu den Wertangaben erlaubt VHDL auch noch die Angabe physikalischer Maßeinheiten, die als Umrechnungsfaktoren benutzt werden.

In dem Sprachstandard ist der Typ time vordefiniert, der Zeitangaben modelliert, z.B. Verzögerungszeiten: C <= ... after 2 ns;

#### **Format**

```
⟨real expression⟩ fs|ps|ns|us|ms|sec|min|hr
```

**Aufzählungstypen** Um die Aufgabenstellung unabhängig von speziellen technischen Codierungen zu beschreiben, können beliebige Aufzählungstypen definiert werden.<sup>2</sup>

<sup>&</sup>lt;sup>2</sup>Alle vordefinierten Typen sind im Sprachstandard als Aufzählungstypen vordefiniert.

Dabei können für  $\langle enumLiteral \rangle$  beliebige Bezeichner (erstes Beispiel) aber auch Literale (character Literale im zweiten Beispiel) benutzt werden.

#### Beispiel

```
type AMPEL is (ROT, GELB, GRUEN); für Ampelsteuerung type FOURVAL is ('X', '0', '1', 'Z'); vierwertige Logik für Simulation
```

## 2.2. komplexe Typen

**Array** Wie in Programmiersprachen bestehen Arrays aus durchnummerierten Elementen gleichen Typs. Zu den skalaren Standardtypen sind folgende Array-Typen vordefiniert:

```
string Array Typ zu character — in standard type string is array (positive range <>) of character;
bit_vector Array Typ zu bit — in standard type bit_vector is array (natural range <>) of bit;
std_logic_vector / std_ulogic_vector als Array zu std_logic, bzw. std_ulogic type std_logic_vector is array (natural range <>) of std_logic;
type std_ulogic_vector is array (natural range <>) of std_ulogic;
signed / unsigned Mit den Bitvektoren (bit-, std_logic_vector) sind zwar logische
```

Operationen möglich, aber Zahlendarstellung und Arithmetik sind nicht definiert.

Dazu wird entweder das Package numeric\_std oder numeric\_bit benötigt!

type signed is array (natural range <>) of std\_logic|bit;

type unsigned is array (natural range <>) of std\_logic|bit;

Zusammen mit den Typen werden die arithmetischen Operatoren für eine Zahlendarstellung als 2'Komplement- und als vorzeichenlose Zahl festgelegt. Die Operatoren sind auf Seite 26 beschrieben.

Die Deklaration eigener Array Typen besteht dabei aus der Angabe des Typ-Bezeichners, der Beschreibung des Index (der Indices bei mehrdimensionalen Arrays) durch Index-Typ(en) und Index-Bereich(e) und der Angabe des Element-Typs.

#### Syntax

Nachfolgend werden einige Eigenschaften von Arrays anhand von Beispielen genauer erläutert.

**Index-Typen** Neben den üblichen Integer-Indices können auch eigene Aufzählungstypen (-untertypen) benutzt werden.

## Beispiel

```
type INSTRUCTION is (ADD, SUB, LDA, LDB, STA, STB, OUTA);
subtype FLAGS is integer range 0 to 7;
...
type INSTR_FLAG is array (INSTRUCTION) of FLAGS; Array von Flag-Werten
```

**Benutzung als Laufindex** Indices können innerhalb von Schleifen über Variablen inkrementiert/dekrementiert werden.

#### Beispiel

**Unbegrenzte Indices** Oft werden Indices über den gesamten Wertebereich eines Typs deklariert und dann später bei der Deklaration von Objekten werden erst die Bereichseinschränkungen vorgenommen.

## Beispiel

```
type bit_vector is array (natural range <>) of bit;
... Deklaration aus standard
variable BYTE1: bit_vector (1 to 8);
variable BYTE2: bit_vector (7 downto 0);
```

**Index-Bereiche** Bei der Angabe ganzer Bereiche – meist durch Integer-Bereiche – ist die *Laufrichtung* des Index' wichtig.

**Array-Zuweisungen** können über die *Position*, den *Namen* oder gemischt erfolgen.

#### Syntax

## Beispiel

```
variable C
                     : bit_vector (0 to 3);
variable H, I, J, K: bit;
                                                           H=J='1'
                                                                     I=K='0'
mögliche Zuweisungen
                                                                      "1010"
C := "1010";
                                                                    4-bit string
C := H \& I \& J \& K;
                                                                 Konkatenation
C := ('1', '0', '1', '0');
                                                                     Aggregat
                                                                      "1100"
Aggregatzuweisungen
C := ('1', H, '0', J and K);
                                                                      Position
C := (0 => '1', 3 => J \text{ and } K, 1 => H, 2 => '0');
                                                                        Name
C := ('1', H, others => '0');
                                                                      gemischt
```

Ausschnitte werden über die Indizes gebildet.

#### Beispiel

Mehrdimensionale Arrays werden durch Aufzählung von Indexbereichen erzeugt.

Es lassen sich auch Arrays von Arrays bilden; die Indizes werden hierbei getrennt behandelt.

#### Beispiel

```
type WORD
            is array (0 to 3) of bit;
                                                                4 bit Zeile
type MEMORY is array (0 to 7) of WORD;
                                                            8 \times 4 bit Array
constant ROM: MEMORY := (('0','0','0','0'),
                          ('0','0','0','1'),
                          ('0','1','1','1'));
variable DATA
                    : WORD;
variable DATA_BIT
                     : bit;
variable ADDR, INDEX : integer;
. . .
      := ROM(ADDR);
DATA
DATA_BIT := ROM(ADDR)(INDEX);
```

**Array Untertypen** lassen sich zu bestehenden Arrays, bzw. zu unbegrenzten Arrays definieren.

## Beispiel

```
subtype BYTE is bit_vector (7 downto 0); unbegrenzter Typ bit_vector
```

**Record** Elemente verschiedener Typen (Skalare oder zusammengesetzte Typen) können mit Hilfe von Records zusammengefasst werden, um abstrakte Datenmodelle zu bilden. Die einzelnen Felder des Records werden über die Namen dereferenziert.

#### Syntax

```
Zahlen von -99 bis +99
type TWO_DIGIT is record
  SIGN : bit;
 MSD : integer range 0 to 9;
 LSD : integer range 0 to 9;
end record TWO_DIGIT;
. . .
process ...
  variable ACNT, BCNT: TWO_DIGIT;
begin
                                                            Zugriff auf Felder
  ACNT.SIGN := '1';
  ACNT.MSD := 1;
 ACNT.LSD := ACNT.MSD;
  BCNTR := TWO_DIGIT'('0',3,6);
                                                     Aggregat, Typ-qualifiziert
```

**Dateitypen** Die Sprache VHDL erlaubt die Deklaration beliebiger Dateitypen und -Objekte, sowie den Lese- und Schreibzugriff auf diese Dateien. Die Handhabung des Dateizugriffs wurde vom ersten Standard von '87 [IEEE 1076 87] zu den aktuelleren Versionen ab VHDL'93 [IEEE 1076 93] stark verändert, außerdem ist die Implementation an den Simulator gebunden — die Dateien sind i.A. nicht portabel.

#### Syntax

```
type \langle typeId \rangle is file of \langle base typeId \rangle;
```

Deshalb sollte man *Textdateien* benutzen, für deren Handhabung das package TEXTIO vordefiniert ist. Dort sind die Datentypen text und line deklariert, sowie Funktionen die den (aus Programmiersprachen gewohnten) Zugriff auf Textdateien erlauben; so ist es beispielsweise möglich Testvektoren aus einer Datei einzulesen und in der Simulation zu benutzen.

#### textio

```
type line is access
                                                                                                             Typen
                                   string;
type text is file of string;
file input : text open read_mode is "STD_INPUT";
                                                                                                           Dateien
file output : text open write_mode is "STD_OUTPUT";
                 (\langle lineVar \rangle, \langle vhdlObj \rangle [, \langle status \rangle]);
read
readline
                (\langle file0bj \rangle, \langle lineVar \rangle);
                (\langle lineVar \rangle, \langle vhdlObj \rangle [, right|left, \langle width \rangle]);
write
                (\langle lineVar \rangle, \langle realObj \rangle [, right | left, \langle width \rangle, \langle digits \rangle]);
write
                (\langle lineVar \rangle, \langle timeObj \rangle [, right|left, \langle width \rangle, \langle unit \rangle]);
write
writeline (\langle file0bj \rangle, \langle lineVar \rangle);
endfile
                (\langle file0bj \rangle)
                                                      : boolean
ieee.std_logic_textio - zusätzliche Funktionen
                 (\langle lineVar \rangle, \langle vhdl0bj \rangle)
                                                                                                    binär
 read
                                                      [, \langle status \rangle]);
                                                      [, \langle status \rangle]);
                                                                                                    hexadezimal
hread
                 (\langle lineVar \rangle, \langle vhdl0bj \rangle)
                                                      [, \langle status \rangle]);
                                                                                                    oktal
oread
                 (\langle lineVar \rangle, \langle vhdl0bj \rangle)
 write
                 (\langle lineVar \rangle, \langle vhdl0bj \rangle)
                                                      [, right | left, \langle width \rangle]);
                                                      [, right|left, \langle width \rangle]);
                 (\langle lineVar \rangle, \langle vhdl0bj \rangle)
hwrite
                                                      [, right|left,
owrite
                 (\langle lineVar \rangle,
                                    \langle vhdl0bj \rangle
                                                                               \langle width \rangle]);
```

In dem Beispiel einer Testumgebung werden zwei Zahlen M, N aus einer Datei gelesen und ein daraus berechnetes Ergebnis R in eine Ausgabedatei geschrieben.

```
use std.textio.all;
...
signal M, N, R : integer;
...
```

```
FILE_P: process is
 file IN_DAT : text open read_mode is "testdat.in";
                                                              Eingabedatei
 file OUT_DAT : text open write_mode is "testdat.out";
                                                              Ausgabedatei
 variable LI, LO : line;
 variable MV, NV, RV : integer;
begin
                                                        Schleife bis Dateiende
 while not (endfile(IN_DAT)) loop
                                                        Zeile aus Datei lesen
   readline (IN_DAT, LI);
   Werte aus Zeile lesen
                                                           Format: \langle M \rangle \langle N \rangle
   wait for 10 ns;
   -- compute result R from values M, N
                                                   Ergebnis in Zeile schreiben
   RV := R; write (LO, RV);
    writeline (OUT_DAT, LO);
                                                      Zeile in Datei schreiben
 end loop;
 file_close(IN_DAT);
 file_close(OUT_DAT);
 wait;
end process FILE_P;
```

**Zugriffstypen** Wie Zeiger in Programmiersprachen können Zugriffstypen dazu benutzt werden dynamisch Speicherstrukturen zu allozieren. Variablen vom Typ access sind Zeiger auf skalare oder komplexe Datenstrukturen.

#### Syntax

```
type \langle typeId\rangle is access \langle base typeId\rangle;
```

Für die Arbeit mit Zugriffstypen sind zwei Operatoren definiert.

new wird bei *Zuweisungen* an eine Variable des Zugriffstyps benutzt, um Speicher anzufordern; dabei sind Initialisierungen möglich. Bei Zeigern auf unbeschränkte Array-Typen, wie z.B. bei string, sind Bereichseinschränkungen notwendig.

deallocate gibt die Speicherbereiche wieder frei, wobei eine Variable des Zugriffstyps als Parameter übergeben wird.

```
type CELL;

type LINK is access CELL;

type CELL is record

VALUE : integer;

NEXTP : LINK;

end record CELL;

...
```

```
variable HEAD, TMP : LINK;
                                                                 Zeiger auf CELL
. . .
TEMP := new CELL'(0, null);
                                                  neues Element, mit Initialisierung
for I in 1 to 5 loop
                                                                weitere Elemente
  HEAD
            := new CELL;
  HEAD.VALUE := I;
                                                              Zugriff auf record
  HEAD.NEXTP := TEMP;
  TEMP := HEAD;
end loop;
. . .
Speicheranforderung / Speicherfreigabe
... := new CELL;
                                                             Speicheranforderung
... := new CELL'(I, TEMP);
                                                            ... mit Initialisierung
deallocate(TEMP);
                                                                Speicherfreigabe
Speicheranforderung mit Bereichsbeschränkung
type BV_PTR is access bit_vector;
                                                            Bereichsbeschränkung
... := new bit_vector (15 downto 0);
                                                            durch Indexdefinition
... := new bit_vector'("001101110");
                                                            durch Initialisierung
```

## 2.3. Untertypen und Alias

**Untertypen** Zu vordefinierten, bzw. zu eigenen Typen lassen sich Untertypen bilden, dies geschieht durch Einschränkung der Wertebereiche und/oder bei Array-Typen Begrenzung der Indexbereiche.

Bereichseinschränkungen lassen sich zwar auch bei Objektdeklarationen angeben, Untertypen bieten aber den Vorteil, dass solche Begrenzungen zentral vorgenommen werden können.

#### Syntax

**Alias Deklarationen** Zu Typen, Unterprogrammen oder Objekten können Alias-Namen vergeben werden. Teilstrukturen komplexer Typen können so direkt über Namen referenziert werden.

## Syntax

```
alias \langle aliasId \rangle : \langle typeId \rangle is \langle aliasObj \rangle;
```

In dem Beispiel wird der Record-Typ TWO\_DIGIT (s.o.) mit Hilfe von alias Anweisungen nachgebildet.

### Beispiel

## 2.4. Attribute

Symbolische Attribute in VHDL erlauben allgemeineren Code zu schreiben, da Konstanten oder Literale nicht an mehreren Stellen stehen müssen, sondern über Attributierungsmechanismen zum Zeitpunkt der Übersetzung ermittelt werden.

Es können zwar auch eigene Attribute deklariert und spezifiziert werden, da die Auswertung aber durch die VHDL-verarbeitenden Programme erfolgt, werden im folgenden nur die im Standard vordefinierten Attribute vorgestellt.

**Dimensionierung** Die Attribute ermitteln für Array- und Aufzählungstypen, beziehungsweise Variablen und Signale dieser Typen, Bereichsgrenzen und Längen. Bei mehrdimensionalen Arrays wird die Ordnungsnummer des Index mit angegeben.

```
Bereichsgrenzen
\langle type/obj \rangle'left [(\langle n \rangle)]
                                                                      : \langle index \rangle
                                                                                                -linke Grenze \langle n \rangle
                                                                                                -rechte Grenze \langle n \rangle
 \langle type/obj \rangle'right \lceil (\langle n \rangle) \rceil
                                                                      : (index)
 \langle type/obj \rangle'high [(\langle n \rangle)]
                                                                      :⟨index⟩
                                                                                                -obere Grenze \langle n \rangle
\langle \, {\it type/obj} 
angle 'low
                                    [(\langle n \rangle)]
                                                                       :⟨index⟩
                                                                                                -untere Grenze \langle n \rangle
Array- und Typdefinition
\langle \, {\it type/obj} \, \rangle 'length[\, (\, \langle \, n \rangle \,) \, ]
                                                                                                -Anzahl der Elemente \langle n \rangle
                                                                       : (integer)
\langle type/obj \rangle 'ascending [(\langle n \rangle)]
                                                                       :⟨boolean⟩
                                                                                                -aufsteigender Index \langle n \rangle
```

```
Bereiche \langle type/obj \rangle 'range [(\langle n \rangle)] : \langle range \rangle -Indexbereich \langle n \rangle to | downto \langle type/obj \rangle 'reverse_range [(\langle n \rangle)] : \langle range \rangle -Indexbereich \langle n \rangle downto | to
```

## Beispiel

```
Bereichsgrenzen
type T_RAM_DAT is array (0 to 511) of integer;
variable RAM_DAT : T_RAM_DAT;
for I in RAM_DAT'low to RAM_DAT'high loop
                                                             s.u. Bereiche
Bereichsgrenzen mehrdimensional
variable MEM (0 to 15, 7 downto 0) of MEM_DAT;
MEM'left(1)
                               = 0
                               = 15
MEM'right(1)
MEM'left(2)
                               = 7
MEM'right(2)
MEM'low(2)
                               = 0
MEM'high(2)
Arraylängen
type BIT4 is array (3 downto 0) of bit;
        BITX is array (10 to 30) of bit;
type
. . .
BIT4'length
                               = 4
BITX'length
                               = 21
Bereiche
function BV_TO_INT (VEC: bit_vector) return integer is
begin
  for I in VEC'range loop
   . . .
```

**Ordnung** Die Attribute ermitteln für Aufzählungstypen Werte, Ordnungszahlen und übergeordnete Typen (bei Untertypen).

```
Wertermittlung
⟨type⟩'succ
                      (\langle typeExpr \rangle)
                                                   :⟨value⟩
                                                                    -Wert nach
                                                                                           ⟨typeExpr⟩
\langle type \rangle 'pred (\langle typeExpr \rangle)
                                                                    - -''- vor
                                                   :⟨value⟩
                                                                                           ⟨typeExpr⟩
                                                                    - -"− links von ⟨typeExpr⟩
\langle type \rangle'leftof (\langle typeExpr \rangle)
                                                   :⟨value⟩
                                                                      - -"− rechts von ⟨typeExpr⟩
\langle type \rangle'rightof(\langle typeExpr \rangle)
                                                   : (value)
Ordnung
⟨type⟩'pos
                      (\langle typeExpr \rangle)
                                                    :\langle integer \rangle
                                                                      -Position von \(\langle typeExpr\rangle\)
⟨type⟩'val
                                                    :⟨integer⟩
                      (\langle position \rangle)
                                                                      -Wert von \(\langle position \rangle \)
```

```
Ein- und Ausgabe \langle type \rangle'image (\langle typeExpr \rangle) : \langle string \rangle -Text \langle typeExpr \rangle \langle type \rangle'value (\langle string \rangle) : \langle value \rangle -Wert zu \langle string \rangle übergeordnete Typen – als Argument weiterer Attribute \langle type \rangle'base \langle 'attribute \rangle : \langle baseType \rangle -Basistyp zu \langle type \rangle
```

# 3. Bezeichner und Deklarationen

Mit Ausnahme der reservierten Wörter kann der Benutzer beliebige Bezeichner vergeben, um Objekte zu benennen. Dabei gilt:<sup>1</sup>

- Zeichensatz 'a'...'z', '0'...'9', '\_'.
- das erste Zeichen muss ein Buchstabe sein.
- keine Unterscheidung zwischen Groß- und Kleinschreibung in VHDL

Bei Verwendung von Bibliotheken und Packages müssen die Elemente gegebenenfalls über komplette Namen dereferenziert werden, wie: \langle 1 ibrary Id \rangle \langle package Id \rangle \langle i tem Id \rangle

Kommentare beginnen mit zwei -- Zeichen und gehen bis zum Ende der Zeile.

Konstanten legen einmalig Werte innerhalb von package, entity oder architecture fest.

### Syntax

## Beispiel

```
constant VCC : real := 4.5;
constant CYCLE : time := 100 ns;
constant PI : real := 3.147592;
constant FIVE : bit_vector := "0101";
```

**Variablen** speichern Werte innerhalb eines process und werden dort, durch den Kontrollfluss gesteuert, sequenziell benutzt. Variablen können *nicht* benutzt werden, um Informationen zwischen Prozessen auszutauschen.<sup>2</sup>

```
variable \langle identifier \ list \rangle : \langle typeId \rangle \ [\langle range \rangle] \ [:= \langle expression \rangle];
```

<sup>&</sup>lt;sup>1</sup>In VHDL'93 wurden erweiterter Bezeichner eingeführt, diese sollten aber aus Kompatibilitätsgründen nicht benutzt werden.

<sup>&</sup>lt;sup>2</sup>"globale Variablen" aus VHDL'93 werden hier nicht weiter beschrieben.

Bei der Deklaration können die Wertebereiche der Variablen eingeschränkt werden und die Initialisierung mit Werten ist möglich.

## Beispiel

```
variable INDEX : integer range 1 to 50 := 10;
variable CYC_TIME : range 10 ns to 1 ms := CYCLE;
variable REG : std_logic_vector (7 downto 0);
variable X, Y : integer;
```

**Signale** verbinden Entwurfseinheiten (*Entities*) untereinander und übertragen Wertewechsel innerhalb der Schaltung. Die Kommunikation zwischen Prozessen findet über Signale statt. Wegen der besonderen Bedeutung von Signalen in VHDL wird auf sie später, in Kapitel 6, noch genauer eingegangen.

## Syntax

### Beispiel

```
signal COUNT : integer range 1 to 50;
signal GROUND : bit := '0';
signal D_BUS : std_logic_vector (15 downto 0);
```

Achtung: Signale können *nicht* innerhalb eines Prozesses deklariert werden. Innerhalb eines process können sie zwar wie Variablen gelesen werden, aber Zuweisungen werden erst durch die Simulationszeit wirksam. Das heißt, dass aus Sicht des Prozesses Signalzuweisungen *nicht* in der sequenziellen Reihenfolge ausgeführt werden, sondern erst wenn der Prozess ein wait-Statement erreicht, beziehungsweise anhält.

Um den zeitlichen Charakter der Signalzuweisung hervorzuheben, wird auch ein anderer Zuweisungsoperator als bei Variablen benutzt. Zusätzlich können Verzögerungen bei der Signalzuweisung modelliert werden.

#### **Beispiel**

```
signal S, A, B : signed(7 downto 0);
...
S <= A + B after 5 ns;</pre>
```

Die Benutzung von Signalen im sequenziellen Ablauf des Prozesses führt daher oft zu (unerwartet) fehlerhaften Ergebnissen. Deshalb sollte man in Prozessen mit *Schreib- und Leseoperationen* mit Variablen "rechnen" und die Ergebnisse dann abschließend, vor dem nächsten wait, an die Ausgangssignale zuweisen.

**Dateien** besser Dateiobjekte, können nach Deklaration der Dateitypen definiert werden. Der Bezeichner der Datei  $\langle file\ string \rangle$  muss den Konventionen des Betriebssystems entsprechen.

## Syntax

Zusammen mit den Dateitypen sind auch Lese- und Schreiboperationen definiert.

#### Syntax

```
endfile (\langle file0bj \rangle) :boolean read (\langle file0bj \rangle, \langle vhdl0bj \rangle); write (\langle file0bj \rangle, \langle vhdl0bj \rangle); file_close (\langle file0bj \rangle); (\langle file0bj \rangle); (\langle file0bj \rangle, \langle filestring \rangle [, \langle mode \rangle]); read (\langle file0bj \rangle, \langle array0bj \rangle, \langle length \rangle);
```

Abschließend noch zwei Anmerkungen zum Umgang mit Variablen und Signalen:

**Initialisierung** Werden Variable oder Signale bei der Deklaration nicht explizit initialisiert, so werden sie bei der Simulation folgendermaßen vorbesetzt:

```
Aufzählungstypen : der erste Wert der Aufzählungsliste integer, real : der niedrigste darstellbare Wert
```

Dies wird gerade bei den Aufzählungstypen oft ausgenutzt, beispielsweise indem man den Startzustand eines endlichen Automaten als ersten definiert oder bei dem Typ std\_logic wo mit 'U' (nicht initialisiert) begonnen wird.

Allerdings wirken sich solche Initialisierungen nur auf die Simulation aus und können bei der Synthese von Gatternetzlisten aus RT-Beschreibungen nicht berücksichtigt werden. Hier muss explizit ein "Reset" eingebaut, also im VHDL-Code beschrieben werden.

**Bereichseinschränkung** Um Variable oder Signale für die Hardwaresynthese zu benutzen, sollte entsprechend der geplanten Bitbreite eine Bereichseinschränkung vorgenommen werden — dies ist gerade bei integer-Typen notwendig, da sonst 32-bit Datenpfade generiert werden.

```
signal CNT100: integer range 0 to 99;unsigned 7-bitsignal ADDR_BUS: std_logic_vector (7 downto 0);8-bit
```

# 4. Ausdrücke

Um Ausdrücke zu bilden, gelten die folgenden Regeln:

- Ausdrücke werden aus Operatoren und Objekten, Literalen, Funktionsaufrufen oder Aggregaten gebildet.
- Die Operatoren besitzen unterschiedliche Prioritäten (siehe Nummerierung).

  \*\*Alle Operatoren innerhalb einer Gruppe haben die gleiche Priorität!\*

  Oft werden Fehler in boole'schen Ausdrücken gemacht, da and und or gleichwertig sind.
- Gegebenenfalls muss die Reihenfolge der Auswertung durch Klammerung festgelegt werden.
- Wegen der Typbindung müssen entweder explizite Angaben des Typs (Typqualifizierungen) oder Typkonvertierungen vorgenommen werden.

Der VHDL-Sprachstandard enthält die in der Tabelle aufgeführten Operatoren; sll...ror und xnor wurden in VHDL'93 [IEEE 1076 93] ergänzt.

| Jymax                  |                                                                  |                                                                                         |                                    |                                              |
|------------------------|------------------------------------------------------------------|-----------------------------------------------------------------------------------------|------------------------------------|----------------------------------------------|
| 1. logis               | sche Operatoren                                                  | Тур-а                                                                                   | Тур- <i>b</i>                      | Typ- $\langle op \rangle$                    |
| and                    | $a \wedge b$                                                     | bit bit_vector boolean                                                                  | = a                                | = a                                          |
| or                     | $a \lor b$                                                       | bit bit_vector boolean                                                                  | = a                                | = a                                          |
| nand                   | $\overline{(a \wedge b)}$                                        | bit bit_vector boolean                                                                  | = a                                | = a                                          |
| nor                    | $\overline{(a \lor b)}$                                          | bit bit_vector boolean                                                                  | = a                                | = a                                          |
| xor                    | $\overline{(a \equiv b)}$                                        | bit bit_vector boolean                                                                  | = a                                | = a                                          |
| xnor                   | $a \equiv b$                                                     | bit bit_vector boolean                                                                  | = a                                | = a                                          |
| 2. relat               | ionale Operatoren $a = b$                                        | Typ- <i>a</i><br>beliebiger Typ                                                         | $ Typ-b \\ = a $                   | Typ- $\langle op \rangle$ boolean            |
| /=                     | $a \neq b$                                                       | beliebiger Typ                                                                          | = a $= a$                          | boolean                                      |
| <                      | $a \neq b$                                                       | skalarer Typ   1-dim. Array                                                             | = a                                | boolean                                      |
| <=                     | $a \leq b$                                                       | skalarer Typ   1-dim. Array                                                             | = a                                | boolean                                      |
| >                      | a > b                                                            | skalarer Typ   1-dim. Array                                                             | = a                                | boolean                                      |
| >=                     | $a \ge b$                                                        | skalarer Typ   1-dim. Array                                                             | = a                                | boolean                                      |
| 0 - 1 - 1              | .l l. O                                                          | T                                                                                       | T 1                                | T /\                                         |
|                        | ebende Operatoren                                                | Typ-a                                                                                   | Typ-b                              | Typ- $\langle op \rangle$                    |
| sll                    | $(a_{n-1-b} \dots a_0, 0_{b\dots 1})$                            | bit_vector   bit/bool-Array                                                             |                                    | = a                                          |
| srl                    | $(0_{1b},a_{n-1}\ldots a_b)$                                     | bit_vector   bit/bool-Array                                                             |                                    | = a                                          |
| sla                    | $(a_{n-1-b} \dots a_0, a_{0,b\dots 1})$                          | bit_vector   bit/bool-Array                                                             |                                    | = a                                          |
| sra                    | $(a_{n-1,1b},a_{n-1}\ldots a_b)$                                 | bit_vector   bit/bool-Array                                                             |                                    | = a                                          |
| rol                    | $(a_{n-1-b}\ldots a_0,a_{n-1}\ldots a_{n-b})$                    | bit_vector   bit/bool-Array                                                             |                                    | = a                                          |
| ror                    | $(a_{b-1}\ldots a_0,a_{n-1}\ldots a_b)$                          | bit_vector bit/bool-Array                                                               | integer                            | = a                                          |
| 4. addi<br>+<br>-<br>& | tive Operatoren $a + b$ $a - b$ $(a_n \dots a_0, b_m \dots b_0)$ | Typ-a integer   real   phys. Typ integer   real   phys. Typ skalarer Typ   1-dim. Array | Typ- $b$ = $a$ = $a$ -Skalar/Array | $Typ-\langle op \rangle$ $= a$ $= a$ a-Array |

| 5. vorzeichen Operatoren<br>+ +a<br>a                                 | Typ-a integer   real   phys. Typ integer   real   phys. Typ                 | Тур-ь                 | $Typ-\langle op \rangle$ $= a$ $= a$             |
|-----------------------------------------------------------------------|-----------------------------------------------------------------------------|-----------------------|--------------------------------------------------|
| 6. multiplikative Operatoren  *                                       | Typ-a integer   real   phys. Typ integer   real   phys. Typ integer integer | Typ-b = a = a = a = a | $Typ-\langle op \rangle$ $= a$ $= a$ $= a$ $= a$ |
| 7. sonstige Operatoren  ** $a^b$ <b>abs</b> $ a $ <b>not</b> $\neg a$ | Typ-a integer   real integer   real   phys. Typ bit   bit_vector   boolean  | Typ-b<br>integer      | $Typ-\langle op \rangle$ $= a$ $= a$ $= a$       |

Für die zusätzlichen Datentypen aus der Bibliothek IEEE sind die Standardoperatoren entsprechend überladen. Insbesondere bei den numerischen Typen signed und unsigned sind auch gemischte Operationen innerhalb der Zahlendarstellung mit den "passenden" Integer-Typen möglich. 2'Komplement: signed  $\leftrightarrow$  integer

 $vorzeichenlos : \texttt{unsigned} \leftrightarrow \texttt{natural}$ 

## std\_logic\_1164

| and or nand nor xor xnor | Typ-a std_(u)logic             |     | $Typ-\langle op \rangle = a$ |
|--------------------------|--------------------------------|-----|------------------------------|
|                          | $std_{-}(u)  logic_{-} vector$ | = a | = a                          |
| not                      | _"_                            |     | = a                          |

## numeric\_std/numeric\_bit

| and or nand nor xor xnor                                                   | Typ-a<br>signed unsigned           |                      |                    |
|----------------------------------------------------------------------------|------------------------------------|----------------------|--------------------|
| = /= < <= > >=                                                             | signed integer<br>unsigned natural | <b>≡</b>             | boolean<br>boolean |
| <pre>shift_left shift_right rotate_left rotate_right sll srl rol ror</pre> | signed unsigned                    | integer              | =a                 |
| + -                                                                        | signed integer<br>unsigned natural | <b>≡</b>             | signed<br>unsigned |
| -                                                                          | signed                             |                      | signed             |
| * / mod rem                                                                | signed integer<br>unsigned natural | <b>≡</b><br><b>≡</b> | signed<br>unsigned |
| abs<br>not                                                                 | signed<br>signed unsigned          |                      | signed<br>= a      |

## **Typqualifizierung**

Qualifizierungen erlauben die explizite Angabe eines Typs, beispielsweise bei Literalen, wenn keine eindeutige Zuordnung möglich ist.

## Syntax

```
\langle typeId \rangle'(\langle expression \rangle)
```

#### Beispiel

```
type MONTH is (APRIL, MAY, JUNE);
type NAMES is (APRIL, JUNE, JUDY);

... MONTH'(JUNE) ... Monat
... NAMES'(JUNE) ... Namen

variable SPEED : signed (3 downto 0);
...
if SPEED > signed'("0011") then ...
```

## **Typkonvertierung**

Für die Standardtypen sind Konvertierungsfunktionen vordefiniert, insbesondere bei Benutzung der "Bitvektoren" signed, unsigned und std\_logic\_vector werden Konvertierungsfunktionen häufig benötigt.

#### Sprachstandard

```
\begin{array}{lll} \text{integer} & (\langle integer \rangle | \langle real \rangle) & : \text{integer} \\ & \text{real} & (\langle integer \rangle | \langle real \rangle) & : \text{real} \\ & \text{generell, für ,,ähnliche" Typen} \\ & \langle typeId \rangle & (\langle relatedType \rangle) & : \langle typeId \rangle \end{array}
```

#### std\_logic\_1164

### numeric\_std/numeric\_bit

```
to_integer (\langle signed \rangle) : integer to_integer (\langle unsigned \rangle) : natural to_signed (\langle integer \rangle, \langle size \rangle) : signed to_unsigned (\langle natural \rangle, \langle size \rangle) : unsigned
```

"Ähnliche Typen" sind Typ und Untertyp, bzw. Arrays davon. Für sie sind Typkonvertierungen implizit deklariert. In dem Beispiel wird ein integer-Literal in ein std\_logic\_vector umgerechnet.

## Beispiel

```
signal SEL : std_logic_vector(3 downto 0);
...
SEL <= std_logic_vector(to_unsigned(3, 4));</pre>
```

Bei eigenen Typen müssen Konvertierungsfunktionen bei Bedarf durch den Benutzer angegeben werden; Funktionen sind in Abschnitt 5.2, Seite 35 beschrieben.

```
type FOURVAL is ('X', '0', '1', 'Z');
                                                              vierwertige Logik
function STD_TO_FOURVAL (S: std_logic) return FOURVAL is
                                                         Konvertierungsfunktion
begin
  case S is
   when 'L' | '0' => return '0';
    when 'H' | '1'
                     => return '1';
   when 'Z'
                      => return 'Z';
                      => return 'X';
                                                            'U' 'X' 'W' '-'
   when others
 end case;
end function STD_TO_FOURVAL;
signal S : std_logic;
signal SF : FOURVAL;
SF <= STD_TO_FOURVAL(S);</pre>
                                                       Aufruf in Signalzuweisung
```

# 5. Sequenzielle Beschreibungen

Die zentrale Rolle bei sequenziellen Beschreibungen spielt der Prozess. Das process-Statement wird für die Verhaltensbeschreibung von Architekturen benutzt, und begrenzt einen Bereich, in dem Anweisungen sequenziell abgearbeitet werden.

Das process-Statement selber ist eine konkurrente Anweisung, d.h. es können beliebig viele Prozesse gleichzeitig aktiv sein, ihre Reihenfolge im VHDL-Code ist irrelevant. Weitere Erläuterungen zu der process-Anweisung und deren Abarbeitung in der Simulation finden sich in Abschnitt 7, Seite 48.

## Syntax

```
[⟨label⟩:] process [(⟨sensitivity list⟩)] [is]
    [⟨local declarations⟩]
begin
    ⟨sequential statements⟩
end process [⟨label⟩];
⟨local declarations⟩ ::=
    {type ⟨...⟩ } | {subtype ⟨...⟩ } |
    {file ⟨...⟩ } | {alias ⟨...⟩ } |
    {function ⟨...⟩ } | {procedure ⟨...⟩ } |
    {constant ⟨...⟩ } |
```

Hier noch eine Anmerkung: das optionale Label  $\langle label \rangle$  ist bei der Simulation für das Debugging der Schaltung nützlich und sollte deshalb immer vergeben werden.

Im Beispiel bestimmen zwei Prozesse Minimum und Maximum dreier Eingangswerte.

```
entity LOW_HIGH is
 port (A, B, C : in integer;
                                                                    Eingänge
       MI, MA : out integer);
                                                                    Ausgänge
end entity LOW_HIGH;
architecture BEHAV of LOW_HIGH is
 MI_P: process (A, B, C) is
                                                           Minimum bestimmen
    variable L0 : integer := 0;
  begin
    if A < B
             then LO := A;
               else LO := B;
    end if;
    if C < LO then LO := C;
    end if;
    MI <= LO after 1 ns;
  end process MI_P;
```

## 5.1. Anweisungen

**Signalzuweisung** Die Signalzuweisung innerhalb von Prozessen ist in dem extra Abschnitt 6.2, Seite 41 beschrieben. Auch wenn sie in der sequenziellen Folge eines Prozesses steht, wird sie bei der Simulationsabarbeitung anders behandelt!

**Variablenzuweisung** Die Typen der Objekte/Ausdrücke müssen bei der Zuweisung zusammenpassen, was gegebenenfalls Attributierungen oder Konvertierungsfunktionen erfordert.

```
\frac{\mathsf{Syntax}}{[\langle \mathit{label} \rangle :] \ \langle \mathit{variableObj} \rangle \ := \ \langle \mathit{expression} \rangle;}
```

**If** Verzweigung wie in Programmiersprachen; durch die Schachtelung von Bedingungen ergeben sich Präferenzen, die sich beispielsweise bei der Hardwaresynthese als geschachtelte (2-fach) Multiplexer wiederfinden.

```
[\langle label \rangle: ] if \langle condition \rangle then \langle sequential statements \rangle \{ elsif \langle condition \rangle then \langle sequential statements \rangle \} [else \langle sequential statements \rangle ] end if [\langle label \rangle ];
```

**Case** mehrfach-Verzweigung wie in Programmiersprachen; in der Hardwareumsetzung ergeben sich (im Idealfall) entsprechende Decodierer oder Multiplexer.

## Syntax

Für *(expression)* müssen alle möglichen Werte aufgezählt werden. Dies geht am einfachsten durch when others als letzte Auswahl.

Ein häufig gemachter Fehler ist, dass die metalogischen Werte von std\_logic nicht berücksichtigt werden. In dem Decoderbeispiel ersetzt others nicht benötigte Fälle, während es im zweiten Beispiel den letzten Fall eines Multiplexers beschreibt — implizite Annahme, dass nur '0' oder '1' im Vektor enthalten sind.

```
Decoder: BCD zu 7-Segment
case BCD is
  when "0000" => LED := "1111110";
  when "0001" => LED := "1100000";
  when "0010" => LED := "1011011";
  when "0011" => LED := "1110011";
  when "0100" => LED := "1100101";
  when "0101" => LED := "0110111";
  when "0110" => LED := "0111111";
 when "0111" => LED := "1100010";
 when "1000" => LED := "1111111";
  when "1001" => LED := "1110111";
  when others => LED := "----";
                                                  don't care: std_logic_1164
end case;
                                                           4-fach Multiplexer
case SEL is
  when "00" => 0 <= A;
 when "01" => 0 <= B;
when "10" => 0 <= C;
 when others => 0 <= D;
end case;
```

**Loop** Modellierung verschiedener Schleifen. Neben der Vereinfachung von Ausdrücken, lassen sich so auch Wiederholungen von Strukturen, beispielsweise der Bitbreite entsprechend, beschreiben.

## Syntax

Die Laufvariable der for-Schleife muss nicht extra deklariert werden;  $\langle loopVariable \rangle$  gilt als lokale Variable in der Schleife; Zuweisungen sowie externer Zugriff sind nicht möglich.

**Next** bewirkt den vorzeitigen Abbruch eines Schleifendurchlaufs, die zusätzliche Angabe einer Bedingung ist möglich.

#### Syntax

```
[\langle label \rangle:] next [\langle loop\ label \rangle] [when \langle condition \rangle];
```

## Beispiel

```
L1: for I in 1 to ITER_MAX loop

SUM := 0;
L2: while SUM < SUM_MAX loop

next L1 when SUM < 0;
end loop L2;
...
end loop L1;
Sprungziel
```

**Exit** Sprung aus einer Schleife, optionale Bedingung.

## Syntax

**Assert** ermöglicht die Überprüfung von Bedingungen zur Laufzeit des VHDL-Simulators. Dies ist beispielsweise sinnvoll um Zeitbedingungen zu gewährleisten (set-up, hold...), um Bereichsgrenzen zu prüfen usw.

# Syntax

Ist  $\langle condition \rangle$  nicht erfüllt, dann wird eine Meldung  $\langle string \ expression \rangle$  ausgegeben.

# Beispiel

**Report** ist die Ausgabe einer Meldung wie bei assert; die Anweisung ist in VHDL-'87 nicht enthalten.

## Syntax

Wait kontrolliert dynamisch die Ausführung/Unterbrechung des Prozesses. Dadurch wird das sequenziell berechnete Verhalten auf auf die simulierte Zeit abgestimmt. Signalabhängige oder periodische Aktivitäten lassen sich dadurch modellieren und neu berechnete Signalwerte werden wirksam. In den Abschnitten 6.2 und 1.3 (Seiten 42, 8) wird Wirkungsweise der wait-Anweisung genauer erklärt.

#### **Syntax**

Die *(sensitivity list)* eines process entspricht einem wait on ... am Ende des Prozesses. Es gibt vier Grundformen der wait-Anweisung:

wait on A, B; Unterbrechen des Prozesses, bis ein Ereignis geschieht: ein Wertewechsel auf einem der Signale A oder B.

wait until X > 10; Unterbrechen des Prozesses, bis eine Bedingung erfüllt ist: das Signal X einen Wert > 10 hat.

wait for 10 ns; Unterbrechen des Prozesses, bis eine Zeitspanne verstrichen ist: 10 ns simulierter Zeit.

wait; Unendlich langes Warten... Da ein VHDL-process immer aktiv ist, bietet diese Anweisung am Ende des Prozesses die einzige Möglichkeit ihn quasi anzuhalten. Dies wird beispielsweise in Testumgebungen oder bei Initialisierungen benutzt, die nur einmal abgearbeitet werden sollen.

In dem Beispiel wird eine Architektur modelliert, die über zwei Prozesse eine Erzeuger/Verbraucher Situation simuliert. Über ein einfaches Handshake-Protokoll (zwei Leitungen, mit je zwei aktiven Zuständen) werden die Prozesse synchronisiert.

#### Beispiel

```
entity PRODUCER_CONSUMER is
end entity PRODUCER_CONSUMER;
architecture BEHAV of PRODUCER_CONSUMER is
  signal PROD: boolean := false;
                                                           erzeugt Semaphor
  signal CONS: boolean := true;
                                                        verbraucht Semaphor
begin
  PROD_P: process is
                                                               Erzeuger
  begin
    PROD <= false;
    wait until CONS;
    -- produce...
   PROD <= true;
    wait until not CONS;
  end process PROD_P;
  CONS_P: process is
                                                               Verbraucher
  begin
    CONS <= true;
    wait until PROD;
    -- consume...
    CONS <= false;
    wait until not PROD;
  end process CONS_P;
end architecture BEHAV;
```

**Return** darf nur in Prozeduren und Funktionen benutzt werden und führt zum Verlassen des Unterprogramms. Bei Funktionen muss ein Rückgabewert angegeben werden.

#### Syntax

```
[\langle label \rangle:] return [\langle expression \rangle];
```

**Prozeduraufrufe** werden im nächsten Abschnitt auf Seite 37 vorgestellt.

**Null** ist die leere Anweisung, sie wird gelegentlich für case-Anweisungen gebraucht, in Verzweigungen ohne Aktion.

```
Syntax [\langle label \rangle: ] null;
```

# 5.2. Unterprogramme

VHDL beinhaltet sowohl Prozeduren (mehrere Return-Werte via Parameter) als auch Funktionen (sie liefern genau einen Wert zurück) als Unterprogramme. Die Funktionen werden beispielsweise zur Typkonvertierung oder als Auflösungsfunktion benutzt, siehe Abschnitt 6.3, Seite 43).

#### **Deklaration**

Typischerweise werden Unterprogramme innerhalb des entsprechenden Kontexts definiert, also in einer architecture oder lokal in dem benutzenden process. Um Unterprogramme im Entwurf mehrfach zu nutzen, sollten sie in einem VHDL-Package deklariert werden. Dabei müssen die Deklarationen (wie auch das Package) in Kopf und "Body" unterteilt werden, ein Beispiel folgt auf Seite 63.

#### Variablen

In Unterprogrammen können zwar lokale Variablen deklariert und benutzt werden, deren Werte sind aber nur bis zum Verlassen des Unterprogramms definiert — im Gegensatz zu Variablen im process, die einem lokalen Speicher entsprechen!

**Function** hat (meistens) mehrere Parameter und gibt genau einen Wert zurück — entspricht damit einem Ausdruck.

#### Syntax

```
function ⟨functionId⟩ [⟨parameter declaration⟩] return ⟨typeId⟩;
ggf. getrennt Kopf↑ und Body↓

function ⟨functionId⟩ [⟨parameter declaration⟩] return ⟨typeId⟩ is
  [⟨local declarations⟩]
begin
  ⟨sequential statements⟩ mit return ⟨typeId expr⟩
end [function] [⟨functionId⟩];

⟨parameter declaration⟩ ::=
  ([⟨class⟩] ⟨formal list⟩ : [in] ⟨typeId⟩ [ := ⟨expression⟩]{;
  [⟨class⟩] ⟨formal list⟩ : [in] ⟨typeId⟩ [ := ⟨expression⟩]})
  ⟨class⟩ ::= constant|signal|file
```

Die Objektklasse wird meist nicht benötigt und deshalb weggelassen, wie auch die Richtung, die bei Funktionen immer in ist. Der Anweisungsteil muss so aufgebaut sein, dass *immer* eine return-Anweisung erreicht wird, diese muss allerdings nicht zwangsläufig die letzte Anweisung sein. wait-Anweisungen sind in Funktionen nicht erlaubt.

In dem Beispiel wird ein Bitvektor in eine Integer Zahl umgerechnet, dabei wird der Vektor als vorzeichenlose Zahl, mit MSB...LSB, interpretiert.

#### **Beispiel**

```
architecture ...
  function BV_TO_INT (VEC: bit_vector) return integer is
                                                               lokale Variable
    variable INT: integer := 0;
  begin
    for I in VEC'range loop
      INT := INT * 2;
      if VEC(I) = '1'
                        then INT := INT + 1;
      end if;
    end loop;
    return INT;
  end function BV_TO_INT;
begin
  . . .
  process ...
    . . .
    XINT := BV_TO_INT (XVEC);
                                                              Funktionsaufruf
                                                              hier sequenziell
  end process ...
```

**Procedure** hat mehrere Parameter auf die lesend/schreibend zugegriffen werden kann. Bei der Deklaration wird dazu ein Modus als Wirkungsrichtung angegeben.

in Eingangswert, darf nur gelesen werden.

out Ausgangswert, darf nur auf der linken Seite von Zuweisungen stehen.

inout Ein-/Ausgangswert, kann in der Prozedur universell eingesetzt werden.

Für die Parameter sind außer Variablen auch Signale zulässig. Bei Ausgangsparametern ist dabei auf den "passenden" Zuweisungsoperator zu achten: <= oder :=

Prozeduren werden wie Anweisungen, sequenziell oder konkurrent, abgearbeitet.

# Syntax

Die Prozedur des Beispiels dient, wie die Funktion oben, der Umrechnung eines Vektors in eine vorzeichenlose Integer-Zahl. Das Argument ist vom Typ std\_logic\_vector und ein zusätzliches Flag zeigt an, ob in der Eingabe andere Werte außer '0' und '1' enthalten sind.

# Beispiel

```
architecture ...
 procedure SV_TO_INT (VEC : in
                                 std_logic_vector;
                       INT : inout integer;
                       FLG : out boolean) is
  begin
    INT
          := 0;
    FLG := false;
    for I in VEC'range loop
      INT := INT * 2;
                                                    lesen+schreiben: inout
      if VEC(I) = '1'
                             then INT := INT + 1;
      elsif VEC(I) /= '0'
                             then FLG := true;
      end if;
    end loop:
  end procedure SV_TO_INT;
begin
  process ...
                                                           Prozeduraufruf
    SV_TO_INT (XVEC, XINT, XFLG);
                                                           hier sequenziell
  end process ...
```

## **Aufruf**

Die Benutzung von Unterprogrammen im VHDL-Code kann sowohl im *sequenziellen* Kontext, also innerhalb von Prozessen oder anderen Unterprogrammen, als auch im *konkurrenten* Anweisungsteil einer Architektur erfolgen. Bei der Parameterübergabe hat man verschiedene Möglichkeiten die formalen Parameter (aus der Deklaration) durch aktuelle Parameter, bzw. Ausdrücke (bei in-Parametern), zu ersetzen.

- Über die Position, entsprechend der Reihenfolge bei der Deklaration
- Über den Namen: \( \) formal parameter \( \) => \( \) actual parameter \( \)
- Auch Mischformen aus Position und Name sind möglich.
- open steht f
  ür nicht benutzte Ausgangs- oder Eingangsparameter mit Default-Wert.

# Syntax

# **Overloading**

Wie in einigen Programmiersprachen können auch in VHDL Funktionen und Prozeduren überladen werden, indem sie mehrfach definiert sind, sich dabei aber durch unterschiedliche Typen oder die Anzahl der Parameter unterscheiden. Beim Aufruf wird dann, entsprechend Anzahl und Typ der Argumente, die entsprechende Funktion/Prozedur ausgewählt. Durch Overloading können, trotz strikter Typbindung, Operatoren und Funktionen sehr allgemein benutzt werden.

**Argument-Typ** Zwischen den Unterprogrammen wird durch den Typ der Argumente unterschieden.

# Beispiel

**Argument-Anzahl** Zwischen der Unterprogrammen wird durch die Anzahl der Argumente unterschieden.

#### **Beispiel**

```
function MAX (A0, A1: integer) return integer is
begin 2 Argumente
...
end function MAX;

function MAX (A0, A1, A2: integer) return integer is
begin 3 Argumente
...
end function MAX;

function MAX (A0, A1, A2, A3: integer) return integer is
begin 4 Argumente
...
end function MAX;
```

Auch die bestehenden Operatoren können noch weiter überladen werden, was insbesondere bei zusätzlichen Arithmetiken (numeric\_bit, numeric\_std) oft benutzt wird.

Andere, herstellerspezifischen Packages nutzen diese Möglichkeit auch, und definieren neben eigenen Typen auch logische (and, or...), arithmetische (+, -, \*...) und Vergleichsoperatoren (=, /=, >,...). Beispielsweise stellt SYNOPSYS für std\_logic\_1164 noch zwei zusätzliche

Packages zur Verfügung, die eine vorzeichenlose- std\_logic\_unsigned oder 2'-Komplement Zahlendarstellung std\_logic\_signed direkt für den Datentyp std\_logic\_vector definiert.<sup>1</sup> Für Funktionen mit zwei Argumenten ist auch die gewohnte *Infix-Notation* möglich.

In dem Beispiel wird eine Addition für bit\_vector definiert.

```
function "+" (L, R : bit_vector) return bit_vector is
  constant SIZE : natural := '0';
                        : natural := MAX(L'length, R'length); siehe oben: MAX
  variable L_OP, R_OP : bit_vector (SIZE-1 downto 0);
  variable RESULT : bit_vector (SIZE-1 downto 0);
  if L'length = SIZE
                                                                    L normieren
  then L_{OP} := L;
  else L_OP(SIZE-1 downto L'length) := (others=> '0');
        L_OP(L'length-1 downto 0)
  end if;
  if R'length = SIZE
                                                                    R normieren
  then R_OP := R;
  else R_OP(SIZE-1 downto R'length) := (others=> '0');
        R_OP(R'length-1 downto 0)
  end if;
  for I in RESULT'reverse_range loop
                                                              Volladdierer Schleife
    RESULT(I) := L_OP(I) xor R_OP(I) xor CAR;
                                                                        Summe
              := (L_0P(I) \text{ and } R_0P(I)) \text{ or } (L_0P(I) \text{ and } CAR) \text{ or }
                  (R_OP(I) and CAR);
                                                                         Carry
  end loop;
  return RESULT;
end function "+";
```

<sup>&</sup>lt;sup>1</sup>Der Standard ist die Benutzung des Package numeric\_std und die Interpretation durch die beiden Datentypen signed/unsigned

# 6. Signale

Während die VHDL-Verhaltensbeschreibungen – Prozesse mit Variablen und sequenziellen Anweisungen – den algorithmischen Abläufen in Programmiersprachen entsprechen, besitzen Signale und konkurrente Blöcke Eigenschaften, die für Strukturbeschreibungen und deren Simulation typisch sind.

Dabei sind Signale die einzige Möglichkeit, quasi als *Leitungen*, die Elemente struktureller Beschreibungen miteinander zu verbinden sowie die Kommunikation zwischen Prozessen zu ermöglichen. Bei der Simulation wird eine zeitliche Ordnung von Ereignissen – im Sinne von Ursache und Wirkung – über Signale geregelt.

#### 6.1. Deklaration

Signale können an folgenden Stellen im VHDL-Code deklariert werden:

- 1. innerhalb eines package für globale Signale.
- 2. als port ... der entity-Deklaration für entity-globale Signale.
- **3.** innerhalb einer architecture als architecture-globale Signale. Im Allgemeinen werden alle Signale, die keine Ports sind, so deklariert.

# Syntax

Für den Modus der Ein-/Ausgänge einer Portdeklaration gilt:

in Eingang, nur auf rechter Seite von Variablen-/Signalzuweisungen, also in Ausdrücken, zulässig.

out Ausgang, nur auf linker Seite von Signalzuweisungen zulässig.

inout bidirektionale Leitung, kann im Code lesend und schreibend benutzt werden.

buffer prinzipiell ein Ausgang, darf intern aber auch gelesen werden. Insbesondere gibt es nur einen Treiber für den Port: eine Prozess, eine konkurrente Anweisung oder eine treibende Instanz.

### Beispiel

```
package SIGDECL is
  signal VCC: std_logic := '1';
                                                                   globale Signale
  signal GND: std_logic := '0';
end package SIGDECL;
entity MUXFF is
                                                            entity-globale Signale
  port ( DIN
              : in
                         bit;
         SEL
              : in
                         bit;
         CLK
              : in
                         bit;
         DOUT : buffer bit);
end entity MUXFF;
architecture STRUCT of MUXFF is
  signal MOUT : bit;
                                                      architecture-globale Signale
  signal NOUT : bit;
begin
```



# 6.2. Signalzuweisungen im Prozess

Die Verbindung von Prozessen mit der *Außenwelt* (andere Prozesse, instanziierte Komponenten, Ports der umgebenden Entity...) geschieht ausschließlich über Signale. Dabei sind beim schreibenden Zugriff, also bei Signalzuweisungen durch den Prozess, einige Punkte zu beachten.

**Verzögerungszeiten** Das Ziel der einer VHDL-Beschreibung ist letztendlich die Simulation *realer* Schaltungen mit Verzögerungszeiten, entsprechend den Zeitkonstanten der elektrischen Netze. Während auf algorithmischer- oder auf Register-Transfer Ebene noch gar keine, oder nur taktsynchrone Zeitmodelle eine Rolle spielen, beinhalten Modelle auf Gatterebene auch immer die entsprechenden Verzögerungszeiten.

Zur Modellierung werden bei der Signalzuweisung zusätzlich die Zeiten angegeben, so dass sich ein Paar aus Wert und Zeit ergibt. Für die Abarbeitung durch den Simulator heißt das, dass der neue Wert erst nach Ablauf der Verzögerungszeit auf dem Signal (für nachfolgende Eingänge) wirksam wird.

# Syntax

Die Verzögerungszeit after... ist relativ zu der aktuellen Simulationszeit beim Erreichen der Signalzuweisung angegeben. Fehlt die (erste) Angabe after, dann entspricht das einer Verzögerungszeit von 0. In einer Signalzuweisung können gleich mehrere Werte, als zeitliche Abfolge, zugewiesen werden, wobei die relativen Zeitangeben (time expression) jeweils größer werden. Diese zeitliche Folge wird dabei vom Simulationsalgorithmus in die Liste zukünftiger Ereignisse aufgenommen (scheduling). Der zeitliche Ablauf der Simulation wurde in Abschnitt 1.3 kurz vorgestellt.

#### Beispiel

```
R <= "1010";
S <= '1' after 4 ns, '0' after 7 ns;
T <= 0, 1 after 1 ns, 3 after 2 ns, 6 after 8 ns;
CLK <= not CLK after PERIOD/2;
```

Optional können auch noch Verzögerungsmodelle für die Signalzuweisung ausgewählt werden: transport-Delay ist die 1-zu-1 Wiedergabe einer Wellenform, wie sie auf Leitungen stattfindet, während inertial-Delay Pulse einer bestimmten Mindestbreite unterdrückt und damit das Verhalten an (MOS-) Gattereingängen simuliert. Die Voreinstellung ist Inertial-Delay, wobei die "erste" Verzögerungszeit die Mindestpulsbreite angibt; ohnehin wird diese Unterscheidung in der Praxis meist nicht benötigt.

**Aktivierung der Zuweisung** Obwohl Signalzuweisungen innerhalb eines Prozesses oder einer Prozedur in einer Umgebung stehen, die sequenziell abgearbeitet wird, werden solche Zuweisungen nicht in der Reihenfolge der sequenziellen Anweisungen wirksam!

Signalzuweisungen werden erst im folgenden Simulationszyklus wirksam, also bei Erreichen der nächsten wait-Anweisung oder, bei Verwendung einer *sensitivity-list*, am Ende des Prozesses. Daraus ergeben sich folgende Konsequenzen für Signalzuweisungen in einem sequenziellen Kontext:

- Wird innerhalb eines Simulationszyklus erst schreibend, dann lesend auf ein Signal zugegriffen, dann liest man den "falschen" Wert.
- Signale können im Prozess nicht wie Variable als Zwischenspeicher für Werte benutzt werden.
- Um den VHDL-Code übersichtlicher (und fehlerfreier) zu machen, sollte deshalb pro Signal nur eine einzige Zuweisung möglichst "spät" im Prozesslauf stattfinden.
   Soll mit dem Signalwert gerechnet werden, kann man den Wert des Signals (zu Beginn) in einer Variablen zwischenspeichern, mit dieser Variablen arbeiten und (am Ende) den neuen Wert an das Signal zuweisen.

Wegen dieser speziellen Eigenschaften der Signalzuweisung kommt es bei "VHDL-Neulingen "oft zu Fehlern, deshalb noch einige Beispiele:

#### Beispiel

```
X <= Y;
                       beide Anweisungen werden bei dem wait gleichzeitig ausgeführt:
Y <= X;
                       ⇒ die Werte von X und Y werden vertauscht
wait ...
                       ⇒ die Reihenfolge der beiden Zuweisungen ist irrelevant
V := 1;
                                               — sofort
                       V wird 1
                       S wird V, also 1
S \ll V;
                                                — bei wait
A := S;
                       A erhält alten Wert von S — sofort
wait ...
X \ll 1:
                       Achtung: wird durch zweite Zuweisung unwirksam!
Y \ll 3:
                       Y wird 3
                                               — bei wait
X <= 2;
                       überschreibt: X wird 2
                                               — bei wait
wait ...
```

# 6.3. Implizite Typauflösungen und Bustreiber

Alle bisher beschriebenen Signalzuweisungen gingen von einem Treiber pro Signal aus — ein Treiber heißt, dass dem Signal in genau einer konkurrenten Anweisung (ein Prozess, eine konkurrente Signalzuweisung, ein konkurrenter Prozeduraufruf, eine treibende Instanz) Werte zugewiesen werden. Für die Modellierung von Bussystemen mit mehreren Treibern, ggf. mit zusätzlichen logischen Funktionen (wired-or, wired-and...), sind zusätzliche Mechanismen (resolution function) notwendig:

**Array-Typ** Zu einem Basistyp, der Typ des Signals mit mehreren Treibern, wird ein unbegrenzter Arraytyp deklariert.

```
Syntax
```

```
type \langle array \ typeId \rangle is array (integer range <>) of \langle typeId \rangle;
```

**Auflösungsfunktion** Die *resolution function* wird wie eine normale Funktion deklariert und hat folgende Eigenschaften:

- Die Funktion besitzt genau ein Argument: das Array variabler Länge.
- In der Funktion wird aus diesen (beliebig vielen) Werten ein Rückgabewert vom ursprünglichen Typ: (typeId) berechnet.
- Durch die Verbindung der Funktion an Objekte oder Untertypen (a.u.) wird sie bei jeder Signalzuweisung auf diesen Typ automatisch aufgerufen.

**Typ und Untertyp** Zu dem Basistyp wird ein, mit der Auflösungsfunktion verbundener, Untertyp deklariert.

#### **Syntax**

Bei Signalzuweisungen auf ein Signal des aufgelösten Typs wird *implizit* die damit verbundene Funktion aufgerufen. Sie berechnet den effektiven Wert des Signals aus allen Treibern. Analog zu dem subtype kann auch ein aufzulösendes Signal deklariert werden als:

#### Syntax

In dem Beispiel wird eine Auflösungsfunktion in Form eines wired-or auf einem 4-wertigen Datentyp beschrieben. Zwei Prozesse, die tristate-Treiber modellieren, benutzen ein gemeinsames Ausgangssignal.



```
4-wertiger Typ und entsprechender Array-Typ für Funktion
                    is ('X', '0', '1', 'Z');
type FOUR_VECTOR is array (integer range <>) of FOURVAL;
Auflösungsfunktion
function WIRED_OR (INP: FOUR_VECTOR) return FOURVAL is
  variable RESULT : FOURVAL := '0';
                                                           Ergebnis, Bus mit pull-down
begin
  for I in INP'range loop
                                                                Schleife: alle Eingänge
    if INP(I) = '1'
                          then return '1';
                                                                \Rightarrow '1', fertig
                           then RESULT := 'X';
    elsif INP(I) = 'X'
                                                                 INP(I)='Z' oder'0'
                           else null;
    end if;
  end loop;
  return RESULT;
                                                                \Rightarrow 'X' oder '0'
end function WIRED_OR;
```

```
Untertyp mit Auflösungsfunktion
subtype FOUR_RES is WIRED_OR FOURVAL;
architecture BEHAV of TRISTATE is
                                                                     Tristate-Enable
  signal SEL1, SEL2 : boolean;
  signal SIG1, SIG2 : FOURVAL;
                                                                     Eingänge
  signal SIGR
                 : FOUR_RES;
                                                                     Ausgangssignal
begin
  DRV1_P: process (SEL1, SIG1) is
                                                                       erste Quelle
  begin
    if SEL1 then SIGR <= SIG1;</pre>
              else SIGR <= 'Z';</pre>
    end if;
  end process DRV1_P;
                                                                      zweite Quelle
  DRV2_P: process (SEL2, SIG2) is
    if SEL2 then SIGR <= SIG2;</pre>
              else SIGR <= 'Z';</pre>
    end if:
  end process DRV2_P;
```

Mit den Datentypen std\_logic und std\_logic\_vector können Signale mit mehreren Treibern direkt modelliert werden. Sie sind, mit einer Auflösungsfunktion versehene, Untertypen zu std\_ulogic / std\_ulogic\_vector (unresolved). Die Funktion realisiert aber keine logische Verknüpfung, wie in dem vorherigen Beispiel, sondern behandelt lediglich die unterschiedlichen Treiberstärken. Auch für die beiden Untertypen signed und unsigned aus dem Package numeric\_std gilt diese Auflösungsfunktion.

```
D_BUS <= D_OUT when D_ENA = '1' else Treiber aktiv (others => 'Z');

D_IN <= D_BUS;

Bus lesen
```

Als Beispiel für den Umgang mit bidirektionalen Bussen, wurde ein Bustreiber/-Empfänger in einem Prozessorkern beschrieben. Die dabei verwendete bedingte Signalzuweisung (siehe folgendes Kapitel) ist eine Kurzschreibweise, die den Prozessen DRV.\_P des ersten Beispiels entspricht.

Bei der bisher vorgestellten Beschreibung aufgelöster Signale, werden die Treiber durch die explizite Zuweisung von 'Z' deaktiviert. VHDL besitzt noch weitere Mechanismen, um Signaltreiber ein- und auszuschalten. Da sich in der Praxis, speziell auch für die Synthese, die oben vorgestellte Beschreibung etabliert hat, werden diese hier nicht weiter erläutert.

# 6.4. Attribute

Neben den typgebundenen Attributen gibt es in VHDL auch Attribute, die sich auf Signale beziehen. Mit Hilfe dieser Attribute wird das dynamische Signalverhalten im VHDL-Code berücksichtigt, indem man zur Laufzeit des Simulators und Zeitpunkte auswertet.

## Syntax

```
aktueller Zeitpunkt, liefert Wert
⟨signal⟩'event
                                                         : \(\langle boolean \rangle \) -Signaländerung
⟨signal⟩'active
                                                         : \(\langle boolean \rangle \) -Signalaktivität
vorheriger Zeitpunkt, liefert Wert
                                                                         -Zeit seit letzter Signaländerung
⟨signal⟩'last_event
                                                         :<time>
                                                                                 _''_
⟨signal⟩'last_active
                                                         :<time>
                                                                                            Signalaktivität
⟨signal⟩'last_value
                                                         : (value)
                                                                         -Wert vor letzter Signaländerung
abgeleitete Signale
\langle signal \rangle 'delayed [(\langle timeExpr \rangle)]
                                                signal: \langle type \rangle
                                                                         -Verzögerung (timeExpr)
\langle signal \rangle'stable [(\langle timeExpr \rangle)]
                                                signal:boolean
                                                                         -keine Änderung seit (timeExpr)
\langle signal \rangle'quiet [(\langle timeExpr \rangle)]
                                                signal:boolean
                                                                         -keine Aktivität seit (timeExpr)
\langle signal \rangle 'transaction
                                                signal:bit
                                                                         -Wertewechsel bei Aktivität
```

```
entity FLIPFLOP is
port ( CLK : in std_logic;
        D : in std_logic;
        Q : out std_logic);
end entity FLIPFLOP;
```

# 7. Konkurrente Beschreibungen

Um die gleichzeitige Aktivität von Hardwarekomponenten auszudrücken, dienen konkurrente Beschreibungsformen.

**Prozess** Die wichtigste konkurrente Anweisung, der process, wurde schon als Umgebung sequenzieller Anweisungen vorgestellt (Abschnitt 5, Seite 29), seine Merkmale sind:

- alle Prozesse sind parallel aktiv.
- ein Prozess definiert einen Bereich in dem Anweisungen (programmiersprachenähnlich) sequenziell ausgeführt werden, um Verhalten zu beschreiben.
- ein Prozess muss entweder eine sensitivity-list oder explizite wait-Anweisungen beinhalten.
- innerhalb des Prozesses werden Ports der entity und Signale der architecture gelesen und verändert, wodurch der Prozess nach "Außen" wirkt.

Da ein Prozess in VHDL letztendlich das Verhalten eines Hardwareelementes modellieren soll, das ständig aktiv ist, hat ein Prozess einige spezielle Eigenschaften:

**Prozessabarbeitung** Ein Prozess entspricht einer Endlosschleife. Bei Beginn der Simulation wird, quasi als Initialisierung, jeder Prozess aktiviert und bis zu einem wait ausgeführt. Anschließend wird die Prozessausführung entsprechend der Bedingung der wait-Anweisung unterbrochen.

Wird der Prozess später durch Erfüllung der wait-Bedingung wieder aktiviert, werden die Anweisungen von dort ausgehend sequenziell weiter ausgeführt bis ein nächstes wait erreicht wird. Ist der Prozesscode zu Ende (end process...), so beginnt die Abarbeitung von vorn. Man kann sich dies vorstellen als:

```
process ...
begin
loop; Start der Schleife
...
wait ...
mindestens ein wait
...
bzw. sensitivity-list
end loop; Ende der Schleife
```

**Aktivierung** Wie oben schon erläutert, wird ein Prozess durch den Simulator sequenziell abgearbeitet, dann an einer oder mehreren Stellen unterbrochen und bei Eintreten bestimmter Ereignisse *event* wieder aktiviert.

Daraus ergibt sich, dass ein Prozess mindestens eine wait-Anweisung oder eine sensitivity-list enthalten muss! Die sensitivity-list entspricht einem wait on... am Ende des Prozesses.

# Beispiel

```
SUM_P: process (A, B) is
begin
    0 <= A + B;
end process SUM_P;

ist äquivalent zu:
SUM_P: process is
begin
    0 <= A + B
    wait on A, B;
end process SUM_P;</pre>
wait-Anweisung
end process SUM_P;
```

Soll ein Datenfluss beschrieben werden, so entspräche jede Operation einem Prozess der jeweils nur eine einzige Anweisung enthält, wie in dem vorigen Beispiel. Als "Kurzschreibweise" dienen die konkurrenten Anweisungen. Sie stehen innerhalb der architecture und entsprechen jeweils einem eigenen Prozess. Ihre Reihenfolge im VHDL-Code ist irrelevant.

**konkurrente Signalzuweisungen** sind zu einem Prozess äquivalent, der nur aus einer Signalzuweisung mit entsprechender sensitivity-list besteht.

#### Syntax

```
\begin{array}{lll} \hline [\langle label \rangle :] & \langle signalObj \rangle & <= [\langle delay\ mode \rangle] & \langle wave\ expression \rangle; \\ \hline \langle delay\ mode \rangle & ::= & transport & [reject\ \langle time\ expression \rangle] & inertial \\ \langle wave\ expression \rangle ::= & \langle expression \rangle & [after\ \langle time\ expression \rangle] & \{, \\ & \langle expression \rangle & [after\ \langle time\ expression \rangle] & \} \\ \hline \end{array}
```

Die Syntax entspricht der, zuvor beschriebenen, sequenziellen Form. Die Anweisung wird aktiviert, wenn sich eines der Signale in den Ausdrücken (*expression*) ändert.

```
architecture ... ist äquivalent zu architecture ...

begin begin

SUM_P: process (A, B) is

begin

0 <= A + B;

end process SUM_P;

...
```

bedingte Signalzuweisungen sind zu einem Prozess äquivalent, der nur aus einer if-Anweisung und Signalzuweisungen nach der Verzweigung besteht. Auch geschachtelte if... elsif... sind möglich.

# Syntax

Die Anweisung wird aktiviert, wenn sich eines der Signale ändert, das auf der rechten Seite der Zuweisung steht (in Ausdruck oder Bedingung).

#### Beispiel

```
0 <= A when (X > 10) else
B when (X < 0) else
C;
```

**selektive Signalzuweisungen** entsprechen einem Prozess, der nur aus einer case-Anweisung und Signalzuweisungen nach der Verzweigung besteht.

#### Syntax

Die Anweisung wird aktiviert, wenn sich eines der Signale der Auswahlbedingung oder der Ausdrücke auf der rechten Seite der Zuweisung ändert.

# Beispiel

**geschützte Signalzuweisungen** sind eine besondere Form obiger Signalzuweisungen. Die Zuweisung wird nur dann durchgeführt, wenn ein boole'sches Signal guard den Wert true hat. Dieses Signal kann explizit deklariert und benutzt werden, kommt aber üblicherweise als implizites Signal aus einem *geschützten Block* (siehe Seite 60).

#### Syntax

```
... \langle signalObj \rangle \leftarrow guarded [\langle delay mode \rangle] \langle wave expression \rangle ...
```

konkurrente Prozeduraufrufe entsprechen einem Prozess der nur diesen Prozeduraufruf beinhaltet. Die Parameter der Prozedur sind in, out und inout Signale. Im Anweisungsteil sind alle sequenziellen Anweisungen zulässig. Die Aktivierung erfolgt durch Wertewechsel der Eingangssignale oder über (ggf. intern vorhandene) wait-Anweisungen.

# Syntax

#### Beispiel

```
architecture ...
  procedure INT2VEC
    (signal INT : in integer;
      signal VEC : out bit_vector;
      signal FLAG: out boolean) is ...

begin
  INT2VEC (NUMBER, VECTOR, ERR_FLAG);
  ...

ist äquivalent zu:
  architecture ...
  procedure INT2VEC ...
  ...

begin
  I2V_P: process (NUMBER) is
 begin
  INT2VEC (NUMBER, VECTOR, ERR_FLAG);
 end process I2V_P;
  ...
```

**Assert** analog zu der sequenziellen Anweisung, gibt es seit VHDL'93 auch eine konkurrente Form des assert. Sie prüft Bedingungen zur Simulationslaufzeit und darf als *passive Anweisung* im Anweisungsteil von Entities stehen.

#### Syntax

**Block / Generate** In dem folgenden Kapitel, werden ab Seite 60, noch zwei weitere Anweisungen vorgestellt: block und generate. Mit ihnen kann konkurrent arbeitender VHDL-Code (Prozesse, Anweisungen oder Instanzen) gruppiert werden. Generics der Entity steuern eine bedingte oder wiederholte Ausführung, beispielsweise zur Anpassung von Wortbreiten.

# 8. Strukturbeschreibungen

Der strukturelle VHDL-Beschreibungsstil ist die textuelle Repräsentation von Netzlisten oder Blockdiagrammen. Dabei werden die Komponenten einer Architektur und deren Verbindungen untereinander beschrieben.

# 8.1. Hierarchische Beschreibungen

Der eigentliche Aufbau der Hierarchie erfolgt dabei in mehreren Schritten: Zuerst werden Komponenten deklariert und dann Instanzen dieser Komponenten erzeugt, wobei die verbindenden Signale auf die Anschlüsse abgebildet werden. In der Simulation müssen diese Komponenten schließlich an Paare aus einer VHDL-Entity und -Architektur gebunden werden. Die Komponente dient dabei als zusätzliche "Zwischenstufe" in der Hierarchie.

In VHDL '93 wurde die Syntax der Instanziierung erweitert, so dass direkt Entities und Konfigurationen benutzt werden können. Dadurch entfallen die Schritte der Komponentendeklaration und der Bindung.

**Komponentendeklaration** innerhalb einer architecture, bei den Deklarationen, oder in einem extra package. Sie ist meist mit der entsprechenden Entity-Deklaration identisch.

#### **Syntax**

```
component \( componentId \) [is]
   [\langle generic declaration \rangle]
    ⟨port declaration⟩
end component [ \langle componentId \rangle ];
⟨generic declaration⟩ ::=
                                                                                         Parameter
  generic ( \langle generic \ list \rangle : \langle typeId \rangle [:= \langle expression \rangle] {
                 ⟨generic list⟩ : ⟨typeId⟩ [:= ⟨expression⟩]} );
⟨port declaration⟩
                                                                                Ein- und Ausgänge
      port ( \langle port \ list \rangle
                                       : [\langle mode \rangle]
                                                      \( typeId \)
                                                                    [:=\langle expression \rangle]
                 ⟨port list⟩
                                      : [\langle mode \rangle]
                                                      \langle typeId \rangle [:= \langle expression \rangle]});
⟨mode⟩ ::= in|out|inout|buffer
                                                                                        "Richtung"
```

**Instanziierung** der Komponente im Anweisungsteil einer architecture. Vom Simulator wie die Instanz wie eine konkurrente Anweisung behandelt.

# Syntax

```
⟨label⟩: ⟨componentId⟩ [⟨generic map⟩] [⟨port map⟩];
                                                                                            neu in VHDL'93
⟨label⟩: [component]
                                       ⟨componentId⟩
⟨label⟩: entity
                                        \langle libraryId \rangle. |\langle entityId \rangle [(\langle archId \rangle)]
                                       [\langle libraryId \rangle.] \langle configId \rangle
\langle label \rangle:
               configuration
                                     [\langle generic map \rangle] [\langle port map \rangle];
⟨generic map⟩ ::=
   generic map ([\langle formal\ generic \rangle =>] \langle expresssion \rangle | open \{ ; \}
                        [\langle formal\ generic \rangle =>] \langle expresssion \rangle | open \}
⟨port map⟩
       port map ([\langle formal port \rangle ]
                                                     => | \langle signalId \rangle | open \{ ;
                        [ \langle formal port \rangle
                                                     \Rightarrow \langle signalId \rangle | open \}
```

Die Abbildung der Parameter und der Signale an den Anschlüssen kann entweder über die Position oder über den Namen erfolgen. Wird an einen der Ports kein Signal angeschlossen (z.B. bei nicht benutzten Ausgängen), so kann der reservierte Bezeichner open benutzt werden. Anstelle der Signalnamen ist auch ein Funktionsaufruf möglich, dadurch können Typkonvertierungen direkt bei der Instanziierung von Komponenten vorgenommen werden.

```
Ι1
entity RSFF is
  port (SET, RESET : in
                              bit;
                                       SET
                 : buffer bit);
        Q, QBAR
                                                                      Q
end entity RSFF;
                                                     В
                                                                      QBAR
                                        RESET
                                                     В
architecture NETLIST1 of RSFF is
                                                      12
  component NAND2 is
    port (A, B: in bit; C: out bit);
  end component NAND2;
begin
  I1: NAND2 port map (SET, QBAR, Q);
  12: NAND2 port map (Q, RESET, QBAR);
end architecture NETLIST1;
— Instanziierung mit Signalabbildung über Namen:
  I1: NAND2 port map (C => Q, A => SET,
                                             B \Rightarrow QBAR);
  I2: NAND2 port map (A => Q, B => RESET, C => QBAR);
```

Bindung der Instanz (Komponente) an ein Paar aus Architektur und Entity.

#### Syntax

#### **Beispiel**

```
entity NAND2 is
 port (A, B
                   : in
                            bit;
       C
                   : out
                            bit);
end entity NAND2;
architecture NO_DELAY of NAND2 is
                                                       erste architecture
begin
 C \ll A  nand B;
end architecture NO_DELAY;
architecture GATE_DELAY of NAND2 is
                                                       zweite architecture
begin
 C <= A nand B after 235 ps;</pre>
end architecture GATE_DELAY;
architecture NETLIST2 of RSFF is
                                                           siehe oben RSFF
  component NAND2 is
   port (A, B: in bit; C: out bit);
  end component NAND2;
  for I1: NAND2 use entity work.NAND2(NO_DELAY);
                                                      explizit:
                                                               NO_DELAY
begin
 I1: NAND2 port map (SET, QBAR, Q);
 I2: NAND2 port map (Q, RESET, QBAR);
                                                      implizit: GATE_DELAY
end architecture NETLIST2;
```

Die Bindung kann schon in der Architektur erfolgen, meist wird aber eine "späte" Bindung in Form einer externen Konfiguration benutzt — Beispiele dazu folgen in nächsten Abschnitt.

Auch wenn die Instanziierung von Komponenten komplizierter aussieht, hat diese Methode durch die spätere Bindung viele Vorteile und *sollte deshalb immer benutzt werden*. Man erreicht dadurch größtmögliche Flexibilität bei der Zuordnung:

- der Namen  $\langle componentId \rangle \leftrightarrow \langle entityId \rangle$ ,  $\langle archId \rangle$ ,
- der Bezeichner sowie der Reihenfolge von Generics und Ports
- und sogar deren Anzahl.

# 8.1.1. Benutzung von Packages

Bei den obigen Beispielen wurden die Komponenten immer innerhalb der Architektur deklariert. Wenn Komponenten häufig benutzt werden, beispielsweise bei Zellbibliotheken, dann kann man sich mit Packages diese Arbeit vereinfachen.

Die Komponentendeklarationen sind in dem Package gesammelt, das mit Hilfe eine use-Klausel in dem jeweiligen Kontext bekannt gegeben wird.

Beispiel

```
package MY_COMPONENTS is
  component NAND2 is
   port (A, B: in bit; C: out bit);
  end component NAND2;
  ... weitere Deklarationen
end package MY_COMPONENTS;

use work.MY_COMPONENTS.all;
architecture NETLIST1 of RSFF is
begin
  I1: NAND2 port map (SET, QBAR, Q);
  I2: NAND2 port map (Q, RESET, QBAR);
end architecture NETLIST1;
```

# 8.1.2. Konfigurationen

Eigenschaften, die beim Entwurf komplexer Systeme benötigt werden, wie

Schrittweise top-down Verfeinerung (von black-box Verhalten zu Struktur),

Untersuchung von Alternativen,

Unterstützung von Versionen,

werden in VHDL dadurch realisiert, dass zu einer entity verschiedene Implementationen als architecture möglich sind. Konfigurationen haben dabei zwei zentrale Aufgaben:

- **1.** Auf oberster Ebene legen sie fest, welche Architektur (von mehreren) einer Entity von Simulations- und Syntheseprogrammen verarbeitet wird.
- **2.** Instanziiert die Architektur Komponenten, dann beschreibt die Konfiguration welche Entities, bzw. Architekturen, den einzelnen Instanzen entsprechen. Diese Zuordnung auch Bindung genannt kann beliebig weit in die Hierarchie hineinreichen. Ist sie nicht für alle Komponenten angegeben, so gelten Voreinstellungen.

Als Voreinstellung für den Bindungsmechanismus gelten folgende Regeln:

top-level: Alle CAD-Programme, die VHDL verarbeiten, haben einen Schritt der Codeanalyse: wenn die Dateien mit VHDL-Code eingelesen werden. Existieren mehrere alternative Architekturen, dann wird die (zeitlich) zuletzt analysierte für die Entity benutzt. Sie wird auch als *null* Konfiguration bezeichnet.

Komponente - Entity(Architektur): Sind die Namen und die Deklarationen identisch, dann wird die Komponente durch die null-Konfiguration der gleichnamigen Entity ersetzt.

In obigem Beispiel wird deshalb als implizite Konfiguration der Instanz I2: NAND2 das Paar aus NAND2 (GATE\_DELAY) benutzt;

# Syntax

```
configuration \langle configurationId \rangle of \langle entityId \rangle is
   for \(\langle architecture Id \)
       \{\langle component configuration \rangle\}
   end for;
end [configuration] [(configurationId)];
⟨component configuration⟩ ::=
   for \langle instance \rangle: \langle componentId \rangle
                                          [\langle libraryId\rangle . |\langle entityId\rangle [(\langle archId\rangle)] |
          use entity
          \textbf{use configuration} \ \left[ \ \left\langle \ libraryId \right\rangle . \ \right] \left\langle \ configId \right\rangle
                 [\langle generic map \rangle] [\langle port map \rangle];
     for \( architectureId \)
          { \( component \) configuration \( \) }
      end for;
   end for;
\langle instance \rangle ::= \langle label \rangle \{, \langle label \rangle \} \mid others \mid all
```

Eine Konfiguration ist eine separate Entwurfseinheit, die die Bindung für einen Teil der Hierarchie beschreibt. Sie ersetzt in übergeordneten Entwürfen in Bindungsanweisungen ein Paar aus Entity und Architektur und sie kann einzeln analysiert und simuliert werden kann.

Bei der VHDL-Simulation hat man meist schon dadurch eine Hierarchie, dass man eine Testumgebung einsetzt, welche die Schaltung als Komponente instanziiert. Über Prozesse oder andere Stimuligeneratoren werden die Eingänge getrieben, die Ausgänge kann man sich interaktiv ansehen oder prozedural auswerten. Viele Simulationsprogramme erwarten eine Konfiguration der Testumgebung — meist wird hier die null-Konfiguration benutzt:

# Syntax

```
configuration \langle configurationId \rangle of \langle entityId \rangle is
  for \langle architectureId \rangle
  end for;
end [configuration] [\langle configurationId \rangle];
```

```
entity TEST_RSFF is
end entity TEST_RSFF;
architecture TB of TEST_RSFF is
  component RSFF is
    port (SET, RESET : in
           Q, QBAR : buffer bit);
  end component RSFF;
  signal S, R, Q, QB : bit;
  TST_I: RSFF port map (S, R, Q, QBAR);
  STI_P: process is
  begin
    S <= '0';
                   Q <= '1';
                                   wait for 20 ns;
    S <= '1';
                  Q <= '1';
                                   wait for 20 ns;
    S <= '1';
                 Q <= '0';
                                  wait for 20 ns;
    S <= '1';
                 Q <= '1';
                                  wait for 20 ns;
                 Q <= '0';
    S <= '0';
                                  wait for 20 ns;
                                wait for 20 ns;
wait for 20 ns;
wait for 20 ns;
                Q <= '1';
Q <= '1';
Q <= '1':
    S <= '1';
    S <= '0';
    S <= '1';
                   Q <= '1';
                                   wait;
  end process STI_P;
end architecture TB;
configuration RSFF_TB0 of TEST_RSFF is
                                                        Default: "null" Konfiguration
  for TB
  end for;
end configuration RSFF_TB0;
configuration RSFF_TB1 of TEST_RSFF is
                                                             Explizite Konfiguration
  for TB
     for TST_I: RSFF use entity work.RSFF(NETLIST1);
       for NETLIST1
         for all: NAND2 use entity work.NAND2(GATE_DELAY);
         end for;
       end for;
     end for;
  end for;
end configuration RSFF_TB1;
Reihenfolge der Codeanalyse
                           Entity
                                       Architektur 1
                                                    Architektur 2
       Beispiele Seite 53, 54
                           NAND2
                                       NO_DELAY
                                                    GATE_DELAY
                           RSFF
                                       NETLIST1
                                                    NETLIST2
                           TEST_RSFF TB
Bindung: RSFF_TB0 ⇒ TEST_RSFF(TB) TST_I: RSFF(NETLIST2) I1: NAND2(NO_DELAY)
                                                        12: NAND2(GATE_DELAY)
        RSFF_TB1 ⇒ TEST_RSFF(TB) TST_I: RSFF(NETLIST1) I1: NAND2(GATE_DELAY)
                                                        12: NAND2(GATE_DELAY)
```

Konfigurationen erlauben weiterhin eine neu-Abbildung der Anschlüsse der Komponenten (component ...) zu denen des zugrundeliegenden Entwurfs (entity ...). Meist sind die Komponenten- und Entity-Deklaration identisch, aber in einigen Fällen sind Umbenennungen oder Umordnungen notwendig.

- Beispielsweise kann mit *generischen* Zellbibliotheken gearbeitet werden, die dann durch Konfigurationen auf Zielbibliotheken verschiedener Hersteller abgebildet werden.
- Außerdem können Elemente des Entwurfs, durch Spezialisierung anderer, ähnlicher Teile ersetzt werden.

In dem Beispiel wird der Inverter in COMPARE (vergl. Seite 6) an einen geeignet beschaltetes Nand-Gatter gebunden.

Beispiel

```
configuration NANDY of COMPARE is
  for ARCH_STRUCT
    for all: INV use entity work.NAND2(NO_DELAY)
      port map (A => X, B => X, C => Z);
    end for;
  end for;
end configuration NANDY;
```

# 8.1.3. Parametrisierung von Entities durch generische Werte

Während VHDL-Entwürfe über Signale an den Ein- und Ausgängen im Sinne einer Struktur in der Umgebung eingebunden werden, kann deren Verhalten über generische Werte verändert werden. In den zugehörigen Architekturen und in der (den Generics folgenden) Port-Deklaration der Entity können die Werte als Konstanten benutzt werden. Typische Beispiele dazu sind Wortbreiten, Zähler(end)stände oder Verzögerungszeiten.

```
entity ADDER is
 generic ( BIT_WIDTH : integer range 2 to 64 := 16);
        ( A, B : in signed(BIT_WIDTH-1 downto 0);
 port
           SUM
                    : out signed(BIT_WIDTH downto 0));
end entity ADDER;
entity NAND2 is
 generic ( DEL
                   : time := 185 ps);
 port (A, B
                    : in bit;
                    : out bit);
end entity NAND2;
architecture GEN_DELAY of NAND2 is
                                                         erste architecture
begin
 C <= A nand B after DEL;</pre>
end architecture GEN_DELAY;
```

Die Übergabe, bzw. die Festlegung konkreter Werte kann an mehreren Stellen stattfingen:

- 1. default-Wert der entity-Deklaration
- **2.** default-Wert der component-Deklaration, allerdings muss ein generic map von Komponente zu Entity existieren.
- 3. aktueller Wert bei der Instanziierung der Komponente in der architecture
- 4. aktueller Wert bei expliziter Bindung, z.B. als configuration

```
architecture NETLIST of RSFF is
  component NAND2 is
    generic (DEL: time);
    port (A, B: in bit; C: out bit);
  end component NAND2;
begin
  I1: NAND2
              port map (SET, QBAR, Q);
                                                     aus Deklaration:
                                                                        185 ps
begin
 I1: NAND2 generic map (DEL => 215 ns)
                                                     bei Instanziierung:
                                                                        215 ps
               port map (SET, QBAR, Q);
. . .
begin
  I1: NAND2 port map (SET, QBAR, Q);
                                                     Komponentenbindung: 145 ps
                                                     in configuration definiert
configuration TIMED_RSFF of RSFF is
  for NETLIST1
    for all: NAND2 use entity work.NAND2(GEN_DELAY)
                        generic map (DEL => 145 ps);
    end for;
  end for;
end configuration TIMED_RSFF;
```

# 8.2. Strukturierende Anweisungen

Konkurrente Anweisungen (Prozesse, Prozeduraufrufe oder Signalzuweisungen) und Instanziierungen können mit den folgenden Befehlen gruppiert werden.

**Block** Der block-Befehl definiert eine lokale Umgebung, in der neben eigenen Deklarationen (Datentypen, Signale...) sogar eigene Schnittstellen (Ports des Blocks) definiert sein können. In der Praxis werden Blöcke allerdings kaum benutzt — der Aufbau der Hierarchie mit Entities ist flexibler.

### Syntax

```
\langle label\rangle: block [(\langle guard expression\rangle)] [is]
  [\langle generic declaration\rangle [\langle generic map\rangle;]]
  [\langle port declaration\rangle [\langle port map\rangle;]]
  [\langle local declarations\rangle]
begin
  \langle statements\rangle
end block [\langle label\rangle];
```

Geschützte Blöcke besitzen zusätzlich den boole'schen Ausdruck ⟨guard expression⟩ der ein *implizit* vorhandenes Signal guard treibt. Dieses Signal kann innerhalb des Blocks für die Kontrolle von Anweisungen genutzt werden — wegen des direkten Bezugs auf guard sind dies meist geschützte Signalzuweisungen in ihren verschiedenen Formen.

# Syntax

```
\dots \langle signalObj \rangle \leftarrow guarded [\langle delay mode \rangle] \langle wave expression \rangle \dots
```

**Generate** ermöglicht die Gruppierung, bzw. Erzeugung, von Instanzen oder konkurrenten Anweisungen/Prozessen durch Wiederholung (⇒ for-Schleife) oder bedingte Auswahl (⇒ if-Anweisung).

# **Syntax**

Meist wird die generate-Anweisung benutzt, um array-artige Hardwarestrukturen zu beschreiben, wie in dem folgenden Beispiel eines Fifo-Speichers.



```
entity FIFO is
 generic ( DAT_WD : integer range 2 to 64 := 16;
           FIFO_LEN : integer range 4 to 48 := 8);
          ( CLK : in std_logic;
                    : in std_logic_vector (DAT_WD-1 downto 0);
           DAT_IN
           DAT_OUT : out std_logic_vector (DAT_WD-1 downto 0));
end entity FIF0;
architecture NETLIST of FIFO is
 component REG is
   generic ( WID : integer range 2 to 64);
   port
           ( CLK : in std_logic;
                    : in std_logic_vector (WID-1 downto 0);
             DI
             DO 
                    : out std_logic_vector (WID-1 downto 0));
 end component REG;
 subtype SIG_WD_TY is std_logic_vector (DAT_WD-1 downto 0);
         SIG_ARR_TY is array (0 to FIFO_LEN) of SIG_WD_TY;
 signal LOC
                   : SIG_ARR_TY;
begin
 LOC(0) <= DAT_IN;
 DAT_OUT <= LOC(FIFO_LEN);</pre>
 GEN1: for I in 1 to FIFO_LEN generate
   GEN1_I: REG generic map (DAT_WD)
                  port map (CLK, LOC(I-1), LOC(I));
 end generate GEN1;
end architecture NETLIST;
```

# 9. Bibliotheken und Packages

# 9.1. Package

Ein package ist, wie entity, architecture und component, eine eigenständige VHDL-Einheit. In Packages werden Deklarationen gesammelt, die an mehreren Stellen im Entwurf benötigt werden, beispielsweise für: Typen und Untertypen, Konstanten, Komponenten, Funktionen und Prozeduren ...

In einigen Fällen werden Packages in "Header" und "Body" unterteilt. Der Kopf enthält dabei die nach außen sichtbaren Deklarationen, während die Implementationen in dem "Body" stehen. Beide Teile können in getrennten Dateien enthalten sein — mit dem Vorteil, dass bei Änderungen möglichst kleine Teile des VHDL-Codes ausgetauscht und neu analysiert werden müssen. Diese Unterteilung ist in zwei Fällen sinnvoll, bei Unterprogrammen sogar notwendig:

zurückgestellte (deferred) Konstante: Die Deklaration der Konstanten befindet sich im Kopf, während die Festlegung eines Wertes im "Body" stattfindet.

Unterprogramme — Funktionen und Prozeduren: Im Packageheader ist nur die Deklaration des Unterprogramms, der Programmrumpf folgt im "Body".

# Syntax

```
package \( \packageId \rangle \) is
{ use \( \cdots \cdots \rangle \) | \( \text{subtype} \cdots \cdots \rangle \) |
{ file \( \cdots \cdots \rangle \) | \( \text{function} \cdots \cdots \rangle \) | \( \text{function} \cdots \cdots \rangle \) |
{ component \( \cdots \cdots \rangle \) | \( \text{component} \cdots \cdots \rangle \) |
{ constant \( \cdots \cdots \rangle \) |
{ signal \( \cdots \cdots \rangle \) |
{ signal \( \cdots \cdots \rangle \) |
{ signal \( \cdots \cdots \rangle \) |
{ find \( \frac{\cdots \cdots \rangle \cdots \cdots \rangle \) | \( \text{subtype} \( \cdots \cdots \rangle \) |
{ file \( \cdots \cdots \rangle \rangle \) | \( \text{alias} \( \cdots \cdots \rangle \) |
{ function \( \cdots \cdots \rangle \rangle \) | \( \text{procedure} \( \cdots \cdots \rangle \rangle \) |
{ constant \( \cdots \cdots \rangle \rangle \rangle \rangle \rangle \cdots \rangle \rangle
```

Um auf die Deklarationen aus Packages zuzugreifen, werden diese mit der use-Klausel benutzbar gemacht. Diese Anweisung kann im VHDL-Code lokal innerhalb eines Deklarationsteils stehen (mit entsprechendem Gültigkeitsbereich) oder direkt vor der VHDL-Einheit. Befinden sich diese Packages nicht in der Bibliothek work (Voreinstellung), dann muss mit einer 1ibrary-Anweisung vor der VHDL-Einheit die Bibliothek bekanntgegeben werden.

### Syntax

Nach obigen Deklarationen kann auf Elemente aus Bibliotheken und Packages direkt über deren Namen  $\langle objectId \rangle$  zugegriffen werden. Auch in VHDL gelten, den Programmiersprachen vergleichbare, Regeln zum Sichtbarkeitsbereich von Deklarationen und Objekten. Um bei Überdeckungen gezielt Objekte anzusprechen, kann auch der komplette Bezeichner angegeben werden.

# Syntax

```
[\,\langle\, 	ext{libraryId}\,
angle\,.\,]\,\langle\, 	ext{packageId}\,
angle\,.\,\langle\, 	ext{objectId}\,
angle
```

```
Konstantendeklaration in package Header
package MY_DEFS is
  constant GATE_DEL : time := 170 ps;
end package MY_DEFS;
Konstantendeklaration "deferred", in package body
package MY_DEFS is
  constant GATE_DEL : time;
end package MY_DEFS;
package body MY_DEFS is
  constant GATE_DEL : time := 170 ps;
                                                                     Wert festlegen
end package MY_DEFS;
Konstante aus externem package benutzen
library PROJECT_LIB;
                                                                     mal nicht work
use PROJECT_LIB.MY_DEFS.all;
entity NAND2 is
  generic ( DEL
                       : time := GATE_DEL);
  port
           ( A, B
                       : in bit;
             C
                       : out bit);
end entity NAND2;
Beispiel Funktion, getrennt in Header + Body
package TEMPCONV is
                                                                   Unterprogramm
                                                                   nur Deklaration
  function C2F (C: real) return real;
  function F2C (F: real) return real;
end package TEMPCONV;
```

# 9.2. VHDL-Einheiten, Dateien und Bibliotheken

VHDL besitzt vier (fünf) elementare Teile, die als "Einheiten" der Sprache bezeichnet werden: entity, architecture, component und package, bzw. package body. Jede dieser Einheiten stellt einen lokalen Kontext bereit. Für die weitere Verarbeitung durch Simulations- oder Syntheseprogramme kann jede Einheit für die Codeanalyse (Compilation) benutzt werden, wobei zeitliche Abhängigkeiten gelten:

```
erst entity dann architecture dann configuration package package body
```

Bei der Codeanalyse die Syntax überprüft, meist wird aber auch eine interne Repräsentation der VHDL-Einheit erzeugt.

#### **Bibliotheken**

Die schon mehrfach erwähnten Bibliotheken stellen eigentlich eine zusätzlich Gliederungsstufe zur Gruppierung von VHDL-Einheiten dar. Eine Bibliothek entspricht einer Sammlung von VHDL-Einheiten, wobei diese im Quelltext vorliegen können oder, was meist der Fall ist, schon als compilierter Code.

Meist werden die VHDL-Bibliotheken auf das Dateisystem eines Rechners abgebildet, wobei die Bibliothek einem Unterverzeichnis entspricht. Diese Zuordnung geschieht außerhalb der Sprache VHDL durch Konfigurationsdateien oder Kommandozeilenparameter, und *ist vom verwendeten CAD-Programm abhängig* — immer die Dokumentation lesen!.

Außer der Standardbibliothek work, in sich (i.A.) der aktuelle Entwurf befindet, werden zusätzliche Bibliotheken und Packages im Entwurf benutzt, zur:

**Sammlung von IP** Neben eigenen Deklarationen, können auch Teilentwürfe oder Komponenten – Stichwort: *intellectual property* – zusammengefasst und so innerhalb einer Arbeitsgruppe oder eines Unternehmens global bereitgestellt werden.

**Erweiterung von VHDL** Sowohl die IEEE Arbeitsgruppen, die sich mit der VHDL Standardisierung befassen, als auch die Hersteller von VHDL-Werkzeugen, bieten Ergänzungen zum Sprachstandard an. Dies sind zusätzliche Datentypen und Funktionen für:

- mehrwertige Logik: std\_logic\_1164
- Arithmetiken: numeric\_std, numeric\_bit
- mathematische Typen und Funktionen: math\_real, math\_complex
- Hilfsroutinen: Zufallszahlengeneratoren, Queue-Modellierung...

**Benutzung von Zellbibliotheken** Die ASIC-Hersteller stellen ihre Zellbibliotheken für die Simulation von Strukturbeschreibungen, bzw. deren Synthese, in Form von VHDL-Libraries zur Verfügung.

#### **VHDL-Dateien**

Die Zuordnung von VHDL-Einheiten auf Dateien wurde noch nicht erläutert, da sie oft von den benutzten Programmen abhängt. Prinzipiell hat man die Möglichkeiten von "pro VHDL-Einheit eine Datei" bis zu "eine einzige Datei für den gesamten Entwurf". Die Dateinamen sind beliebig wählbar, als Namenserweiterung hat sich .vhd eingebürgert.

Einige Programme haben bestimmte Konventionen, was den Inhalt und die Dateinamen angeht, beispielsweise: immer entity+architecture, in Datei ⟨entityId⟩.vhd

# A. Syntaxbeschreibung

Der Anhang ist keine vollständige, formale Syntaxbeschreibung von VHDL, hier sei auf das "VHDL Language Reference Manual" des offiziellen Standards verwiesen: [IEC 61691-1-1 11, IEEE 1076 08, IEC 61691-1-1 04, IEEE 1076 02, IEEE 1076 93, IEEE 1076 87]. Er ist vielmehr als Nachschlagehilfe bei Fragen zur Syntax und der Anordnung von VHDL-Konstrukten gedacht.

Einige Teile der VHDL-Syntax fehlen auch, so wurden selten benutzte Sprachkonstrukte, die nicht auch zuvor im Text erläutert wurden, weggelassen. Dementsprechend sind nicht alle Produktionen dargestellt – die verbleibenden Bezeichner sollten aber für sich sprechen –, dafür wurde Wert darauf gelegt zu zeigen wo welche VHDL-Anweisungen im Code stehen können.

# A.1. Übersicht

**VHDL-Entwurf** Ein gesamter Entwurf besteht üblicherweise aus einer Anzahl von Dateien, die wiederum die analysierbaren Einheiten enthalten.

```
VHDL-Entwurf

analysierbare VHDL-Datei

entity

Interfacebeschreibung von Entwürfen

architecture

Implementation

-"-

configuration

Bindung von Architekturen an Entity / Komponente / Instanz

package

-allgemeine Deklarationen
```

Entities sind die "Teile" eines zu entwerfenden Systems, wie

- Systemkomponenten, die unter Umständen nichts mit der Hardware zu tun haben (Softwaremodelle, Protokolle, Simulationsumgebungen).
- Hardwaremodelle vorgegebener Teile (Prozessoren, Speicher).
- das zu entwerfende ASIC.
- ein Teil (eine Komponente) eines hierarchischen Entwurfs.
- ein Gatter einer Netzliste.

**Architekturen** beschreiben die Implementation einer Entity. Sie bestehen aus einem Teil für lokale Deklarationen und *konkurrenten Anweisungen* und *Instanzen von Komponenten*. Diese können in beliebiger Reihenfolge im VHDL-Code stehen.





**Konfigurationen** legen für eine Entity (das Interface) fest, welche Architektur (die Implementation) benutzt wird. In Hierarchien werden die einzelnen Instanzen an solche "Paare" aus Entity und Architektur gebunden.

**Packages** fassen Deklarationen zusammen, die an mehreren Stellen im Entwurf gebraucht werden (insbesondere in mehreren Dateien).



**Prozesse und Unterprogramme** dienen der Verhaltensbeschreibung durch einen Ablauf sequenzieller Anweisungen.

Prozesse verarbeiten die Werte von Signalen und weisen ihnen neue Werte zu. Signalzuweisungen werden erst im folgenden Simulationszyklus und damit *außerhalb der sequenziellen Abarbeitung* wirksam. Die Synchronisation zwischen der Abarbeitung der Anweisungen und den Simulationszyklen (Verlauf an simulierter Zeit) geschieht durch besondere Anweisungen (sensitivity-Liste, wait).



## A.2. Bibliothekseinheiten

⟨entity declaration⟩

```
entity \langle entityId \rangle is
  [\langle generic declaration \rangle]
   [⟨port declaration⟩
  [ \langle local declarations \rangle ]
begin
                                                                   normalerweise nicht benutzt
  ⟨passive statements⟩ ]
end [entity] [\langle entityId\rangle];
⟨generic declaration⟩ ::=
                                                                                    Parameter
  generic ( \langle generic\ list \rangle : \langle typeId \rangle [:= \langle expression \rangle] {;
               \langle generic\ list \rangle : \langle typeId \rangle [:= \langle expression \rangle]} );
⟨port declaration⟩
                                                                            Ein- und Ausgänge
      \langle mode \rangle ::= in | out | inout | buffer
                                                                                   "Richtung"
```

```
entity \langle entityId \rangle is
                                                                                         architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                         begin
end entity \langle entityId \rangle;
                                                                                         end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                         package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                         end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                         procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \( \configId \);
                                                                                         begin
                                                                                         end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                         \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                         begin
end block \langle bLabel \rangle;
                                                                                         end process \( \( pLabel \) ;
```

⟨architecture body⟩

```
entity \langle \mathit{entityId} \rangle is
                                                                                            architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                            begin
end entity \( \langle entity Id \rangle ;
                                                                                            end architecture \( \langle archId \rangle ; \)
package \langle packageId \rangle is
                                                                                            package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                            end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                            procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                            begin
                                                                                            end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                            \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                            begin
end block \langle bLabel \rangle;
                                                                                            end process \langle pLabel \rangle;
```

⟨package declaration⟩

```
package \( \nabla packageId \rangle is
  \{ use \langle ... \rangle \} | \{ subtype \langle ... \rangle \} |
  \{ type \langle ... \rangle \} | \{ subtype \langle ... \rangle \} |
  \{ file \langle ... \rangle \} | \{ procedure \langle ... \rangle \} |
  \{ component \langle ... \rangle \} |
  \{ constant \langle ... \rangle \} |
  \{ signal \langle ... \rangle \} |
  end [package] [\langle packageId \rangle is
  \{ type \langle ... \rangle \} | \{ subtype \langle ... \rangle \} |
  \{ file \langle ... \rangle \} | \{ alias \langle ... \rangle \} |
  \{ function \langle ... \rangle \} | \{ procedure \langle ... \rangle \} |
  \{ constant \langle ... \rangle \} | \{ procedure \langle ... \rangle \} |
  \{ constant \langle ... \rangle \} | \{ procedure \langle ... \rangle \} |
  \{ constant \langle ... \rangle \} | \{ procedure \langle ... \rangle \} |
  \{ constant \langle ... \rangle \} | \{ procedure \langle ... \rangle \} |
  \}
  \]

end [package body] [\langle packageId \rangle ];
```

```
entity \langle entityId \rangle is
                                                                                           architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                          begin
end entity \langle entityId \rangle;
                                                                                           end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                           package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                           end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                           procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                           begin
                                                                                           end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                           \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                           begin
end block \langle bLabel \rangle;
                                                                                           end process \langle pLabel \rangle;
```

⟨configuration declaration⟩

```
configuration \langle configurationId \rangle of \langle entityId \rangle is
   for \langle architectureId \rangle
      { \( component \) configuration \\ \}
end [configuration] [(configurationId)];
⟨component configuration⟩ ::=
   for \langle instance \rangle: \langle componentId \rangle
          use entity
                                [\,\langle\, 	exttt{libraryId}
angle\,.\,]\,\langle\, 	exttt{entityId}
angle\,[\,(\,\langle\, 	exttt{archId}
angle\,)\,]\,\,\,|\,\,
          use configuration [\langle libraryId \rangle.] \langle configId \rangle
                 [\langle generic map \rangle] [\langle port map \rangle];
     [for \langle architectureId \rangle
          { \( component \) configuration \( \) }
      end for;
   end for;
\langle instance \rangle ::= \langle label \rangle \{, \langle label \rangle \} \mid others \mid all
⟨generic map⟩ ::=
   generic map ([\langle formal \ generic \rangle =>] \langle expresssion \rangle | open { ;}
                          [\langle formal generic \rangle => ] \langle expresssion \rangle | open \rangle )
⟨port map⟩
        port map ([\langle formal port \rangle]
                                                        \Rightarrow | \langle signalId \rangle | open \{ ;
                          [\langle formal port \rangle
                                                        \Rightarrow | \langle signalId \rangle | open \} )
```

```
entity \langle entityId \rangle is
                                                                                          architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                         begin
end entity \langle entityId \rangle;
                                                                                          end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                         package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                          end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                          procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                          begin
                                                                                          end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                          \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                          begin
end block \langle bLabel \rangle;
                                                                                          end process \( \( pLabel \) ;
```

# A.3. Deklarationen / Spezifikationen

```
⟨type declaration⟩
type \langle typeId \rangle is (\langle enumLiteral \rangle \{, \langle enumLiteral \rangle \});
type \langle typeId \rangle is array (\langle index \rangle) of \langle element typeId \rangle;
type \langle typeId \rangle is record
     {\langle fieldId\rangle : \langle typeId\rangle;}
end record [ \langle typeId \rangle ];
type \langle typeId\rangle is file of \langle base typeId\rangle;
type \langle typeId\rangle is access \langle base typeId\rangle;
subtype \langle sub \ typeId \rangle is \langle base \ typeId \rangle [ range \langle range \rangle];
                                                                                                             Wert begrenzt
                                                                                                             Index begrenzt
subtype \langle sub typeId\rangle is \langle base typeId\rangle
   (\langle range \rangle | \langle typeId \rangle \{ , \langle range \rangle | \langle typeId \rangle \} );
 \langle index \rangle ::= \langle range \rangle
                                                                                                            integer Bereich
                                                                                                           Aufzählungstyp
                      \( typeId \)
                      \( typeId \range \ range \)
                                                                                                       allgemeiner Bereich
                      \langle typeId \rangle range
                                                                                       Festlegung später bei Obj.-Dekl.
 \langle range \rangle ::=
                     \langle low \ expr \rangle to
                                                      \langle high expr \rangle
                      ⟨high expr⟩ downto ⟨low expr⟩
```

```
entity \langle entityId \rangle is
                                                                                 architecture \langle archId \rangle of \langle entityId \rangle is
  (type declaration)
                                                                                    ⟨type declaration⟩
begin
                                                                                 begin
end entity \langle entityId \rangle;
                                                                                 end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                 package body \langle packageId \rangle is
  (type declaration)
                                                                                    \(type declaration\)
                                                                                 end package body \langle packageId \rangle;
end package \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                 procedure \langle procId \rangle (\langle paraList \rangle) is
                                                                                    \(type declaration\)
end configuration \( \configId \);
                                                                                 begin
                                                                                 end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                  \langle pLabel \rangle: process (\langle sigList \rangle) is
  ⟨type declaration⟩
                                                                                    ⟨type declaration⟩
begin
                                                                                 begin
end block \langle bLabel \rangle;
                                                                                 end process \( \( pLabel \) ;
```

```
⟨alias declaration⟩
```

```
alias \( aliasId \rangle : \( \text{typeId} \rangle \) is \( \text{alias0bj} \rangle ;
```

```
entity \langle entityId \rangle is
                                                                                  architecture \langle archId \rangle of \langle entityId \rangle is
 ⟨alias declaration⟩
                                                                                    ⟨alias declaration⟩
begin
                                                                                  begin
end entity \langle \textit{entityId} \rangle;
                                                                                  end architecture \langle archId \rangle;
                                                                                  package body \langle packageId \rangle is
package \langle packageId \rangle is
  ⟨alias declaration⟩
                                                                                    ⟨alias declaration⟩
end package \langle packageId \rangle;
                                                                                  end package body \( packageId \);
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                  procedure \langle procId \rangle (\langle paraList \rangle) is
                                                                                     ⟨alias declaration⟩
end configuration \langle configId \rangle;
                                                                                  begin
                                                                                  end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                   \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
  ⟨alias declaration⟩
                                                                                    ⟨alias declaration⟩
begin
                                                                                  begin
end block \langle bLabel \rangle;
                                                                                  end process \langle pLabel \rangle;
```

```
⟨constant declaration⟩
```

```
constant \langle identifier \rangle : \langle typeId \rangle [\langle range \rangle] [:= \langle expression \rangle];
```

```
entity \langle entityId \rangle is
                                                                                  architecture \langle archId \rangle of \langle entityId \rangle is
  ⟨constant declaration⟩
                                                                                    ⟨constant declaration⟩
begin
                                                                                 begin
end entity \langle \textit{entityId} \rangle;
                                                                                  end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                  package body \langle packageId \rangle is
  ⟨constant declaration⟩
                                                                                    ⟨constant declaration⟩
end package \(\langle package Id \rangle ;\)
                                                                                  end package body (packageId);
                                                                                  procedure \langle procId \rangle (\langle paraList \rangle) is
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                    ⟨constant declaration⟩
end configuration \langle configId \rangle;
                                                                                  begin
                                                                                  end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                  \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
  ⟨constant declaration⟩
                                                                                    ⟨constant declaration⟩
begin
                                                                                  begin
end block \langle bLabel \rangle;
                                                                                  end process \langle pLabel \rangle;
```

```
⟨variable declaration⟩
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                              architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                              begin
end entity \langle \textit{entityId} \rangle;
                                                                                              end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                              package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                               end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                              procedure \langle procId \rangle (\langle paraList \rangle) is
                                                                                                 \langle variable\ declaration \rangle
end configuration \langle configId \rangle;
                                                                                               end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                               \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
                                                                                                 ⟨variable declaration⟩
begin
                                                                                              begin
end block \langle bLabel \rangle;
                                                                                               end process \langle pLabel \rangle;
```

```
\langle signal\ declaration \rangle
```

```
entity \langle entityId \rangle is
                                                                                       architecture \langle archId \rangle of \langle entityId \rangle is
  ⟨signal declaration⟩
                                                                                          ⟨signal declaration⟩
begin
                                                                                       begin
end entity \langle \textit{entityId} \rangle;
                                                                                       end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                       package body \langle packageId \rangle is
  ⟨signal declaration⟩
end package \(\langle package Id \rangle ;\)
                                                                                        end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                       procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                        begin
                                                                                       end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                        \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
  ⟨signal declaration⟩
begin
                                                                                       begin
end block \langle bLabel \rangle;
                                                                                        end process \langle pLabel \rangle;
```

```
⟨file declaration⟩
```

```
entity \langle entityId \rangle is
                                                                                    architecture \langle archId \rangle of \langle entityId \rangle is
  ⟨file declaration⟩
                                                                                      ⟨file declaration⟩
begin
                                                                                   begin
end entity \langle \textit{entityId} \rangle;
                                                                                    end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                    package body \langle packageId \rangle is
  ⟨file declaration⟩
                                                                                      ⟨file declaration⟩
end package \(\langle package Id \rangle ;\)
                                                                                    end package body \(\langle package Id \rangle ;\)
                                                                                    procedure \langle procId \rangle (\langle paraList \rangle) is
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                      ⟨file declaration⟩
end configuration \langle configId \rangle;
                                                                                    begin
                                                                                    end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                    \langle pLabel \rangle: process (\langle sigList \rangle) is
  ⟨file declaration⟩
                                                                                      ⟨file declaration⟩
begin
                                                                                    begin
end block \langle bLabel \rangle;
                                                                                    end process \langle pLabel \rangle;
```

## ⟨subprogram declaration⟩

```
entity \langle entityId \rangle is
                                                                                 architecture \langle archId \rangle of \langle entityId \rangle is
  ⟨subprogram declaration⟩
                                                                                   ⟨subprogram declaration⟩
begin
                                                                                 begin
end entity \langle entityId \rangle;
                                                                                 end architecture \( \lambda archId \rangle ; \)
                                                                                 package body \langle packageId \rangle is
package \langle packageId \rangle is
  ⟨subprogram declaration⟩
                                                                                   ⟨subprogram declaration⟩
end package \langle packageId \rangle;
                                                                                 end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                 procedure \( \langle procId \rangle \) (\( \langle paraList \rangle \)) is
                                                                                   ⟨subprogram declaration⟩
end configuration \langle configId \rangle;
                                                                                 end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                  \langle pLabel \rangle: process (\langle sigList \rangle) is
  ⟨subprogram declaration⟩
                                                                                   ⟨subprogram declaration⟩
begin
                                                                                 begin
end block \langle bLabel \rangle;
                                                                                 end process \( \( pLabel \) ;
```

⟨subprogram body⟩

```
function \langle functionId\rangle [\langle parameter declaration\rangle] return \langle typeId\rangle is
   [\langle local declarations \rangle]
begin
   ⟨sequential statements⟩
                                                                             mit return \(\langle typeId \ expr \rangle
end [function] [\langle functionId\rangle];
⟨parameter declaration⟩ ::=
   ( [\langle class \rangle] \langle formal \ list \rangle : [in] \langle typeId \rangle [ := \langle expression \rangle] \{ ; [\langle class \rangle] \langle formal \ list \rangle : [in] \langle typeId \rangle [ := \langle expression \rangle] \} )
⟨class⟩ ::= constant|signal|file
                                                                                                              Okjektklasse
procedure \langle procedureId \rangle [\langle parameter declaration \rangle] is
 [\langle local declarations \rangle]
  ⟨sequential statements⟩
end [procedure] [\langle procedureId\rangle];
⟨parameter declaration⟩ ::=
   ( [\langle class \rangle] \langle formal \ list \rangle : [\langle mode \rangle] \langle typeId \rangle [:= \langle expression \rangle] {;
       [\langle class \rangle] \langle formal \ list \rangle : [\langle mode \rangle] \langle typeId \rangle [:= \langle expression \rangle] \}
⟨class⟩ ::= constant|signal|variable|file
                                                                                                              Okjektklasse
⟨mode⟩ ::= in|out|inout
                                                                                                       Wirkungsrichtung
```

```
entity \langle entityId \rangle is
                                                                                     architecture \langle archId \rangle of \langle entityId \rangle is
  \langle subprogram \ body \rangle
                                                                                       ⟨subprogram body⟩
begin
                                                                                    begin
end entity \langle entityId \rangle;
                                                                                     end architecture \( \lambda archId \rangle ; \)
                                                                                     package body \langle packageId \rangle is
package \langle packageId \rangle is
                                                                                       ⟨subprogram body⟩
                                                                                     end package body \langle packageId \rangle;
end package \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                     procedure \langle procId\rangle (\langle paraList\rangle) is
                                                                                       ⟨subprogram body⟩
end configuration \langle configId \rangle;
                                                                                     begin
                                                                                     end procedure \( \lambda procId \rangle ;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                     \langle pLabel \rangle: process (\langle sigList \rangle) is
  ⟨subprogram body⟩
                                                                                       ⟨subprogram body⟩
begin
                                                                                     begin
end block \langle bLabel \rangle;
                                                                                     end process \( \( pLabel \) ;
```

```
⟨attribute declaration⟩
```

```
\overline{\mathtt{attribute}}\ \langle \mathtt{attribute}Id \rangle\ :\ \langle \mathtt{type}Id \rangle;
```

```
entity \langle entityId \rangle is
                                                                                    architecture \langle archId \rangle of \langle entityId \rangle is
  ⟨attribute declaration⟩
                                                                                       ⟨attribute declaration⟩
begin
                                                                                    begin
end entity \langle \textit{entityId} \rangle;
                                                                                    end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                    package body \langle packageId \rangle is
  ⟨attribute declaration⟩
end package \(\langle package Id \rangle;\)
                                                                                    end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                    procedure \langle procId \rangle (\langle paraList \rangle) is
                                                                                       ⟨attribute declaration⟩
end configuration \langle configId \rangle;
                                                                                    begin
                                                                                    end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                     \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
  (attribute declaration)
                                                                                       ⟨attribute declaration⟩
begin
                                                                                    begin
end block \langle bLabel \rangle;
                                                                                    end process \langle pLabel \rangle;
```

```
\frac{\langle \text{attribute specification} \rangle}{\text{attribute } \langle \text{attributeId} \rangle \text{ of } \langle \text{object list} \rangle : \langle \text{object class} \rangle \text{ is } \langle \text{expression} \rangle;
```

```
entity \langle entityId \rangle is
                                                                               architecture \langle archId \rangle of \langle entityId \rangle is
 ⟨attribute specification⟩
                                                                                 ⟨attribute specification⟩
begin
                                                                              begin
end entity \langle \textit{entityId} \rangle;
                                                                               end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                               package body \langle packageId \rangle is
  ⟨attribute specification⟩
                                                                                 ⟨attribute specification⟩
end package \langle packageId \rangle;
                                                                               end package body (packageId);
                                                                               procedure \langle procId \rangle (\langle paraList \rangle) is
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                 ⟨attribute specification⟩
end configuration \langle configId \rangle;
                                                                               begin
                                                                               end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                               \langle pLabel \rangle: process (\langle sigList \rangle) is
  ⟨attribute specification⟩
                                                                                 ⟨attribute specification⟩
begin
                                                                               begin
end block \langle bLabel \rangle;
                                                                               end process \langle pLabel \rangle;
```

#### ⟨component declaration⟩

```
entity \langle entityId \rangle is
                                                                                     architecture \langle archId \rangle of \langle entityId \rangle is
                                                                                       ⟨component declaration⟩
begin
                                                                                     begin
end entity \langle entityId \rangle;
                                                                                     end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                     package body \langle packageId \rangle is
  ⟨component declaration⟩
end package \langle packageId \rangle;
                                                                                     end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                     procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                     begin
                                                                                     end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                     \langle pLabel \rangle: process (\langle sigList \rangle) is
  (component declaration)
begin
                                                                                     begin
end block \langle bLabel \rangle;
                                                                                     end process \( \( pLabel \) ;
```

⟨component specification⟩

```
for \langle instance\rangle: \langle componentId\rangle
                                      [\langle libraryId \rangle.] \langle entityId \rangle [(\langle archId \rangle)]
      use entity
      use configuration [\langle libraryId \rangle.]\langle configId \rangle
              [\langle generic map \rangle] [\langle port map \rangle];
 for \( architectureId \)
      { \( \component \) configuration \\ \}
   end for;
end for;
\langle instance \rangle ::= \langle label \rangle \{, \langle label \rangle \} \mid others \mid all
⟨generic map⟩ ::=
   generic map (\lceil \langle formal \ generic \rangle => \rceil \langle expresssion \rangle | open \{ ; \}
                          [\langle formal \ generic \rangle =>] \langle expresssion \rangle | open \}
(port map)
        port map ([ \langle formal port \rangle
                                                         => | \langle signalId \rangle | open \{ ;
                          [\langle formal port \rangle
                                                        => | \langle signalId \rangle | open \rangle )
```

```
entity \langle entityId \rangle is
                                                                                      architecture \langle archId \rangle of \langle entityId \rangle is
                                                                                        ⟨configuration specification⟩
begin
                                                                                      begin
end entity \langle entityId \rangle;
                                                                                      end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                      package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                      end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                      procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                      begin
                                                                                      end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                      \langle pLabel \rangle: process (\langle sigList \rangle) is
  ⟨configuration specification⟩
begin
                                                                                      begin
end block \langle bLabel \rangle;
                                                                                      end process \( \( pLabel \) ;
```

```
\langle library\ clause \rangle
```

```
\frac{}{\mathbf{library} \ \langle \ library Id \rangle \{ \ , \ \langle \ library Id \rangle \};}
```

```
⟨library clause⟩
                                                                                       ⟨library clause⟩
entity \langle entityId \rangle is
                                                                                       architecture \(\lambda archId\rangle\) of \(\lambda entityId\rangle\) is
begin
                                                                                      begin
end entity \langle entityId \rangle;
                                                                                      end architecture \( \lambda archId \rangle ; \)
⟨library clause⟩
                                                                                       ⟨library clause⟩
package \langle packageId \rangle is
                                                                                      package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                       end package body \langle packageId \rangle;
                                                                                      procedure \langle procId \rangle (\langle paraList \rangle) is
⟨library clause⟩
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                       begin
end configuration \langle configId \rangle;
                                                                                       end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                       \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                       begin
end block \langle bLabel \rangle;
                                                                                       end process \langle pLabel \rangle;
```

```
⟨use clause⟩
```

```
⟨use clause⟩
                                                                                  ⟨use clause⟩
                                                                                  architecture \( \archId \rangle \) of \( \left( entityId \rangle \) is
entity \langle entityId \rangle is
  ⟨use clause⟩
                                                                                     (use clause)
begin
                                                                                  begin
end entity \langle entityId \rangle;
                                                                                  end architecture \( \lambda archId \rangle ; \)
⟨use clause⟩
                                                                                  ⟨use clause⟩
package \overline{\langle packageId \rangle} is
                                                                                  package body  packageId is
  ⟨use clause⟩
                                                                                    ⟨use clause⟩
end package \(\langle package Id \rangle ;\)
                                                                                  end package body \langle packageId \rangle;
                                                                                  procedure \langle procId \rangle (\langle paraList \rangle) is
⟨use clause⟩
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                    ⟨use clause⟩
  ⟨use clause⟩
                                                                                  begin
end configuration \( \configId \);
                                                                                  end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                  \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
  ⟨use clause⟩
                                                                                    ⟨use clause⟩
begin
                                                                                  begin
end block \langle bLabel \rangle;
                                                                                  end process \langle pLabel \rangle;
```

# A.4. sequenzielle Anweisungen

 $\langle wait \ statement \rangle$ 

```
\begin{array}{ll} \hline [\langle label \rangle :] & \textbf{wait} \\ [\textbf{on} & \langle signal0bj \rangle \{, \langle signal0bj \rangle \}] \\ [\textbf{until} & \langle condition \rangle] \\ [\textbf{for} & \langle time \ expression \rangle]; \end{array}
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                           architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                          begin
end entity \langle \textit{entityId} \rangle;
                                                                                           end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                           package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                           end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                           procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                           begin
                                                                                             ⟨wait statement⟩
                                                                                           end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                           \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                           begin
                                                                                             ⟨wait statement⟩
end block \langle bLabel \rangle;
                                                                                           end process  pLabel;
```

```
⟨assertion statement⟩
```

```
[⟨label⟩:] assert ⟨condition⟩
[report ⟨string expression⟩]
[severity failure|error|warning|note];
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                          architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                          begin
end entity \langle \textit{entityId} \rangle;
                                                                                          end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                          package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                          end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                          procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                          begin
                                                                                            ⟨assertion statement⟩
                                                                                          end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                          \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                          begin
                                                                                            ⟨assertion statement⟩
end block \langle bLabel \rangle;
                                                                                          end process  pLabel;
```

```
⟨report statement⟩
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                              architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                              begin
end entity \langle \textit{entityId} \rangle;
                                                                                              end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                              package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                               end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                              procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                               begin
                                                                                                 ⟨report statement⟩
                                                                                               end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                               \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                              begin
                                                                                                 \langle report statement \rangle
end block \langle bLabel \rangle;
                                                                                               end process \langle pLabel \rangle;
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                              architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                              begin
end entity \langle \textit{entityId} \rangle;
                                                                                              end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                              package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                               end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                              procedure \langle \mathit{procId} \rangle (\langle \mathit{paraList} \rangle) is
end configuration \langle configId \rangle;
                                                                                               begin
                                                                                                 ⟨signal assignment⟩
                                                                                               end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                               \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                              begin
                                                                                                 ⟨signal assignment⟩
end block \langle bLabel \rangle;
                                                                                               end process \langle pLabel \rangle;
```

```
⟨variable assignment⟩
```

```
[\langle label \rangle:] \langle variableObj \rangle := \langle expression \rangle;
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                           architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                          begin
end entity \langle \textit{entityId} \rangle;
                                                                                           end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                          package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                           end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                           procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                           begin
                                                                                             ⟨variable assignment⟩
                                                                                           end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                           \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                           begin
                                                                                             ⟨variable assignment⟩
end block \langle bLabel \rangle;
                                                                                           end process  pLabel;
```

```
⟨procedure call⟩
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                              architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                             begin
end entity \langle \textit{entityId} \rangle;
                                                                                              end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                             package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                              end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                              procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                              begin
                                                                                                ⟨procedure call⟩
                                                                                              end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                              \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                              begin
                                                                                                ⟨procedure call⟩
end block \langle bLabel \rangle;
                                                                                              end process \( \lambda pLabel \rangle ;
```

```
⟨if statement⟩
```

```
[⟨label⟩:] if ⟨condition⟩ then
⟨sequential statements⟩
{elsif ⟨condition⟩ then
⟨sequential statements⟩}
[else
⟨sequential statements⟩]
end if [⟨label⟩];
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                             architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                            begin
end entity \langle \textit{entityId} \rangle;
                                                                                             end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                             package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                             end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                             procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                             begin
                                                                                               ⟨if statement⟩
                                                                                             end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                             \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                             begin
                                                                                               ⟨if statement⟩
end block \langle bLabel \rangle;
                                                                                             end process \langle pLabel \rangle;
```

```
⟨case statement⟩
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                       architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                       begin
end entity \( \langle entity Id \rangle ;
                                                                                       end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                       package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                       end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                       procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                       begin
                                                                                         ⟨case statement⟩
                                                                                       end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                        \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                       begin
                                                                                         ⟨case statement⟩
                                                                                       end process pLabel;
end block \langle bLabel \rangle;
```

# ⟨loop statement⟩

```
entity \langle \mathit{entityId} \rangle is
                                                                                          architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                         begin
end entity \langle entityId \rangle;
                                                                                          end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                          package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                          end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                          procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                          begin
                                                                                            ⟨loop statement⟩
                                                                                          end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                          \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                          begin
                                                                                            ⟨loop statement⟩
end block \langle bLabel \rangle;
                                                                                          end process  pLabel;
```

```
\frac{\langle next \ statement \rangle}{[\langle label \rangle:] \ next \ [\langle loop \ label \rangle] \ [when \ \langle condition \rangle];}
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                               architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                               begin
end entity \langle \textit{entityId} \rangle;
                                                                                               end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                               package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                                end package body \langle packageId \rangle;
configuration \langle \mathit{configId} \rangle of \langle \mathit{entityId} \rangle is
                                                                                               procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                                begin
                                                                                                  ⟨next statement⟩
                                                                                                end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                                \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                               begin
                                                                                                  ⟨next statement⟩
end block \langle bLabel \rangle;
                                                                                                end process \( \lambda pLabel \rangle ;
```

```
⟨exit statement⟩
```

```
[\langle label \rangle:] exit [\langle loop\ label \rangle] [when \langle condition \rangle];
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                               architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                               begin
end entity \langle \textit{entityId} \rangle;
                                                                                               end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                               package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                               end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                               procedure \langle \mathit{procId} \rangle (\langle \mathit{paraList} \rangle) is
end configuration \langle configId \rangle;
                                                                                                begin
                                                                                                  ⟨exit statement⟩
                                                                                                end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                                \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                               begin
                                                                                                  ⟨exit statement⟩
end block \langle bLabel \rangle;
                                                                                                end process \( \lambda pLabel \rangle ;
```

```
⟨null statement⟩
```

```
[\langle label \rangle:] null;
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                                 architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                                 begin
end entity \langle \textit{entityId} \rangle;
                                                                                                 end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                                 package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                                 end package body \langle packageId \rangle;
configuration \langle \mathit{configId} \rangle of \langle \mathit{entityId} \rangle is
                                                                                                 procedure \langle \mathit{procId} \rangle (\langle \mathit{paraList} \rangle) is
end configuration \langle configId \rangle;
                                                                                                 begin
                                                                                                    ⟨null statement⟩
                                                                                                 end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                                 \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                                 begin
                                                                                                   ⟨null statement⟩
end block \langle bLabel \rangle;
                                                                                                 end process \( \lambda pLabel \rangle ;
```

```
⟨return statement⟩
```

```
[\langle label \rangle:] return [\langle expression \rangle];
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                                  architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                                  begin
end entity \langle \textit{entityId} \rangle;
                                                                                                  end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                                  package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                                  end package body \langle packageId \rangle;
configuration \langle \mathit{configId} \rangle of \langle \mathit{entityId} \rangle is
                                                                                                  procedure \langle \mathit{procId} \rangle (\langle \mathit{paraList} \rangle) is
end configuration \langle configId \rangle;
                                                                                                  begin
                                                                                                     ⟨return statement⟩
                                                                                                  end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                                  \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                                  begin
end block \langle bLabel \rangle;
                                                                                                  end process \langle pLabel \rangle;
```

# A.5. konkurrente Anweisungen

```
 \begin{array}{c|c} \langle process \; statement \rangle \\ \hline \\ [\langle label \rangle :] \; process \; [(\langle sensitivity \; list \rangle)] \; [is] \\ [\langle local \; declarations \rangle] \\ \hline begin \\ \langle sequential \; statements \rangle \\ \hline end \; process \; [\langle label \rangle]; \\ \langle local \; declarations \rangle \; ::= \\ \{ type & \langle \dots \rangle \; \} \; | \; \{ subtype & \langle \dots \rangle \; \} \; | \\ \{ file & \langle \dots \rangle \; \} \; | \; \{ alias & \langle \dots \rangle \; \} \; | \\ \{ function & \langle \dots \rangle \; \} \; | \; \{ procedure & \langle \dots \rangle \; \} \; | \\ \{ constant & \langle \dots \rangle \; \} \; | \; \{ variable & \langle \dots \rangle \; \} \; | \\ \{ variable & \langle \dots \rangle \; \} \; | \end{array}
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                       architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                      begin
 ⟨process statement⟩
                                                                                         ⟨process statement⟩
end entity \langle entityId \rangle;
                                                                                       end architecture \( \lambda archId \rangle ; \)
package \langle packageId \rangle is
                                                                                       package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                       end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                       procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                       begin
                                                                                       end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                       \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                       begin
  ⟨process statement⟩
                                                                                       end process \langle pLabel \rangle;
end block \langle bLabel \rangle;
```

```
⟨procedure call⟩
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                            architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                           begin
  ⟨procedure call⟩
                                                                                              ⟨procedure call⟩
end entity \langle \textit{entityId} \rangle;
                                                                                            end architecture \langle \mathit{archId} \rangle;
package \langle packageId \rangle is
                                                                                           package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                            end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                           procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                            begin
                                                                                            end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                            \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                            begin
  ⟨procedure call⟩
end block \langle bLabel \rangle;
                                                                                            end process \langle pLabel \rangle;
```

```
⟨assertion statement⟩
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                         architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                         begin
  ⟨assertion statement⟩
                                                                                           ⟨assertion statement⟩
end entity \langle entityId \rangle;
                                                                                         end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                         package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                         end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                         procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                         begin
                                                                                         end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                         \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                         begin
  ⟨assertion statement⟩
end block \langle bLabel \rangle;
                                                                                         end process \langle pLabel \rangle;
```

## ⟨signal assignment⟩

```
[\langle label \rangle:] \langle signal0bj \rangle \leftarrow [\langle delay mode \rangle] \langle wave expression \rangle;
[\langle label \rangle: ] \langle signalObj \rangle \leftarrow [\langle delay mode \rangle]
                {\langle wave expression \rangle when \langle condition \rangle else \}
                  ⟨wave expression⟩ [when ⟨condition⟩];
[\langle label \rangle:] with \langle expression \rangle select
      \langle signalObj \rangle \leftarrow [\langle delay mode \rangle] \langle wave expression \rangle  when \langle choices \rangle \{ ,
                                                        \( wave expression \) \( \text{when } \langle \( \text{choices} \rangle \right) \);
\ldots \langle signalObj \rangle \leftarrow guarded [\langle delay mode \rangle] \langle wave expression \rangle \ldots
\langle choices \rangle ::= \langle value \rangle
                                                                                                        genau ein Wert
                       ⟨value⟩ {| ⟨value⟩}
                                                                                                        Aufzählung
                       (value) to (value)
                                                                                                        Wertebereich
                       others
                                                                                                        alle übrigen
⟨delay mode⟩
                            ::= transport | [reject \langle time expression \rangle ] inertial
⟨wave expression⟩ ::= ⟨expression⟩
                                                        [ after \langle time expression \rangle ] {,
                                                        [ after \langle time expression \rangle ]
                                   ⟨expression⟩
```

```
entity \langle entityId \rangle is
                                                                                      architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                      begin
                                                                                        ⟨signal assignment⟩
end entity \langle entityId \rangle;
                                                                                      end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                      package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                      end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                      procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                      begin
                                                                                      end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                      \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                      begin
 ⟨signal assignment⟩
end block \langle bLabel \rangle;
                                                                                      end process \( \( pLabel \) ;
```

⟨block statement⟩

```
\langle label \rangle: block [(\langle guard\ expression \rangle)] [is]
   [\langle generic \ declaration 
angle \ [\langle generic \ map 
angle;]]
    ⟨port declaration⟩
                                    [\langle port map \rangle;
   [{local declarations}]
begin
  ⟨statements⟩
end block \lceil \langle label \rangle \rceil;
⟨generic declaration⟩ ::=
                                                                                                Parameter
  generic ( \langle generic\ list \rangle : \langle typeId \rangle [:= \langle expression \rangle] {;
                 \langle generic\ list \rangle : \langle typeId \rangle [:= \langle expression \rangle]} );
⟨port declaration⟩
                                                                                      Ein- und Ausgänge
      \langle mode \rangle ::= in | out | inout | buffer
                                                                                               "Richtung"
⟨generic map⟩ ::=
  generic map ([\langle formal \ generic \rangle =>] \langle expresssion \rangle | open { ;
                      [\langle formal \ generic \rangle =>] \langle expresssion \rangle | open \}
⟨port map⟩
                                               => | \langle signalId \rangle | open \{ ;
       port map ([\langle formal port \rangle]
                                               =>] \langle signalId \rangle | open \rangle )
                      [\langle formal port \rangle
```

```
entity \langle entityId \rangle is
                                                                                       architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                      begin
                                                                                        ⟨block statement⟩
end entity \langle entityId \rangle;
                                                                                       end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                      package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                       end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                       procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                       begin
                                                                                       end procedure \( \langle procId \rangle ;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                       \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                       begin
  ⟨block statement⟩
end block \langle bLabel \rangle;
                                                                                       end process \( \( pLabel \) ;
```

#### ⟨generate statement⟩

```
\begin{array}{lll} \langle \textit{label} \rangle \colon & \textbf{for} \ \langle \textit{rangeVar} \rangle & \textbf{in} \ \langle \textit{range} \rangle & \textbf{generate} \ | & \textbf{for-Schleife} \\ \langle \textit{label} \rangle \colon & \textbf{if} \ \langle \textit{expression} \rangle & \textbf{generate} \ | & \textbf{if-Bedingung} \\ & [\langle \textit{local declarations} \rangle & \textbf{begin} ] \\ & \langle \textit{statements} \rangle & \textbf{end generate} \ [\langle \textit{label} \rangle] \,; \end{array}
```

```
entity \langle \mathit{entityId} \rangle is
                                                                                           architecture \langle \mathit{archId} \rangle of \langle \mathit{entityId} \rangle is
begin
                                                                                          begin
                                                                                             ⟨generate statement⟩
end entity \langle entityId \rangle;
                                                                                           end architecture \langle archId \rangle;
package \langle packageId \rangle is
                                                                                           package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                           end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                           procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \langle configId \rangle;
                                                                                           begin
                                                                                           end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                           \langle \mathit{pLabel} \rangle: process (\langle \mathit{sigList} \rangle) is
begin
                                                                                           begin
  ⟨generate statement⟩
end block \langle bLabel \rangle;
                                                                                           end process \langle pLabel \rangle;
```

⟨component instantiation⟩

```
⟨label⟩: ⟨componentId⟩ [⟨generic map⟩] [⟨port map⟩];
                                                                                                      neu in VHDL'93
\langle label \rangle: [component]
                                       ⟨componentId⟩
                                        [\langle libraryId \rangle.] \langle entityId \rangle [(\langle archId \rangle)]
(label): entity
\langle label \rangle: configuration [\langle libraryId \rangle.] \langle configId \rangle
                                      [\langle generic map \rangle] [\langle port map \rangle];
⟨generic map⟩ ::=
  generic map ([\langle formal \ generic \rangle =>] \langle expresssion \rangle | open { ;
                        [\langle formal \ generic \rangle \Rightarrow ] \langle expresssion \rangle | open \})
⟨port map⟩
       port map (\lceil \langle formal port \rangle
                                                      => | \langle signalId \rangle | open \{ ;
                         [ \langle formal port \rangle
                                                      \Rightarrow \langle signalId \rangle | open \}
```

```
entity \langle entityId \rangle is
                                                                                     architecture \langle archId \rangle of \langle entityId \rangle is
begin
                                                                                     begin
                                                                                       ⟨component instantiation⟩
end entity \langle entityId \rangle;
                                                                                     end architecture \(\langle archId \rangle \;
package \langle packageId \rangle is
                                                                                     package body \langle packageId \rangle is
end package \langle packageId \rangle;
                                                                                     end package body \langle packageId \rangle;
configuration \langle configId \rangle of \langle entityId \rangle is
                                                                                     procedure \langle procId \rangle (\langle paraList \rangle) is
end configuration \( \configId \);
                                                                                     begin
                                                                                     end procedure \langle procId \rangle;
\langle bLabel \rangle: block (\langle sigList \rangle) is
                                                                                     \langle pLabel \rangle: process (\langle sigList \rangle) is
begin
                                                                                     begin
  ⟨component instantiation⟩
end block \langle bLabel \rangle;
                                                                                     end process \( \( pLabel \) ;
```

## A.6. Sprachstandard

### Operatoren

| Орегац                 |                                                                                      |                                                                    |                |                           |
|------------------------|--------------------------------------------------------------------------------------|--------------------------------------------------------------------|----------------|---------------------------|
| 1. logische Operatoren |                                                                                      | Тур-а                                                              | Typ-b          | Typ- $\langle op \rangle$ |
| and                    | $a \wedge b$                                                                         | bit bit_vector boolean                                             | = a            | = a                       |
| or                     | $a \lor b$                                                                           | bit bit_vector boolean                                             | = a            | = a                       |
| nand                   | $\overline{(a \wedge b)}$                                                            | bit bit_vector boolean                                             | = a            | = a                       |
| nor                    | $\overline{(a \lor b)}$                                                              | bit bit_vector boolean                                             | = a            | = a                       |
| xor                    | $\overline{(a \equiv b)}$                                                            | bit bit_vector boolean                                             | = a            | = a                       |
| xnor                   | $a \equiv b$                                                                         | bit bit_vector boolean                                             | = a            | = a                       |
|                        |                                                                                      |                                                                    |                |                           |
| 2. relati              | onale Operatoren                                                                     | Typ-a                                                              | Typ-b          | Typ- $\langle op \rangle$ |
| =                      | a = b                                                                                | beliebiger Typ                                                     | = a            | boolean                   |
| /=                     | $a \neq b$                                                                           | beliebiger Typ                                                     | = a            | boolean                   |
|                        | a < b                                                                                | skalarer Typ   1-dim. Array                                        | = a            | boolean                   |
| <=                     |                                                                                      | skalarer Typ   1-dim. Array                                        | = a            | boolean                   |
|                        | a > b                                                                                | skalarer Typ   1-dim. Array                                        | = a            | boolean                   |
| >=                     | $a \ge b$                                                                            | skalarer Typ   1-dim. Array                                        | = a            | boolean                   |
| 2 0-1-1-               | handa Onarata                                                                        | True                                                               | True h         | T / a\                    |
|                        | bende Operatoren                                                                     | Typ-a                                                              | Typ-b          | Typ- $\langle op \rangle$ |
| sll<br>srl             | $(a_{n-1-b} \dots a_0, 0_{b\dots 1})$                                                | bit_vector   bit/bool-Array                                        |                | = a                       |
| sla                    | $(0_{1b}, a_{n-1} \dots a_b)$                                                        | <pre>bit_vector   bit/bool-Array bit_vector   bit/bool-Array</pre> |                | = a                       |
| sra                    | $(a_{n-1-b} \dots a_0, a_{0,b\dots 1})$<br>$(a_{n-1,1\dots b}, a_{n-1} \dots a_b)$   | bit_vector bit/bool-Array                                          |                | = a $= a$                 |
| rol                    | $(a_{n-1}, 1b, a_{n-1} \dots a_b)$<br>$(a_{n-1-b} \dots a_0, a_{n-1} \dots a_{n-b})$ | bit_vector   bit/bool-Array                                        |                | = a                       |
| ror                    | $(a_{h-1}a_0, a_{n-1}a_h)$                                                           | bit_vector   bit/bool-Array                                        |                | = a                       |
| - 0-                   | $(u_{b-1} \cdots u_0)u_{n-1} \cdots u_b)$                                            | sie_veetsi   sie, sooi illiuy                                      | inceger        |                           |
| 4. addit               | rive Operatoren                                                                      | Typ-a                                                              | Typ-b          | Typ- $\langle op \rangle$ |
| +                      | a+b                                                                                  | integer real phys.Typ                                              | = a            | = a                       |
| -                      | a - b                                                                                | integer real phys. Typ                                             | = a            | = a                       |
| &                      | $(a_n \ldots a_0, b_m \ldots b_0)$                                                   | skalarer Typ   1-dim. Array                                        | a-Skalar/Array | a-Array                   |
|                        |                                                                                      |                                                                    |                |                           |
| 5. vorze               | eichen Operatoren                                                                    | Typ-a                                                              | Typ-b          | Typ- $\langle op \rangle$ |
| +                      | +a                                                                                   | integer real phys.Typ                                              |                | = a                       |
| -                      | -a                                                                                   | integer real phys.Typ                                              |                | = a                       |
|                        |                                                                                      |                                                                    |                |                           |
| o. mult                | iplikative Operatoren $a * b$                                                        | Typ-a                                                              | Typ-b          | Typ- $\langle op \rangle$ |
| ,                      |                                                                                      | integer   real   phys. Typ                                         | = a            | = a                       |
| /<br>mod               | a/b<br>Modulus                                                                       | integer real phys.Typ<br>integer                                   | = a $= a$      | = a $= a$                 |
| rem                    | Teilerrest                                                                           | integer                                                            | = a            | = a                       |
| I CIII                 | Tenericat                                                                            | incegei                                                            | — u            | — u                       |
| 7. sonstige Operatoren |                                                                                      | Typ-a                                                              | Тур- <i>b</i>  | Typ- $\langle op \rangle$ |
| **                     | $a^b$                                                                                | integer real                                                       | integer        | = a                       |
| abs                    | a                                                                                    | integer   real   phys. Typ                                         | 3              | = a                       |
| not                    | $\neg a$                                                                             | bit bit_vector boolean                                             |                | = a                       |
|                        |                                                                                      |                                                                    |                |                           |

### Unterprogramme

```
 \begin{array}{c|c} (\langle integer \rangle \, | \, \langle real \rangle) \\ (\langle integer \rangle \, | \, \langle real \rangle) \end{array} 
integer
                                                                                                                                   :integer
       real
                                                                                                                                   :real
generell, für "ähnliche" Typen
\langle typeId \rangle
                             (\langle relatedType \rangle)
                                                                                                                                   : \langle typeId \rangle
endfile
                             (\langle file0bj \rangle)
                                                                                                                                   :boolean
                             (\langle file0bj \rangle, \langle vhd10bj \rangle);
read
                            (\langle fileObj \rangle, \langle vhdlObj \rangle);
write
                                                                                                                                                                 VHDL'93
file_close (\langle file0bj \rangle);
                            ([\langle status \rangle, ] \langle fileObj \rangle, \langle file string \rangle [, \langle mode \rangle]);
(\langle fileObj \rangle, \langle arrayObj \rangle, \langle length \rangle);
file_open
read
```

### A.7. std\_logic\_1164

#### Benutzung

```
library ieee;
use ieee.std_logic_1164.all;
```

### Typen / Unterprogramme

```
is ('U', 'X', '0', '1', 'Z', 'W', 'L', 'H', '-');
type std_ulogic
type std_ulogic_vector is array (natural range <>) of std_ulogic;
type std_logic_vector is array (natural range <>) of std_logic;
subtype std_logic
                                is resolved std_ulogic;
subtype x01
                                is resolved std_ulogic range 'X' to '1';
subtype x01z
                                is resolved std_ulogic range 'X' to 'Z';
                               is resolved std_ulogic range 'U' to '1';
subtype ux01
                               is resolved std_ulogic range 'U' to 'Z';
subtype ux01z
to_bit
                         (\langle std\_ulogic \rangle [, \langle xMap \rangle])
                                                                            :bit
to_bitvector
                         (\langle std_{-}(u) logic_{-}vector \rangle [, \langle xMap \rangle])
                                                                            :bit_vector
to_stdulogic
                         (\langle bit \rangle)
                                                                            :std_ulogic
to_stdlogicvector (\langle bit_vector \rangle | \langle std_ulogic_vector \rangle)
                                                                            :std_logic_vector
to_stdulogicvector(\langle bit_vector \rangle | \langle std_logic_vector \rangle)
                                                                             :std_ulogic_vector
                 (\langle std_{-}(u)logic \rangle | \langle std_{-}(u)logic_{-}vector \rangle)
to_x01
                                                                             :x01
                 (\langle bit \rangle | \langle bit\_vector \rangle)
                                                                             :x01
                 (\langle std_{-}(u)logic \rangle | \langle std_{-}(u)logic_{-}vector \rangle)
                                                                             :x01z
to_x01z
                 (\langle bit \rangle | \langle bit\_vector \rangle)
                                                                             :x01z
to_ux01
                 (\langle std_{u}) logic \rangle | \langle std_{u}) logic_{vector} \rangle
                                                                             :ux01
                 (\langle bit \rangle | \langle bit\_vector \rangle)
                                                                             :ux01
                (\langle std_{u}) logic \rangle | \langle std_{u}) logic_{vector} \rangle)
is_x
                                                                            :boolean
rising_edge (\langle std_{-}(u) logic \rangle)
                                                                             :boolean
falling_edge(\langle std_{-}(u) logic \rangle)
                                                                             :boolean
```

#### Operatoren

| and or nand nor xor xnor | Typ-a std_(u)logic  | Typ-b = a | $Typ-\langle op \rangle = a$ |
|--------------------------|---------------------|-----------|------------------------------|
|                          | std_(u)logic_vector | = a       | = a                          |
| not                      | _"_                 |           | = a                          |

### A.8. numeric\_std / numeric\_bit

#### Benutzung

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
library ieee;
use ieee.numeric_bit.all;
Package: numeric_bit
```

#### Typen / Unterprogramme

```
type unsigned
                                       is array (natural range <>) of std_logic |
                                                                                                                  bit;
                                       is array (natural range <>) of std_logic | bit;
type signed
to_integer (\langle signed \rangle)
                                                                                              :integer
to_integer (\langle unsigned \rangle)
                                                                                              :natural
                                                                                              :signed
to_signed (\langle integer \rangle, \langle size \rangle)
to_unsigned (\langle natural \rangle, \langle size \rangle)
                                                                                              :unsigned
resize
                    (\langle signed \rangle, \langle size \rangle)
                                                                                              :signed
                    (\langle unsigned \rangle, \langle size \rangle)
resize
                                                                                              :unsigned
                                                                                               Package: numeric_std
                    \begin{array}{l} (\langle \operatorname{signed} \rangle \ [\,,\ \langle \operatorname{xMap} \rangle\,]\,) \\ (\langle \operatorname{unsigned} \rangle \,[\,,\ \langle \operatorname{xMap} \rangle\,]\,) \end{array}
to_01
                                                                                              :signed
to_01
                                                                                              :unsigned
std_match
                    (\langle unsigned \rangle, \langle unsigned \rangle)
                                                                                              :boolean
                    (\langle signed \rangle, \langle signed \rangle)
std_match
                                                                                              :boolean
std_match
                  (\langle std_{-}(u)logic \rangle,
                                                               ⟨ . . . ⟩ )
                                                                                              :boolean
std_match
                    (\langle std_{u}) logic_{vector} \rangle, \langle ... \rangle)
                                                                                              :boolean
                                                                                               Package: numeric_bit
rising_edge (\langle bit \rangle)
                                                                                              :boolean
falling_edge(\langle bit \rangle)
                                                                                              :boolean
```

### Operatoren

| and or nand nor xor xnor                                                   | Typ-a<br>signed unsigned           | $ Typ-b \\ = a $     | $Typ-\langle op \rangle = a$ |
|----------------------------------------------------------------------------|------------------------------------|----------------------|------------------------------|
| = /= < <= > >=                                                             | signed integer<br>unsigned natural | <b>≡</b>             | boolean<br>boolean           |
| <pre>shift_left shift_right rotate_left rotate_right sll srl rol ror</pre> | signed unsigned                    | integer              | =a                           |
| + -                                                                        | signed integer<br>unsigned natural | ≡<br>≡               | signed<br>unsigned           |
| -                                                                          | signed                             |                      | signed                       |
| * / mod rem                                                                | signed integer<br>unsigned natural | <b>≡</b><br><b>≡</b> | signed<br>unsigned           |
| abs<br>not                                                                 | signed<br>signed unsigned          |                      | signed<br>= a                |

### A.9. textio

#### Benutzung

```
use std.textio.all;
```

### Typen / Unterprogramme

```
type line is access string;
                                                                                                             Typen
type text is file of string;
file input : text open read_mode is "STD_INPUT";
                                                                                                           Dateien
file output : text open write_mode is "STD_OUTPUT";
               (\langle lineVar \rangle, \langle vhdlObj \rangle [, \langle status \rangle]);
               (\langle fileObj \rangle, \langle lineVar \rangle);
readline
write
               (\langle lineVar \rangle, \langle vhdlObj \rangle [, right|left, \langle width \rangle]);
write
               (\langle lineVar \rangle, \langle realObj \rangle [, right | left, \langle width \rangle, \langle digits \rangle]); |
              (\langle lineVar \rangle, \langle timeObj \rangle [, right|left, \langle width \rangle, \langle unit \rangle]);
write
writeline (\langle file0bj \rangle, \langle lineVar \rangle);
endfile
               (\langle file0bj \rangle)
                                                  : boolean
```

### A.10. std\_logic\_textio

### Benutzung

```
library ieee;
use std.textio.all;
use ieee.std_logic_1164.all;
use ieee.std_logic_textio.all;
```

#### Typen / Unterprogramme

```
(\langle lineVar \rangle,
                                                                                                                        binär
 read
                                         \langle vhdl0bj \rangle [, \langle status \rangle]);
                   (\langle lineVar \rangle,
hread
                                         \langle vhdl0bj \rangle [, \langle status \rangle]);
                                                                                                                        hexadezimal
                                         \langle vhdl0bj \rangle [, \langle status \rangle]);
oread
                  (\langle lineVar \rangle,
                                                                                                                        oktal
 write
                  (\langle lineVar \rangle, \langle vhdlObj \rangle [, right|left, \langle width \rangle]);
hwrite
                  (\langle lineVar \rangle, \langle vhdlObj \rangle [, right|left, \langle width \rangle]);
owrite
                  (\langle lineVar \rangle, \langle vhdlObj \rangle [, right | left, \langle width \rangle]);
```

### A.11. Attribute

#### zu Typen / Objekten

```
Wertermittlung
⟨type⟩'succ
                        (\langle typeExpr \rangle)
                                                        :⟨value⟩
                                                                            -Wert nach
                                                                                                  ⟨typeExpr⟩
                                                                            - -''- vor
⟨type⟩'pred
                       (\langle typeExpr \rangle)
                                                        :⟨value⟩
                                                                                                  ⟨typeExpr⟩
                                                                            - -"- links von \(\langle typeExpr\rangle\)
⟨type⟩'leftof (⟨typeExpr⟩)
                                                        :⟨value⟩
                                                                            - -"− rechts von ⟨typeExpr⟩
⟨type⟩'rightof(⟨typeExpr⟩)
                                                        :⟨value⟩
Ordnung
\langle type \rangle'pos
                        (⟨typeExpr⟩)
                                                        : (integer)
                                                                            -Position von \(\langle typeExpr \rangle \)
⟨type⟩'val
                        (\langle position \rangle)
                                                        :⟨integer⟩
                                                                            -Wert von \(\langle position \rangle \)
Ein- und Ausgabe
                                                        : (string)
⟨type⟩'image (⟨typeExpr⟩)
                                                                            -Text \(\text{typeExpr}\)
\langle type \rangle'value (\langle string \rangle)
                                                        :⟨value⟩
                                                                            -Wert zu \langle string \rangle
übergeordnete Typen – als Argument weiterer Attribute
⟨type⟩'base⟨'attribute⟩
                                                        : \langle baseType \rangle -Basistyp zu \langle type \rangle
Bereichsgrenzen
⟨type/obj⟩'left
                             [(\langle n \rangle)]
                                                       : (index)
                                                                            -linke Grenze \langle n \rangle
\langle type/obj \rangle right \lceil (\langle n \rangle) \rceil
                                                       : (index)
                                                                            -rechte Grenze \langle n \rangle
\langle type/obj
angle 'high
                             [(\langle n \rangle)]
                                                       : (index)
                                                                            -obere Grenze \langle n \rangle
⟨type/obj⟩'low
                                                       :⟨index⟩
                                                                            -untere Grenze \langle n \rangle
                             [(\langle n \rangle)]
Array- und Typdefinition
\langle type/obj \rangle 'length [(\langle n \rangle)]
                                                       : (integer)
                                                                            -Anzahl der Elemente \langle n \rangle
                                                       :⟨boolean⟩
\langle type/obj \rangle 'ascending [(\langle n \rangle)]
                                                                            -aufsteigender Index \langle n \rangle
Bereiche
\langle type/obj \rangle range [(\langle n \rangle)]
                                                        :⟨range⟩
                                                                            -Indexbereich \langle n \rangle to downto
\langle type/obj \rangle 'reverse_range [(\langle n \rangle)] : \langle range \rangle
                                                                            -Indexbereich \langle n \rangle downto to
```

#### zu Signalen

```
aktueller Zeitpunkt, liefert Wert
⟨signal⟩'event
                                                         : (boolean) -Signaländerung
\langle signal \rangle 'active
                                                         : (boolean) -Signalaktivität
vorheriger Zeitpunkt, liefert Wert
⟨signal⟩'last_event
                                                         : <time>
                                                                         -Zeit seit letzter Signaländerung
                                                                               _''_
⟨signal⟩'last_active
                                                         :⟨time⟩
                                                                                           Signalaktivität
⟨signal⟩'last_value
                                                                         -Wert vor letzter Signaländerung
                                                         : (value)
abgeleitete Signale
\langle signal \rangle'delayed[(\langle timeExpr \rangle)]
                                                signal: <type>
                                                                         -Verzögerung (timeExpr)
\langle signal \rangle'stable [(\langle timeExpr \rangle)]
                                                signal:boolean
                                                                         -keine Änderung seit \(\langle timeExpr \rangle \)
\langle signal \rangle'quiet \lceil (\langle timeExpr \rangle) \rceil
                                                signal:boolean
                                                                         -keine Aktivität seit (timeExpr)
\langle signal \rangle 'transaction
                                                signal:bit
                                                                         -Wertewechsel bei Aktivität
```

## A.12. reservierte Bezeichner

### VHDL'93

| abs           | else     | label   | package   | then       |
|---------------|----------|---------|-----------|------------|
| access        | elsif    | library | port      | to         |
| after         | end      | linkage | postponed | transport  |
| alias         | entity   | literal | procedure | type       |
| all           | exit     | loop    | process   |            |
| and           |          |         | pure      | unaffected |
| architecture  | file     | map     |           | units      |
| array         | for      | mod     | range     | until      |
| assert        | function |         | record    | use        |
| attribute     |          | nand    | register  |            |
|               | generate | new     | reject    | variable   |
| begin         | generic  | next    | rem       |            |
| block         | group    | nor     | report    | wait       |
| body          | guarded  | not     | return    | when       |
| buffer        |          | null    | rol       | while      |
| bus           | if       |         | ror       | with       |
|               | impure   | of      |           |            |
| case          | in       | on      | select    | xnor       |
| component     | inertial | open    | severity  | xor        |
| configuration | inout    | or      | shared    |            |
| constant      | is       | others  | signal    |            |
|               |          | out     | sla       |            |
| disconnect    |          |         | sll       |            |
| downto        |          |         | sra       |            |
|               |          |         | srl       |            |
|               |          |         | subtype   |            |
|               |          |         |           |            |

### Literaturverzeichnis

- [AG00] James R. Armstrong, Gail F. Gray: *VHDL design representation and synthesis*. Second. Prentice-Hall, Inc.; Englewood Cliffs, NJ, 2000. ISBN 0-13-021670-4
- [AL08] Peter J. Ashenden, Jim Lewis: *VHDL-2008 just the new stuff.* Morgan Kaufmann Publishers Inc.; San Mateo, CA, 2008. ISBN 978–0–12–374249–0
- [Ash07] Peter J. Ashenden: Digital Design An Embedded Systems Approach using VHDL. Morgan Kaufmann Publishers Inc.; San Mateo, CA, 2007. ISBN 978–0–12–369528–4
- [Ash08] Peter J. Ashenden: *The Designer's Guide to VHDL*. Third. Morgan Kaufmann Publishers Inc.; San Mateo, CA, 2008. ISBN 978–0–12–088785–9
- [Bha99] Jayaram Bhasker: *A VHDL primer*. Third. Prentice-Hall, Inc.; Englewood Cliffs, NJ, 1999. ISBN 0-13-096575-8
- [Cha99] K. C. Chang: *Digital systems design with VHDL and synthesis An integrated approach.* IEEE Computer Society Press; Los Alamitos, CA, 1999. ISBN 0–7695–0023–4
- [Coh99] Ben Cohen: VHDL coding styles and methodologies. Second. Kluwer Academic Publishers; Boston, MA, 1999. ISBN 0-7923-8474-1
- [H<sup>+</sup>00] Ulrich Heinkel [u. a.]: *The VHDL Reference A Practical Guide to Computer-Aided Integrated Circuit Design including VHDL-AMS*. John Wiley & Sons; New York, NY, 2000. ISBN 0-471-89972-0
- [Jas16] Ricardo Jasinski: *Effective Coding with VHDL Principles and Best Practice*. The MIT Press; Cambridge, MA, 2016. ISBN 978–0262034227
- [LWS94] Gunther Lehmann, Bernhard Wunder, Manfred Selz: *Schaltungsdesign mit VHDL*. Franzis'-Verlag; Poing, 1994. ISBN 3–7723–6163–3
  - [ML93] Stanley Mazor, Patricia Langstraat: *A guide to VHDL*. Second. Kluwer Academic Publishers; Boston, MA, 1993. ISBN 0–7923–9387–2
  - [MR13] Paul Molitor, Jörg Ritter: *Kompaktkurs VHDL*. Oldenbourg; München, 2013. ISBN 978–3–486–71292–6
  - [Per98] Douglas L. Perry: VHDL. Third. McGraw-Hill; London, 1998. ISBN 0-07-049436-3
  - [PT97] David Pellerin, Douglas Taylor: VHDL Made Easy! Prentice-Hall, Inc.; Englewood Cliffs, NJ, 1997. ISBN 0-13-650763-8
  - [Yal01] Sudhakar Yalamanchili: *Introductionary VHDL From simulation to synthesis*. Prentice-Hall, Inc.; Englewood Cliffs, NJ, 2001. ISBN 0-13-080982-9

### **Standards**

- [IEEE 1076 87] Standard 1076; IEEE Standard VHDL Language Reference Manual. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 1987 ISBN 0-7381-4324-3
- [IEEE 1076 93] Standard 1076-1993; IEEE Standard VHDL Language Reference Manual. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 1993. ISBN 1–55937–376–8
- [IEEE 1076 02] Standard 1076-2002; IEEE Standard VHDL Language Reference Manual. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 2002. ISBN 0-7381-3247-0
- [IEC 61691-1-1 04] *IEC 61691-1-1 ed. 1.0 2004-10; IEEE Std 1076; Behavioural languages Part 1-1: VHDL language reference manual.* International Electrotechnical Commission; Genf, 2004. ISBN 2–8318–7691–5
- [IEEE 1076 08] Standard 1076-2008; IEEE Standard VHDL Language Reference Manual. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 2009. ISBN 978-0-7381-5801-3
- [IEC 61691-1-1 11] IEC 61691-1-1 ed. 2.0 2011-05; IEEE Std 1076; IEEE Behavioural languages Part 1-1: VHDL language reference manual. International Electrotechnical Commission; Genf, 2011. ISBN 978-0-7381-6605-6
- [IEEE 1076 19] Standard 1076-2019; IEEE Standard VHDL Language Reference Manual. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 2019. ISBN 978-1-5044-6135-1

- [IEC 61691-6 09] IEC 61691-6 ed. 1.0 2009-12; IEEE Std 1076.1; Behavioural languages Part 6: VHDL Analog and Mixed-Signal Extensions. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 2009. ISBN 978-0-7381-6283-6
- [IEEE 1076.1 17] Standard 1076.1-2017; IEEE Standard VHDL Analog and Mixed-Signal Extensions. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 2017. ISBN 978-1-5044-4267-1
- [IEEE 1076.2 96] *Standard 1076.2-1996; IEEE Standard VHDL Mathematical Packages*. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 1996. ISBN 0-7381-0988-6
- [IEC 61691-3-2 01] IEC 61691-3-2 ed. 1.0 2001-06; Behavioural languages Part 3-2: Mathematical operation in VHDL. International Electrotechnical Commission; Genf, 2001. ISBN 0–580–39086–1
- [IEEE 1076.3 97] *Standard 1076.3-1997; IEEE Standard VHDL Synthesis Packages*. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 1997. ISBN 1–5593–7923–5
- [IEC 61691-3-3 01] IEC 61691-3-3 ed. 1.0 2001-06; Behavioural languages Part 3-3: Synthesis in VHDL. International Electrotechnical Commission; Genf, 2001. ISBN 0-580-39087-X
- [IEEE 1076.4 01] Standard 1076.4-2000; IEEE Standard VITAL ASIC (Application Specific Integrated Circuit) Modeling Specification 2001. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 2001. ISBN 0-7381-2691-0
- [IEC 61691-5 04] IEC 61691-5 ed. 1.0 2004-10; IEEE Std 1076.4; Behavioural languages Part 5: VITAL ASIC (application specific integrated circuit) modeling specification. International Electrotechnical Commission; Genf, 2004. ISBN 2–8318–7684–2
- [IEEE 1076.6 99] Standard 1076.6-1999; IEEE Standard for VHDL Register Transfer Level (RTL) Synthesis. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 1999. ISBN 0-7381-1819-2
- [IEC 62050 04] IEC 62050 ed. 1.0 2005-07; IEEE 1076.6; IEEE Standard for VHDL Register Transfer Level (RTL) synthesis. International Electrotechnical Commission; Genf, 2004. ISBN 0–7381–4065–1
- [IEEE 1164 93] Standard 1164-1993; IEEE Standard Multivalue Logic System for VHDL Model Interoperability. Institute of Electrical and Electronics Engineers, Inc.; New York, NY, 1993. ISBN 1–55937–299–0 (withdrawn)
- [IEC 61691-2 01] IEC 61691-2 ed. 1.0 2001-06; Behavioural languages Part 2: VHDL multilogic system for model interoperability. International Electrotechnical Commission; Genf, 2001. ISBN 0-580-39266-X

## **WWW-Links**

Die folgende Liste beinhaltet einige VHDL-relevante Internet-Adressen und kann als Ausgangspunkt für die eigene Suche dienen. Stand: April 2020

| Hamburg VHDL-Server                     | https://tams.informatik.uni-hamburg.de/vhdl      |
|-----------------------------------------|--------------------------------------------------|
| Organisationen                          |                                                  |
| Accellera                               | https://accellera.org                            |
| IEEE Hosted EDA web                     | http://www.eda-twiki.org/cgi-bin/view.cgi/Main   |
| VHDL Analysis and Stand. Group          | http://www.eda-twiki.org/cgi-bin/view.cgi/P1076  |
| Standards                               |                                                  |
| Design Automation Stand. Committee      | http://www.dasc.org                              |
| IEEE Standards                          | https://standards.ieee.org                       |
| IEC Standards                           | http://std.iec.ch                                |
| kommerzielle CAD-Programme              |                                                  |
| Cadence                                 | https://www.cadence.com                          |
| Mentor Graphics                         | https://www.mentor.com                           |
| ModelSim                                | https://www.mentor.com/products/fpga/model       |
| Symphony EDA                            | http://www.symphonyeda.com                       |
| Synopsys                                | https://www.synopsys.com                         |
| freie Projekte / Links                  |                                                  |
| GHDL                                    | http://ghdl.free.fr                              |
| FreeHDL Project                         | http://freehdl.seul.org                          |
| GPL Electronic Design Automation        | http://www.gpleda.org                            |
| HADES                                   | https://tams.informatik.uni-hamburg.de/applets/  |
|                                         | hades/webdemos                                   |
| Scientific Applications on Linux        | http://www.sai.msu.su/sal/Z/1                    |
| Intellectual Properties                 |                                                  |
| OpenCores                               | https://opencores.org                            |
| Free Model Foundry                      | https://freemodelfoundry.com                     |
| Diverses – Online Tutorials, Syntax etc | :.                                               |
| VHDL Online                             | http://www.vhdl-online.de                        |
| VHDL-Online                             | http://www.itiv.kit.edu/english/721.php          |
| VHDL Online Help                        | http://www.vhdl.renerta.com                      |
| VHDL Page                               | http://www.asic-world.com/vhdl                   |
| EDACafé                                 | http://www.edacafe.com                           |
| FPGA-Hersteller (Auswahl)               |                                                  |
| Xilinx                                  | https://www.xilinx.com                           |
| Intel FPGA (Altera)                     | https://www.intel.de/content/www/de/de/products/ |
|                                         | <pre>programmable.html</pre>                     |
| Microsemi (Actel)                       | https://www.microsemi.com                        |
| Lattice Semiconductor                   | http://www.latticesemi.com                       |
| Microchip (Atmel)                       | http://www.microchip.com                         |
|                                         |                                                  |

# Index

| Symbole        |                     | G                   |                        |
|----------------|---------------------|---------------------|------------------------|
| :=             | 30, 91              | generate            | 60, 105                |
| <=             | 30, 42, 49, 90, 103 | generic             | 4, 52, 69, 83, 104     |
| guarded        | 50, 60, 103         | map                 | 53, 72, 84, 104, 106   |
| select         | 50, 103             | <del>-</del>        |                        |
| when           | 50, 103             | I                   |                        |
|                | ,                   | if                  | 30, 93                 |
| A              |                     | inertial            | 42, 49, 103            |
| access         | 17, 73              |                     | , ,                    |
| alias          | 19, 74              | L                   |                        |
| architecture   | 5, 70               | library             | 63, 85                 |
| array          | 12, 73              | loop                | 32, 95                 |
| Aggregat       | 14                  | •                   | ,                      |
| Index          | 12, 73              | N                   |                        |
| assert         | 33, 51, 88, 102     | next                | 32, 96                 |
| attribute      | 81f.                | null                | 35, 98                 |
| vordefiniert   | 19f., 46, 113       | numeric_std / numer |                        |
|                | ,,                  | ,                   | <b></b>                |
| B              |                     | P                   |                        |
| block          | 60, 104             | package             | 62, 71                 |
|                |                     | Objekt              | 63                     |
| C              |                     | port                | 4, 40, 52, 69, 83, 104 |
| case           | 31, 94              | map                 | 53, 72, 84, 104, 106   |
| component      | 52, 83              | procedure           | 36, 79f.               |
| Bindung        | 7, 54, 56, 72, 84   | Anweisung           | 37, 51, 92, 101        |
| Instanziierung | 53, 106             | process             | 29, 100                |
| configuration  | 7, 56, 72           |                     |                        |
| constant       | 22, 75              | R                   |                        |
|                |                     | record              | 15, 73                 |
| D              |                     | reject              | 42, 49, 103            |
| downto         | 18, 73              | report              | 33, 89                 |
|                |                     | return              | 34, 99                 |
| E              |                     |                     |                        |
| entity         | 4, 69               | S                   |                        |
| exit           | 32, 97              | signal              | 23, 40, 77             |
|                |                     | Auflösungsfunktio   | on 44                  |
| F              |                     | std_logic_1164      | 27, 109                |
| file           | 16, 24, 73, 78      | std_logic_textio    | 16, 112                |
| Funktionen     | 24, 108             | subtype             | 18, 44, 73             |
| function       | 35, 79f.            |                     |                        |
|                |                     |                     |                        |

### **INDEX**

| T              |             |
|----------------|-------------|
| textio         | 16, 112     |
| to             | 18, 73      |
| transport      | 42, 49, 103 |
| type           |             |
| access         | 17, 73      |
| array          | 12, 73      |
| Aufzählungs-   | 11, 73      |
| file           | 16, 73      |
| Konvertierung  | 27, 108ff.  |
| Qualifizierung | 27          |
| U              |             |
| use            | 63, 86      |
| V              |             |
| variable       | 22, 76      |
| W              |             |
| wait           | 33, 87      |