# Modélisation de la hiérarchie mémoire dans Harmless

# Jean-Luc Béchennec, Mikaël Briday

# $18~\mathrm{juin}~2012$

# Table des matières

| 1 | Aspect matériel de la hiérarchie mémoire |                                                          |          |  |  |  |  |  |  |  |  |  |  |  |
|---|------------------------------------------|----------------------------------------------------------|----------|--|--|--|--|--|--|--|--|--|--|--|
| 2 | Con                                      | Comment modéliser avec Harmless                          |          |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.1                                      | Quelques remarques                                       | 3        |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.2                                      | Modélisation du cache                                    | 4        |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.3                                      | Components                                               | 4        |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.4                                      | Modélisation                                             | 4        |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.5                                      | Implémentation fonctionnelle du cache                    | 5        |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.6                                      | Instanciation                                            | 5        |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.7                                      | Synchronisation                                          | 6        |  |  |  |  |  |  |  |  |  |  |  |
|   | 2.8                                      | Assemblage du tout                                       | 7        |  |  |  |  |  |  |  |  |  |  |  |
| 3 | Mod                                      | délisation interne sous forme d'automate temporisé       |          |  |  |  |  |  |  |  |  |  |  |  |
| A | Gén                                      | Génération des structures de données de l'automate Harm- |          |  |  |  |  |  |  |  |  |  |  |  |
|   | less                                     | à partir de la description textuelle                     | 10       |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | A.0.1 init                                               | 10       |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | A.0.2 wait for signal                                    | 10       |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | A.0.3 emit signal                                        | 10       |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | A.0.4 wait m cycle                                       | 11       |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | A.0.5 affectation                                        | 11       |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | A.0.6 la boucle                                          | 11       |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | A.0.7 fin                                                | 12       |  |  |  |  |  |  |  |  |  |  |  |
| В | Mot                                      | teur de simulation                                       | 12       |  |  |  |  |  |  |  |  |  |  |  |
|   | B.1                                      | Contraintes                                              | 13       |  |  |  |  |  |  |  |  |  |  |  |
|   | B.2                                      | .2 Choix techniques sur l'avancement de la simulation    |          |  |  |  |  |  |  |  |  |  |  |  |
|   | B.3                                      | Mise en œuvre de l'attente de cycles                     | 1 4      |  |  |  |  |  |  |  |  |  |  |  |
|   |                                          | which chi detrie de l'attente de cycles                  | 14       |  |  |  |  |  |  |  |  |  |  |  |
|   | B.4                                      | Mise en œuvre de la synchronisation                      | 14<br>14 |  |  |  |  |  |  |  |  |  |  |  |

|     | B.4.2 Le   | s t | ables dynan | nques |    |  | • |  |  |  |  |  |  | 14 |
|-----|------------|-----|-------------|-------|----|--|---|--|--|--|--|--|--|----|
| B.5 | Simulation | n : | assemblage  | du to | ıt |  |   |  |  |  |  |  |  | 16 |
|     |            |     |             |       |    |  |   |  |  |  |  |  |  |    |

Ce document traite de la modélisation de la hiérarchie mémoire dans le langage Harmless. Dans un premier temps, les aspects matériels de la hiérarchie mémoire sont rappelés, puis dans un deuxième temps, les concepts et éléments de modélisations dans Harmless sont exposés.

# 1 Aspect matériel de la hiérarchie mémoire

Une hiérarchie mémoire est un empilement de mémoires cache permettant un accès plus rapide aux données ou aux instructions. On a donc plusieurs niveaux de caches appelées  $L_n$  ou n est le niveau. Un cache est accédé de manière transparente lors du chargement des données ou des instructions. De même, sa mise à jour est faite de manière transparente.

Lorsqu'on accède à une donnée ou à une instruction, le cache du niveau courant est consulté. S'il la possède c'est un **hit**, sinon c'est un **miss** et la requête est adressée au niveau suivant. C'est une vision un peu naïve des choses car pour des raisons d'efficacité et d'architecture, la partie du cache permettant de savoir si une donnée est présente ou non (les **tags**) peut-être placée de telle sorte qu'elle est accédé plus vite que le contenu du cache. Par exemple, les tags d'un cache  $L_2$  peuvent être localisés sur la même puce que le cache  $L_1$  et le processeur; dans ce cas on accède simultanément au  $L_1$  et au tags du  $L_2$  et en cas de miss sur le  $L_1$  et de hit sur le  $L_2$ , lancer plus rapidement la requête au contenu du  $L_2$ .

Un cache possède des caractéristiques structurelles : sa **taille** (en octets), son **associativité** (nombre de ligne dans un ensemble), la **taille de la ligne** (en octets) et le **nombre d'ensembles**. Pour des raisons d'implémentation, la taille de la ligne est une puissance de 2, la taille du cache ne l'est pas nécessairement car l'associativité peut être quelconque <sup>1</sup>.

Des caractéristiques fonctionnelles viennent s'ajouter : la **politique de** remplacement lorsque l'associativité est  $\geq 2$ , le fait qu'il soit bloquant ou non et le **protocole de cohérence**.

Plusieurs politiques de remplacement *académiques* existes : FIFO, Random, NLU<sup>2</sup>, LRU<sup>3</sup>, mais les fondeurs nous en inventent une régulièrement.

Un cache bloquant est un cache qui ne peut accepter d'autre requête pendant qu'il est en train de traiter un miss. Un cache non bloquant est capable de mémoriser jusqu'à M miss en cours de traitement avant de bloquer. Ce type de cache est présent dans les processeurs à ordonnancement

<sup>1.</sup> par exemple le cache de second niveau du processeur DEC Alpha 21164 a une associativité de 3.

<sup>2.</sup> Not Last Used, l'une des lignes de l'ensemble mais pas la dernière accédée.

<sup>3.</sup> Least Recently Used, la ligne de l'ensemble la plus anciennement accédée

dynamique <sup>4</sup>. On peut noter que, du fait du comportement des niveaux suivants de la hiérarchie mémoire, les requêtes peuvent ne pas terminer dans l'ordre où elles ont été lancées.

A cela, on peut ajouter la présence fréquente de tampons d'écriture en aval des caches. En effet, comme il n'y a pas de dépendance sur les écritures, on les diffère pour laisser passer les lectures. Bien évidemment, pour chaque lecture qui double une écriture, les adresses sont comparées. En cas d'égalité, on a un hit sur le tampon.

Sans entrer dans les détails, un protocole de cohérence de cache permet de synchroniser plusieurs cache afin de garantir qu'une même données présente dans plusieurs cache aura une valeur cohérente.

# 2 Comment modéliser avec Harmless

# 2.1 Quelques remarques

Tout d'abord, du fait de sa transparence, un cache ne fait pas partie de la description du jeu d'instruction. Il s'agit d'un dispositif qui doit s'insérer dans la description de la micro-architecture. Toutefois, il y a une partie fonctionnelle accessible par le jeu d'instruction lié au contrôle comme le vidage du cache (flush) ou le blocage de certaines lignes (lock) pour améliorer la prédictibilité.

Le cache n'intervenant pas dans les aspects fonctionnels du jeu d'instruction, il n'a pas à stocker réellement une copie des données, seule la partie permettant de savoir si une donnée ou une instruction est présente ou non est nécessaire.

Actuellement, ce qui est décrit dans la micro-architecture utilise des information issues du jeu d'instruction (classe, registres source et destination). Ce sont des informations statiques. Un cache nécessite des informations dynamiques (adresses des instructions, adresses utilisées par les instructions qui font un accès à la mémoire) et qui sont disponibles à l'exécution de l'instruction. Le plus naturel est d'espionner les accès aux **components** dont on veut cacher les données.

Une façon de faire serait de pouvoir insérer le cache à l'interface du component afin de récupérer les adresses pour ensuite simuler le cache dans l'exécution temporelle.

<sup>4.</sup> processeurs dits « superscalaires » et capables d'exécuter les instructions dans un ordre différent de celui spécifié dans le programme.

### 2.2 Modélisation du cache

# 2.3 Components

Actuellement, les components ressemblent énormément à des classes mais ne fournissent pas la souplesse des classes des langages à objets. Il faut différencier la déclaration et l'instantiation.

Lors de la modélisation de l'ISA, on va faire un appel à un composant dans les behavior. Par exemple, on fait un accès à l'addition de l'ALU. Cet appel ne fait pas d'hypothèse sur la micro-architecture, et ne fait pas référence à une instance particulière de l'ALU. Ainsi, par exemple, sur une architecture possédant 2 ALUs, l'instruction ne précise pas laquelle il faut utiliser (heureusement). Ainsi, le composant fait référence à la déclaration de l'ALU, mais pas à son instantiation.

Au niveau de la micro-architecture, il est indispensable de faire référence et l'instance de l'ALU, ceci est fait en utilisant les *device*. Dans le cas d'une architecture avec 2 ALUs, dont une qui ne permette pas de faire des division, nous avons la description :

```
device IntDev : Integer_Unit {
    port all
}

device IntWithoutDiv : Integer_Unit {
    port all except div_ov_signed,
    div_ov_signed_withUpdateStatus,
    div_ov_unsigned,
    div_ov_unsigned,
}
```

Ainsi, un component est la déclaration et le device est l'instantiation. Il y a toutefois une exception avec le composant mémoire, qui contient "réellement" la mémoire...

#### 2.4 Modélisation

La modélisation du comportement temporel de la mémoire se fait à travers des automates temporisés qui se synchronisent sur des *signaux* (équivalent aux *channel* de *Uppaal*). Ainsi, chaque élément de la hiérarchie mémoire (mémoire centrale, et les différents niveaux de cache) se compose de :

- Un composant qui modélise la partie fonctionnelle de l'élément (cache, mémoire). On va intégrer ici la partie algorithmique du cache (comment est implémenté la politique de remplacement, l'associativité, ...);
- Un device qui va représenter l'instance de l'élément.
- Une partie timing qui va implémenter la synchronisation temporelle de l'élément à travers une représentation textuelle d'un automate temporisé. Cette partie timing va notamment pouvoir se synchroniser sur

des signaux avec les niveaux inférieurs et supérieurs de la hiérarchie mémoire, ainsi que faire des attentes.

Ces 3 éléments sont décrits dans la suite du document. Enfin, une dernière partie permet de connecter les signaux entre les instances des différents niveaux de la hiérarchie mémoire.

### 2.5 Implémentation fonctionnelle du cache

La partie fonctionnelle est décrite dans un *composant*. Les ajouts à réaliser par rapport à la version actuelle concernent essentiellement la possibilité de gérer des tableaux et des types de données structurés. Les structures se définissent en utilisant le mot clé type :

```
type cacheLine {
     u24 tag
     u1 valid
     }
```

Les tableaux sont définis entre crochets, mais contrairement en C, les crochets sont du côté du type :

```
\begin{array}{ccc} & \underline{\text{type}} & \text{cacheSegment } \{ \\ 2 & & \text{cacheLine} \left[ 6 \, 4 \right] \text{ lines} \\ 3 & & \end{array} \}
```

Ce sont les seules différences à apporter sur les composants. Ainsi, pour le modèle du cache d'instruction de l'ARM9, les fonctions suivantes sont implémentées.

```
      1
      u1 isInCache(u24 tag,u3 seg)
      — presence en cache

      2
      void reset()
      — init

      3
      void insertInCache(u24 tag,u3 seg)
      — insertion

      4
      u1 readAccess(u32 addr)
      — acces complet
```

C'est un modèle partiel, on pourrait notamment rajouter ici toutes les fonctions qui permettent de configurer le cache.

#### 2.6 Instanciation

L'instantiation se fait à travers un device, de manière classique dans la section architecture:

```
_{1} <u>device</u> DevICacheARM920T : ICacheARM920T \{\}
```

On peut bien sûr imaginer intégrer des ports pour intégrer des contraintes pour les instructions qui accèdent à la configuration du cache.

### 2.7 Synchronisation

La synchronisation entre les différents niveaux de cache à travers une modélisation interne sous forme d'automate temporisé. Une section *timing* est utilisée.

Dans une section timing, on peux se synchroniser avec d'autres automates (qui modélisent les niveaux hiérarchiques de mémorisation supérieurs ou inférieurs) à travers des signaux. Quand il y a émission d'un signal, il y a une synchronisation avec le récepteur : À la fois l'émission et la réception sont bloquants (comme dans les channels de Uppaal). L'objectif est de pouvoir dans un 2e temps s'interfacer avec Uppaal pour effectuer du modèle checking (liveness, deadlock, ...).

Les éléments remarquables sont :

- l'émission d'un signal : emit signal icacheEnd
- l'attente d'un signal : wait for signal icacheEnd
- l'attente d'un certain temps : wait n cycle
- des boucles : loop 3 while(nb < 4) .. end loop, où le 3 correspond à la guarde (le nombre maximal de tours de boucle).. TODO: Trop expressif => pas facilement simplifiable? Est-ce que mettre une structure plus contrainte comme do 3 times ... end do où le paramètre de boucle est une constante et non pas une expression.

Soit par exemple la modélisation d'une mémoire avec un burst: On mets m cycles pour avoir la première donnée, puis ensuite il suffit de n cycle pour avoir les 3 données suivantes. La représentation sous forme d'automate peut-être la suivante :



FIGURE 1 – Modélisation de la mémoire (burst) en Uppaal. cycle est une horloge. On trouve sur les transitions : les gardes en vert (condition de passage), les mise à jour en bleu (action à réaliser quand la transition est prise), les synchronisations en bleu clair (! émission, ? réception). On trouve sur les places : l'invariant en violet et le nom de la place en rouge.

Sa représentation textuelle en Harmless deviendrait alors :

```
1 timing mem
       \underline{\mathtt{signal}} \underline{\mathtt{in}} : memStart
       \underline{\mathtt{signal}} \ \underline{\mathtt{out}} \colon \ \mathtt{memEnd} \ , \ \ \mathtt{memVal}
4 {
5
       u3 nb
       wait for signal memStart
       wait 10 cycle
       emit signal memVal
       nb := 0
       <u>loop</u> 3
10
       \underline{\text{while}}(\text{nb} < 3)
11
12
          wait 3 cycle
           emit signal memVal
13
          \mathtt{nb} \ := \ \mathtt{nb}{+}1
14
       end loop
16
       emit signal memEnd
17 }
```

La section timing n'est pas incluse dans une section architecture.

### 2.8 Assemblage du tout

L'assemblage consiste à connecter les signaux (un émetteur avec un récepteur) afin de modéliser le tout. On trouve une section signal dans la section architecture. On fait toujours référence à un signal d'un device. La connexion entre le cache d'instruction et la mémoire centrale peut s'exprimer comme ceci :

Dans cet exemple, le device MemDev modélise la mémoire, et DevICacheARM920T est le device du cache d'instruction.

D'autre part, il faut aussi connecter l'accès à la mémoire (qui est fait à travers le composant mémoire par les instructions) et la mémoire cache. On fait ici encore référence au *device*. En effet, le *device* associé à la mémoire est :

```
1 device MemDev : mem {
2   read is ram_read8 | ram_read16 | ram_read32
3   write is ram_write8 | ram_write16 | ram_write32
4   shared port fetch : read
5   shared port loadStore : read or write
6 }
```

Ainsi, un signal peut-être associé à un port partagé. Ici, ce sera le port fetch pour le cache d'instruction. Un accès en lecture renverra sur le port fetch ou le port loadStore et donc le cache d'instruction ou de données.

```
    — il faut mettre que c'est le fetch, car suivant le port
,
    — on ne fait pas reference au meme cache (instruction, data).
    — le port doit etre shared (generation du controleur)
    MemDev.fetch(addr) -> DevICacheARM920T.iCacheStart(addr) until DevICacheARM920T.icacheEnd
```

Un exemple dans le fichier memoireCache.hadl.

# 3 Modélisation interne sous forme d'automate temporisé

Lors de la description de la partie timing, l'analyse syntaxique est accompagnée d'une analyse sémantique qui se contente de remplir les structures de données des timingInstructions: émission d'un signal, réception d'un signal, attente d'un signal ou d'une expression, boucles, .. Il faut ensuite faire un traitement permettant de remplir les structures de données représentant l'automate temporisé: timingAutomata, timingAutomataPlace, timingAutomataTransition. Dans une timingAutomataTransition, nous avons:

- une liste de *mise à jour (update)* : action associée à la transition;
- une liste de garde (guard) : condition de passage de la transition;
- une liste de synchronisation : envoi ou réception de signaux (bloquants en réception/émission, comme Uppaal);

Dans une place, il y a :

- un nom;
- une liste d'invariants : conditions qui restent valables tant qu'on est dans la place.

L'objectif est d'avoir à la fois un export vers l'outil de model checking *Up-paal* pour permettre de vérifier qu'il n'y a pas d'interblocage (deadlock) entre les différents automates modélisés, mais aussi bien sûr d'avoir un modèle de simulation (figure 2). À partir de la description, un modèle intermédiaire qui est l'automate temporisé *Harmless* est généré. Celui-ci a des informations de haut niveau qui seront ensuite utilisées pour générer à la fois l'automate temporisé avec la sémantique d'Uppaal, et à la fois le code permettant la simulation du modèle d'automate.

La génération du modèle de simulation n'est pas directement déduite du modèle temporisé au format Uppaal pour des raisons d'efficacité. En effet, la différence se situe au niveau de la gestion du temps. La commande Harmless wait xx cycle permet de faire une attente de plusieurs cycles. Il



FIGURE 2 – Flot de construction de l'automate.

n'existe pas de primitive de haut niveau dans Uppaal permettant de faire cette modélisation, et il est alors nécessaire d'utiliser une horloge.



Figure 3 – Différence entre l'automate Harmless et Uppaal

Dans le schéma 3, la commande *Harmless* (wait xx cycle) est modélisée sous la forme d'une attente lié à l'état A. Dans la modélisation *Uppaal*, on utilise une horloge qui est initialisée lors des transitions vers l'état A, puis on utilise une condition sur les transitions de sortie et un invariant sur l'état (pas forcément indispensable).

En utilisant directement l'approche d'Uppaal, il serait nécessaire de vérifier l'état de la condition à chaque cycle de la simulation, ce qui n'est pas efficace en terme de vitesse de simulation. Par contre, l'utilisation d'une primitive de haut niveau d'attente au niveau du modèle de simulation permet de suspendre l'activité de l'automate pendant la durée d'attente. Il est à noté que sur la modélisation de la hiérarchie mémoire, ces temps d'attente peuvent

être long (plusieurs centaines de cycles lors d'un accès à la mémoire centrale).

# A Génération des structures de données de l'automate Harmless à partir de la description textuelle

Cette section permet de décrire les règles de génération de l'automate Harmless à partir de la description textuelle. Chaque instruction Harmless est associée à un patron (pattern) d'automate. Les règles sont ici présentées à partir d'un état courant A.

#### A.0.1 init

À l'initialisation, il ne devrait y avoir qu'un seul état vide. Cependant, certaines instructions Harmless requièrent l'accès au transitions qui arrivent sur l'état courant. Ces transitions qui arrivent s'ur l'état initial ne sont connues qu'à la fin de la construction (quand on reboucle). Par commodité, et sans changer la sémantique, 2 états sont ajoutés à l'initialisation :



FIGURE 4 – Initialisation du système avec 2 états, pour que les transitions qui arrivent sur l'état courant de la prochaine instruction soient connues.

# A.0.2 wait for signal

L'instruction d'attente d'un signal (wait for signal memStart) provoque :

 l'ajout d'une transition, avec la réception de memStart dans la partie synchronisation de la transition. On crée alors une nouvelle place;



Figure 5 – Timing instruction relative à wait for signal memStart

# A.0.3 emit signal

De même l'instruction d'émission d'un signal ( $emit \ signal \ mem \ Val$ ), provoque :

- l'ajout d'une transition, avec l'émission de *memVal* dans la partie *synchronisation* de la transition. On crée alors une nouvelle place;



Figure 6 – Timing instruction relative à emit signal mem Val

## A.0.4 wait m cycle

L'attente d'un certain nombre de cycle est associé à un état de l'automate Harmless. S'il y avait dans l'instruction précédente une autre attente, les 2 attentes sont simplement ajoutées.



Figure 7 – Timing instruction relative à wait m cycle

#### A.0.5 affectation

L'affectation implique la création d'un nouvel état, comme dans le schéma :



Figure 8 - Timing instruction relative à l'affectation

### A.0.6 la boucle

La boucle (loop max while  $(\langle exp \rangle)$   $\langle timingInstList \rangle$  end loop) est la plus complexe. On doit gérer une variable de boucle pour s'assurer de ne pas faire plus que max tours (i dans le dessin):

- sur la place courante (A), on teste que l'index ne dépasse pas le nombre maxi de tours : i < max
- ajout d'une transition avec garde sur la transition (test si <exp>vraie). On crée une nouvelle place (B) qui sert de point de départ pour la liste des instructions du corps de la boucle.

- une fois les instructions du corps de la boucle terminées, on ajoute une transition, avec incrémentation de la variable de boucle dans *update*
- ajout d'une transition avec garde sur la transition (test si <exp>fausse). On crée une nouvelle place (C) qui sert de point de sortie de la boucle.



Figure 9 - Timing instruction relative à l'affectation

#### A.0.7 fin

À la fin de la liste des instructions, on fait une transition sur la place init pour recommencer un autre cycle.

# B Moteur de simulation

Cette section explique comment est implémenté l'automate de simulation dans le simulateur Harmless. La simulation du simulateur en mode CAS (Cycle Accurate Simulation) consiste à avoir une méthode permettant de simplement simuler l'avancement d'un cycle dans le pipeline. Le simulateur va simplement faire avancer le modèle de l'automate d'un cycle, puis gérer les notifications reçues par le modèle (les notifications indiquent la présence d'un accès mémoire, de la sortie d'une instruction du pipeline, donne des informations pour la gestion des dépendances de données, ...). De plus, cette fonction indique si une instruction est sortie du pipeline :

### **B.1** Contraintes

Ce modèle doit être étendu pour permettre la simulation de tous les automates modélisant la gestion mémoire. Il y a 2 contraintes très fortes liées à la simulation.

La première difficulté consiste à avoir un code particulièrement efficace en temps de traitement car la fonction assurant la simulation d'un cycle d'horloge est appelée très souvent (plusieurs dizaines de millions de fois par seconde). Par conséquent, la simulation de ces automates devra permettre de désactiver temporairement les automates qui sont soit en attente d'un évènement (rendez-vous), soit en attente d'un certain nombre de cycles.

Une autre contrainte est lié à la nature séquentielle de la simulation, alors que les automates évoluent naturellement en parallèle. La gestion par le moteur de simulation devra séquentialiser l'exécution des automates tout en gardant la même sémantique que le comportement en parallèle.

Un des avantage de la simulation réside dans le fait que le temps simulé peut-être arrêté suffisamment longtemps pour permettre de mettre à jour tous les états.

### B.2 Choix techniques sur l'avancement de la simulation

L'avancement des automates associés à la gestion de la mémoire sont guidés par le temps (wait xx cycle), mais aussi par les évènements (wait for signal yy, emit signal zz).

La synchronisation se fait par un rendez-vous : association entre le emit signal d'un automate et le wait for signal d'un autre automate. Lorsqu'un rendez-vous est possible, il sera pris en compte au plus tôt, c'est-à-dire dès que le  $2^e$  automate vient faire le test sur la présence du signal. Cette synchronisation est appelée synchronisation urgente dans Uppaal.

Les synchronisations impliquent un seul producteur et un seul consommateur. Ceci permet des simplifications dans les structures de données et le traitement lié à la synchronisation. Pour les exemples liés à la hiérarchie mémoire que nous avons traité, cette limitation ne semble pas gênante. Elle pourra être levé si nécessaire (au prix d'un traitement plus lent).

Les attentes pour 2 signaux ne sont pas non plus prises en compte. Actuellement, ce n'est pas possible au niveau de la description textuelle en entrée. Il pourra être envisagé si nécessaire de rajouter les attentes de plusieurs signaux (wait for signal sig1 or sig3 par exemple).

L'automate en cours de simulation avancera au plus loin possible, jusqu'à un blocage (synchronisation ou attente de cycles). Ceci implique que dans la modélisation d'un automate, il y ait au moins une synchronisation ou une attente de cycle. Dans le cas contraire, la simulation de l'automate partirait dans une boucle infinie. Ce point est vérifié lors de la compilation par Harmless.

### B.3 Mise en œuvre de l'attente de cycles

Un automate fait une attente pour un certain nombre de cycles à travers l'instruction wait for xx cycle. Pour des raisons de performances, il n'est pas envisageable de faire un test à chaque cycle pour vérifier si l'attente est terminée (attente active).

Pour l'implémentation, nous utilisons une liste chainée triée dans l'ordre croissant des dates de réveil (absolu). Le premier élément de la liste nous permet de déterminer quel est la date de prochain réveil. Par conséquent, il est nécessaire de faire seulement un test pour l'ensemble des automates en attentes.

### B.4 Mise en œuvre de la synchronisation

La synchronisation est basée sur un rendez-vous. Ceci implique que l'automate qui fait un emit signal et l'automate qui fait un wait for signal vont être bloqués tant qu'un seul des 2 automates est au point de rendez-vous. On va utiliser pour la simulation 2 tables statiques (générées au moment de la compilation) et 2 tables dynamiques pour la gestion en cours d'exécution.

#### B.4.1 Les tables statiques

Les 2 tables statiques permettent de faire le lien entre le signal émis et le signal reçu. Elles sont directement liées au connexions qui sont effectuées dans la partie signal de la section architecture de la description :

```
--connect cache to main memory

MemDev.memEnd -> DevICacheARM920T.memEnd

MemDev.memVal -> *

--not connected

DevICacheARM920T.memStart -> MemDev.memStart
```

À chaque signal est associé un index et les 2 tableaux permettent de trouver l'émetteur (emit) connaissant le destinataire (wait) ou l'inverse (figure 10). Ces tables sont utiles pour faire les liens entre les différents éléments matériels (ici les niveaux de cache). Les signaux n'ont pas le même nom dans les différents automates (comme le fait Uppaal par exemple) pour pouvoir facilement modifier les liens entre ces éléments matériels (par exemple, ajouter un niveau de cache L2 entre le niveau L1 et la mémoire centrale, sans avoir à modifier la modélisation de L1 et de la mémoire centrale).

# B.4.2 Les tables dynamiques

Les 2 tables dynamiques permettent d'enregistrer les informations liées à la transition en attente, en utilisant un pointeur sur la structure qui contient



FIGURE 10 – Tableaux statiques permettant de faire les liens entre le nom du signal source et la destination. Dans cet exemple, le signal Sig1 (index1) est envoyé et est reçu par le signal sig3 (index 3).

l'ensemble des données liées à la transition sensibilisée. S'il n'y a aucun signal en attente, alors il y a un pointeur nul dans le tableau.

Considérons le scénario suivant : le signal sig1 est connecté au signal sig3. Le premier est émis par un premier automate A1 (emit signal sig1). Il est synchronisé avec l'automate A2 qui a l'instruction wait for signal sig3. L'algorithme suivant est alors suivi :

- on récupère l'index du signal cible dans la liste statique (signalLinksTo).
   La valeur obtenue est 3, qui est l'index du signal sig3;
- on inspecte dans la table dynamique signalWaitBlocked pour savoir si le signal est en attente par l'autre automate impliqué dans la synchronisation (A2);
- le pointeur obtenu dans la table est nul, c'est-à-dire que l'autre automate n'est pas encore arrivé à l'instruction wait for signal sig3.
   On insère alors dans la table dynamique signalEmitBlocked le pointeur sur les données de la prochaine transition sensibilisée (figure 11);



FIGURE 11 – Tableaux dynamique permettant de gérer les synchronisations.

À ce stade, l'automate A1 est bloqué et le simulateur n'est pas du tout ralenti (pas de test périodique). À la date où l'automate A2 arrive sur le point de synchronisation (wait for signal sig3), l'algorithme suivant est utilisé:

- on récupère l'index du signal source dans la liste statique (signalLinksFrom).
   La valeur obtenue est 1, qui est l'index du signal 1;
- on inspecte dans la table dynamique signalEmitBlocked pour savoir si le signal est en attente par l'autre automate impliqué dans la synchronisation (A1);
- le pointeur obtenu dans la table est n'est pas nul cette fois car l'auto-

mate A1 est déjà bloqué.;

- l'automate A1 est alors relancé car le point de rendez-vous est atteint, jusqu'à un nouveau blocage pour une attente de signal ou une attente temporelle. Le tir de la transition de l'automate et la suite de la simulation de l'automate peut entrainer des points de synchronisations avec d'autres automates qui vont eux aussi avancer dans leur exécution;
- l'automate A2 continue d'avancer jusqu'à un prochain point de blocage, en activant potentiellement d'autres automates suite à des points de synchronisation. Tout ceci est réalisé dans le même cycle d'horloge au niveau de la simulation.

L'autre cas possible est symétrique est arrive si l'automate A2 atteint le premier sur le point de synchronisation.

# B.5 Simulation: assemblage du tout

À l'initialisation, tous les automates sont démarrés au cycle 0, avant le démarrage de la simulation. Leur comportement est simulé jusqu'au premier blocage (attente de temps ou synchronisation). La simulation commence. La seule modification au niveau de la fonction de simulation concerne la gestion de la liste chaînée associée aux attentes de cycles.

À chaque cycle, la valeur courante du nombre de cycle est comparée à la valeur en tête de liste. Si la valeur est identique, l'entrée en tête de liste est enlevée et l'automate associé est réveillé. l'automate avance alors jusqu'à un nouveau blocage (temporel/synchronisation). Ce comportement est réalisé tant que la valeur du nombre de cycle courant est égal à la date de la première entrée dans la liste chaînée (il peut bien sûr y avoir plusieurs entrées à la même date).